0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

看下Stage中关于terminal的作用

Spinal FPGA 来源:Spinal FPGA 2023-09-02 14:15 次阅读

看完了前面的系列,对于Stageable、StageableKey是如何起作用的应该有一定的了解。今天再来看下Stage中关于terminal的作用

》terminal

在Stage中,有关terminal的定义牵涉到两个terminal函数和一个LinkedHashSet:

def terminal(key : StageableKey) : StageableKey = {
internals.stageableTerminal += key
key
}
def terminal[T <: Data](key : Stageable[T], key2 : Any) : StageableKey = {
    terminal(StageableKey(key.asInstanceOf[Stageable[Data]], key2))
  }
val stageableTerminal = mutable.LinkedHashSet[StageableKey]()

可以看到,对一个stageable、stageableKey调用terminal,其会将数据压到stageableTerminal中。

我们之前说过,pipeline的构建核心在Pipeline中的build函数上。那么来看下在pipeline的build函数中stageableTerminal都起了什么作用。

stageableTerminal在build函数中出现了两次。第一次是pipeline的payload填充:

//Fill payload holes in the pipeline
def propagateData(key : StageableKey, stage : Stage): Boolean ={
if(stage.internals.stageableTerminal.contains(key)) returnfalse
stage.stageableToData.get(key) match {
caseNone => {
val hits = ArrayBuffer[Stage]()
for(m <- stageMasters(stage)){
            if(propagateData(key, m)){
              stage.apply(key) //Force creation
              hits += m
            }
          }
          hits.size match {
            case 0 => false
case1=> true
case2=> PendingError(s"$key at $stage has multiple drivers : ${hits.mkString(",")}"); false
}
}
caseSome(x) => true
}
}

我们前面提过,propagatedData用于向stage填充其前级有,后级stage中也有,但本级没有的stageable/stageableKey至stageableToData,可以看到,这里的处理一旦发现stageableKey在当前stage的stageableTerminal中包含,那么其将会不再向前级搜索,也就意味着这个信号的传递在当前Stage中止。

另一处出现的地方则是Interconnect stages:

for(c<- connections){
      val stageables = (c.m.stageableToData.keys).filter(key => c.s.stageableToData.contains(key) && !c.m.stageableTerminal.contains(key))
var m= ConnectionPoint(c.m.output.valid, c.m.output.ready, stageables.map(c.m.outputOf(_)).toList)
for((l, id) <- c.logics.zipWithIndex){

        val s = if(l == c.logics.last)
          ConnectionPoint(c.s.input.valid, c.s.input.ready, stageables.map(c.s.stageableToData(_)).toList)
        else {
          ConnectionPoint(Bool(), (m.ready != null) generate Bool(), stageables.map(_.stageable.craft()).toList)
        }
        val area = l.on(m, s, clFlush(l), clFlushNext(l), clFlushNextHit(l), clThrowOne(l), clThrowOneHit(l))
        if(c.logics.size != 1)
          area.setCompositeName(c, s"level_$id", true)
        else
          area.setCompositeName(c, true)
        m = s
      }

    }

可以看到,这里在选择master stage要传递到slave stage中的stageables时,是将stageableTerminal中的信号给过滤掉了,也就意味着在stageableTerminal对应的信号将不会进行Connection连接。也就意味着在进行Stage之间的连接时,会将相邻两级的stageableToData中共有的信号进行连接,如果该信号也同时被注册到了stageableTerminal中,那么该信号将会排除在外,即terminal提供了一个能够终止stageable在Stage之间传播连接的途径。

》Demo

来看下下面的例子:

caseclassTest2() extendsComponent{
val io=newBundle{
val data_in=slave(Flow(Vec(UInt(8bits),4)))
val data_out=master(Flow(UInt(8bits)))
}
noIoPrefix()
val A,B,C=Stageable(UInt(8bits))
val pip=newPipeline{
val staeg0=newStage{
this.internals.input.valid:=io.data_in.valid
A:=io.data_in.payload(0)+io.data_in.payload(1)
B:=io.data_in.payload(2)+io.data_in.payload(3)
C:=io.data_in.payload(1)+io.data_in.payload(3)
this.terminal(C,null)
}
val stage1=newStage(Connection.M2S()){
C:=A+B
io.data_out.payload:=C
io.data_out.valid:=this.internals.output.valid
}
}
}

我们在stage0中为C注册了termianl,此时对于stage0中的stageableToData包含三个元素A,B,C,而stageableTerminal中则包含了C。而对于Stage1,其stageableToData包含了A,B,C三个元素,那么也就意味着stage0中的C将不会传递到stage1中,仅有A、B两个元素会在stage之间连接。所有stage1中的C将会由stage1中的A+B驱动,而不是stage0中的C驱动。






审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    19191

    浏览量

    229313
  • 驱动器
    +关注

    关注

    52

    文章

    8181

    浏览量

    146115
  • 连接器
    +关注

    关注

    98

    文章

    14371

    浏览量

    136278
  • Pipeline
    +关注

    关注

    0

    文章

    28

    浏览量

    9346

原文标题:pipeline高端玩法(五)——Terminal

文章出处:【微信号:Spinal FPGA,微信公众号:Spinal FPGA】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    pipeline高端玩法—看下FlushNext的用法

    Stage里,有关flushNext提供的API有
    的头像 发表于 10-08 10:13 909次阅读
    pipeline高端玩法—<b class='flag-5'>看下</b>FlushNext的用法

    鸿蒙Stage模型--概述

    Stage模型:HarmonyOS 3.1 Develper Preview版本开始新增的模型,是目前主推且会长期演进的模型。在该模型,由于提供了AbilityStage、WindowStage等
    的头像 发表于 01-29 13:59 1265次阅读
    鸿蒙<b class='flag-5'>Stage</b>模型--概述

    Stage 模型深入解读

    HarmonyOS 3.1 版本(API 9)推出了全新应用开发模型 - Stage 模型,该模型重新定义了应用开发的能力边界,从应用开发模型的角度,支持多窗口形态下统一的应用组件生命周期,并支持跨
    的头像 发表于 02-18 09:28 1095次阅读
    <b class='flag-5'>Stage</b> 模型深入解读

    求大神帮看下电路有什么作用,急求!!

    求大神帮看下有什么作用,菜鸟学习了!
    发表于 01-17 12:01

    请问如何使用Terminal

    如何使用Terminal 很好弄,在左上角的菜单上点一下,出来一列,在里面选择[附件] 的[终端],点一下就OK。 那是快捷执行图标,可以把图标拖到桌面然后释放,以后在桌面上直接执行。同理,可以
    发表于 07-03 11:20

    RTThread关于buildlib选项的作用应该怎么使用

    rtthread关于buildlib选项的作用,应该怎么使用?AddOption('--buildlib',dest = 'buildlib',type = 'string',help
    发表于 11-14 14:26

    Stage模型深入解读

    基于Stage模型开发应用,下面将会从应用组件、进程模型、线程模型、任务模型、后台运行机制、应用配置文件6个方面进行介绍。 1、组件模型 应用开发模型需要指明应用开发的入口。在HarmonyOS上
    发表于 03-15 10:32

    RTThread关于buildlib选项的作用应该怎么使用?

    rtthread 关于buildlib选项的作用,应该怎么使用?AddOption('--buildlib',dest = 'buildlib',type = 'string',help
    发表于 03-23 11:08

    Wio Terminal是什么?

    有人知道Wio Terminal是什么吗,能简单做一下介绍吗,它都能做些什么?
    发表于 10-07 07:11

    AVR Terminal

    AVR Terminal:推荐工具。
    发表于 01-16 11:54 18次下载

    Windows Terminal Services

    Windows 2000 Server的Windows Terminal Services(WTS)又称为远程终端服务(Remote Terminal Services),俗称为3389
    发表于 12-14 16:02 793次阅读

    Windows Terminal Windows全新终端

    ./oschina_soft/Terminal.zip
    发表于 05-26 16:38 0次下载
    Windows <b class='flag-5'>Terminal</b> Windows全新终端

    deepin-terminal深度终端

    ./oschina_soft/deepin-terminal.zip
    发表于 05-26 15:13 1次下载
    deepin-<b class='flag-5'>terminal</b>深度终端

    软件使用SMMUv3的stage1还是stage2地址转换

    如果SMMUv3硬件只支持stage1或只支持stage2,那么支持的stage可以用于Linux的DMA-IOMMU和VFIO的场景。
    的头像 发表于 05-23 17:28 1605次阅读
    软件使用SMMUv3的<b class='flag-5'>stage</b>1还是<b class='flag-5'>stage</b>2地址转换

    关于阶段(Stage)和关口(Gate)之间的区别与联系

    根据我的知识,关于“阶段(Stage)”和“关口(Gate)”之间的区别与联系,我无法提供维基百科的定义。
    的头像 发表于 08-10 09:02 1519次阅读