0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

英诺达发布DFT静态验证工具

英诺达EnnoCAD 来源:英诺达EnnoCAD 2023-09-13 09:05 次阅读

英诺达发布了自主研发的静态验证EDA工具EnAltius®昂屹® DFT Checker,该工具可以在设计的早期阶段发现与DFT相关的问题或设计缺陷。

(2023年9月13日,四川成都)英诺达(成都)电子科技有限公司发布了自主研发的静态验证EDA工具EnAltius®昂屹® DFT Checker,该工具可以在设计的早期阶段发现与DFT相关的问题或设计缺陷

随着芯片规模和复杂度的提升,芯片各种逻辑和电气功能验证的要求越来越高,多种RTL编码风格、以及存在于电路设计中的结构性和功能性问题更容易成为设计上的缺陷,导致设计不断修改,甚至造成流片失败的风险。此外,设计重用性和IP的高集成度对模块设计在正确性和一致性方面提出了更严格的要求,以提高IP集成的可靠性和成功率。

上述芯片设计的挑战可以通过传统的基于仿真的动态验证工具和技术得到一定程度的解决,然而,现代的SoC设计需要强大的静态验证技术作为补充,以缩短设计时间并提高首次流片的成功率。更为难得的是这种技术可在设计的早期阶段发现设计缺陷,从而避免设计团队大量无效时间和精力的投入。

英诺达是国内第一家专注于开发IC设计代码分析和规则检查为基础的静态验证工具的EDA企业,可提供全面的用于分析、查错和修复的EDA解决方案,可在设计的早期阶段(RTL阶段或逻辑综合阶段)对结构性、功能性和电气性等电路问题进行深入的分析。继EnFortius®凝锋®系列两款低功耗静态验证工具发布之后,英诺达此次发布的昂屹®DFT Checker静态检查工具,可以对RTL或网表设计进行结构性和功能性分析,在设计早期阶段提高IC设计的质量。

DFT(可测试性设计,Design-For-Test)是设计收敛的关键一环,通过在设计上增加逻辑,使芯片的测试更高效和更容易,此外,还可以提高良品率、降低成本。因此,确保芯片设计符合DFT设计规则,提高测试覆盖率是所有设计团队都要面对和解决的问题。当前,DFT测试覆盖率通常要求达到99%以上,因为任何漏掉的测试向量都可能导致芯片在实际应用中出现故障。而在设计后期增加DFT逻辑会对性能、功耗和面积产生较大影响,会导致设计迭代甚至重新设计。所以,在设计的早期阶段提高代码的质量至关重要。

昂屹®DFT Checker基于英诺达首款EDA工具凝锋® LPC的底层架构和先进算法,该款工具可提供早期RTL可测试性分析功能,同时也支持传统的基于网表的流程。除了对可测试性问题的早期分析之外,该工具还可以缩短完成DFT设计的时间,并确保设计在可测试性部分达到交付标准

该款工具涵盖了全面的结构、功能和电路规则检查,可有效提高测试覆盖率。基于先进的SoC设计规则和方法学,昂屹®DFT Checker可验证芯片在不同模式下所有连线的正确性、完整性和集成性。此外,为了提高设计效率,该工具提供以目标为导向的报错信息,帮助设计师快速过滤、定位和调试设计上的问题。对此,益昂半导体副总范学锋表示:“DFT设计是IC设计不可缺少的一环,英诺达DFT Checker可以帮助设计师在设计的早期阶段发现并更正对DFT不友好的设计,使得后期的DFT综合与实现更快速收敛,从而提高设计效率。”

英诺达副总经理熊文表示:“在IC设计早期应用静态验证工具可以帮助IC工程师进行高效的设计验证及关键性的优化,英诺达已发布了两款低功耗领域的静态验证工具,在超大规模电路设计上可以快速完成低功耗设计的检查及功耗的分析与验证。除低功耗设计领域之外,静态验证可应用的领域还有很多,昂屹®DFT Checker就是我们的又一突破创新产品。英诺达将把握这一优势,不断开拓,继续为国产EDA静态验证工具补齐短板,为IC工程师的设计效率和芯片良率保驾护航。”







审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • LPC
    LPC
    +关注

    关注

    8

    文章

    136

    浏览量

    77570
  • IC设计
    +关注

    关注

    37

    文章

    1290

    浏览量

    103665
  • EDA工具
    +关注

    关注

    4

    文章

    264

    浏览量

    31651
  • SoC设计
    +关注

    关注

    1

    文章

    147

    浏览量

    18748
  • DFT
    DFT
    +关注

    关注

    2

    文章

    224

    浏览量

    22644

原文标题:英诺达发布DFT静态验证工具,提高IC设计质量及可靠性

文章出处:【微信号:gh_387c27f737c1,微信公众号:英诺达EnnoCAD】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    与清华大学携手,共促国产EDA进步

    10月30日,达官方微信发布消息称,与清华大学近期展开合作,共同深化产学研融合。此次合
    的头像 发表于 10-31 14:15 171次阅读

    低功耗设计研讨会圆满结束

    日前,在深圳成功举办了《低功耗设计挑战与应用》研讨会,为继上海站和武汉站之后的巡回研讨会画上圆满的句号。三地的研讨会吸引了来自企业和高校的工程师、设计人员、学者和技术爱好者,众多与会者纷纷表示出对低功耗设计及国产EDA
    的头像 发表于 09-03 10:17 387次阅读

    Lint静态验证工具如何助力IC设计

    静态验证方法实现了将原本在仿真、综合、布局布线阶段出现的问题移动到RTL阶段进行检测和分析,帮助IC设计者在早期发现和诊断设计缺陷,缩短芯片整体开发周期,降低成本。
    的头像 发表于 09-03 10:15 447次阅读
    Lint<b class='flag-5'>静态</b><b class='flag-5'>验证</b><b class='flag-5'>工具</b>如何助力IC设计

    英飞凌对赛科提起追加诉讼,并向美国国际贸易委员会起诉

    英飞凌科技股份公司(FSE代码:IFX / OTCQX代码:IFNNY)于2024年7月23日在美国加利福尼亚北区地方法院,对赛科(珠海)科技有限公司、赛科美国公司及其关联公司
    发表于 07-29 13:41 338次阅读

    赛科营业收入实现跨越式增长,持续推动技术创新

    在半导体行业的快速变革中,赛科(苏州)科技股份有限公司以卓越的氮化镓产品,已发展成为全球领先的第三代半导体高新技术企业。近期发布的招股书数据显示,
    的头像 发表于 07-08 12:53 216次阅读

    Synopsys推出一款低功耗静态规则检查工具—VCLP

    VCLP(VC Low Power)是Synopsys提供的一款低功耗静态规则检查工具,它能够帮助验证和清洁IEEE 1801 Unified Power Format (UPF)低功耗设计意图,并确保UPF中的功耗意图与实现一
    的头像 发表于 04-15 11:25 1960次阅读
    Synopsys推出一款低功耗<b class='flag-5'>静态</b>规则检查<b class='flag-5'>工具</b>—VCLP

    GaN芯片制造商赛科计划香港上市

    近日,有消息透露,赛科公司正筹备在今年内赴香港进行首次公开募股(IPO),预计融资规模将达到约3亿美元。
    的头像 发表于 03-25 15:40 839次阅读

    德基金会将联手英伟打造丹麦AI超级计算机

    德基金会携手英伟,共同宣布在丹麦打造一台领先的AI超级计算机。这台超级计算机将致力于推动医疗保健、生命科学以及绿色转型等领域的科研与创新,为丹麦乃至全球的
    的头像 发表于 03-21 13:43 524次阅读

    英飞凌起诉赛科专利侵权

    英飞凌就其GaN相关的美国专利对赛科提起诉讼,目前正在寻求永久禁令! 3月14日英飞凌官网发布消息称英飞凌科技股份有限公司(Infineon Technologies AG)将通过其子公司英飞凌
    的头像 发表于 03-21 11:00 472次阅读
    英飞凌起诉<b class='flag-5'>英</b><b class='flag-5'>诺</b>赛科专利侵权

    赛科或将赴港上市

    赛科,这家成立于2015年12月的高新技术企业,近日传出计划今年内在香港进行IPO的消息,预计融资规模将达到3亿美元。
    的头像 发表于 03-20 14:36 1779次阅读

    英飞凌诉赛科专利纠纷,涉及GaN功率半导体

    英飞凌现已通过下属子公司英飞凌科技奥地利公司,正式状告位于珠海的赛科、以及其在美分支机构涉嫌侵犯有关GaN技术的美国专利,寻求永久禁令。
    的头像 发表于 03-15 09:56 957次阅读

    英飞凌对赛科提出专利侵权诉讼

    Technologies Austria AG)对赛科(珠海)科技有限公司(Innoscience (Zhuhai) Technology Company, Ltd.)、赛科
    发表于 03-14 18:04 592次阅读

    国内首款自研的DFT EDA工具IMPERATA重磅发布

    IMPERATA是简矽自主研发的一款DFT EDA工具。它提供了一整套解决方案,用于在集成电路设计过程中实现测试和验证的自动化。
    的头像 发表于 02-20 17:18 2042次阅读
    国内首款自研的<b class='flag-5'>DFT</b> EDA<b class='flag-5'>工具</b>IMPERATA重磅<b class='flag-5'>发布</b>

    赛科(苏州)全球研发中心正式启用

    11月20日,赛科(苏州)全球研发中心正式启用 将打造成为新型宽禁带半导体材料与器件研发基地同时开展大规模量产化工程问题研究提升氮化镓材料与器件的整体竞争力。
    的头像 发表于 11-22 15:27 763次阅读

    携最新EDA产品亮相ICCAD 2023

    11月11日,一年一度的设计业盛会ICCAD 2023在广州圆满落幕,本次年会以“湾区有你,芯向未来”为主题,汇集了集成电路产业链各个环节的多家企业。携最新EDA产品出席此次会议,并在专题论坛上发表了演讲。
    的头像 发表于 11-15 12:26 768次阅读