0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

工程师笔记 | 印制电路板射频走线阻抗计算

jf_pJlTbmA9 来源:STM32单片机 作者:STM32单片机 2023-10-16 18:25 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

1、前言

STM32 无线系列产品的 PCB 设计中,需要对射频部分电路进行阻抗控制,良好的阻抗控制可以减少信号衰减、反射和 EMC 辐射。本篇 LAT 主要介绍印制电路板(PCB)上射频走线阻抗仿真计算工具的使用方法。使用的计算工具为 Altium Designer V21.1.0,其他专业计算工具有 Si9000,AppCAD 等,使用时可参照本文章设置的方法进行仿真。

2. PCB 叠层设计

PCB 的叠层里的 Prepreg 类型、线路层的间距以及铜箔厚度都会影响到阻抗,因此需要按照实际 PCB 叠层进行推导计算射频走线的阻抗。本文选取嘉立创的一个 1.6mm 典型四层板叠层(Prepreg 为 7628)分布为例:

wKgZomUD5fiAYzyuAAJKUii9cVo189.png

3.Altium Designer 阻抗分析

打开一个 PCB 文件,在 “Design”目录里找到“Layer Stack Manager”。点击打开会自

动生成 PCB 文件的 “Stackup”文件。

wKgZomUD5fmAQgyuAAHgRGo-BQo858.png

按照叠层分布图对“Stackup”进行设置,需要设置线路层的厚度、压合 Prepreg 厚度以及 FR4 的介电常数。

wKgaomUD5fuAY1VyAAEMWtMeonM375.png

点击“Impedance”,再点击“Add”增加一个阻抗计算表格。射频走线模型分为单端和差分两种,

还可以根据参考地平面的不同进行选择对应的射频走线阻抗模型。

wKgZomUD5fyAbFe6AAKfxPnM9YE885.png

点选 Top 层,可以更改阻抗线对应的参考层,默认为 L2 GND 层,可以更改为 L3 或者 L4。如果使用

非相邻层作为参考层,则需要将中间各层对应部分挖空处理。图 5 是将参考层更改为 L3 时的线宽参数,可以看到线宽明显变宽了。

wKgaomUD5gGAGBZ_AALEi21c0sg786.png

下面两个范例分别为参考地为相邻层 L2 和参考地为两侧共面加参考层 L2 的仿真结果,仿真的阻抗为单端 50ohm。从结果可以看出增加两侧共面为参考层可以减小阻抗线的宽度。

wKgZomUD5gOAfwQsAAKBl1B43CA616.png

wKgaomUD5gaAMg_PAAMS8S94nJA246.png

下面的范例图 8 为采用 L3 参考层为参考地时的仿真结果,与图 7 相比,结果显示由于参考地距离射

频走线更远,在保持共面地间距不变的情况下需要更宽的走线来达到同样的 50ohm 阻抗。如果觉得阻抗线的宽度不理想可以适当调整阻抗线与两侧 GND 之间的间距。

wKgZomUD5giAAhxhAAMJq07tULk021.png

图 9 为差分 100ohm 阻抗线设置范例,可通过差分线之间的间距,差分线宽度,差分线与两侧 GND间距以及参考平面来调整阻抗。

wKgaomUD5gmAGJwqAAMwu4DUkvo674.png

小结

PCB 板的射频走线阻抗与射频性能息息相关,因此在设计射频电路板时需要根据实际板材的材质、叠层组成以及走线参考地来仿真阻抗。在实际阻抗仿真的过程中,可以通过调节线宽、线间距以及参考面来达到预期的阻抗目标

文档中所用到的工具及版本

Altium Designer V21.1.0

来源: STM32单片机
免责声明:本文为转载文章,转载此文目的在于传递更多信息,版权归原作者所有。本文所用视频、图片、文字如涉及作品版权问题,请联系小编进行处理(

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 射频
    +关注

    关注

    106

    文章

    6108

    浏览量

    173835
  • 印制电路板
    +关注

    关注

    14

    文章

    977

    浏览量

    43292
  • 阻抗
    +关注

    关注

    17

    文章

    993

    浏览量

    49491
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    PCB设计与工艺规范 PCB Layout工程师一次讲透

    作为一名PCB Layout工程师印制电路板(PCB)设计是吃饭的本事。不仅要兢兢业业“拉线”,而且要有“全局意识”,清楚整个流程是怎么样的。通常来说,电路板的设计主要包含前期准备、PCB设计
    的头像 发表于 04-10 15:20 3327次阅读
    PCB设计与工艺规范 PCB Layout<b class='flag-5'>工程师</b>一次讲透

    高速电路板线中趋肤效应的产生机理分析

    在高速信道中,尤其是当使用低损耗层压材料时,导体损耗主导着介电损耗。因此,信道性能的准确预测依赖于导体损耗的精确建模。在直流(DC)情况下,导体中的电流分布是均匀的。然而,在典型的电路板线中,当频率高于约10MHz时,导体表面
    的头像 发表于 04-08 09:39 6260次阅读
    高速<b class='flag-5'>电路板</b><b class='flag-5'>走</b><b class='flag-5'>线</b>中趋肤效应的产生机理分析

    身为电子工程师必会的十九个电路计算公式

    对于电子工程师来说,电路计算公式就像“武功心法”,不懂这些,设计电路时要么处处卡壳,要么隐患重重。今天给大家整理了19个电子工程师必会的
    的头像 发表于 04-04 12:07 137次阅读
    身为电子<b class='flag-5'>工程师</b>必会的十九个<b class='flag-5'>电路</b><b class='flag-5'>计算</b>公式

    五阶盲孔印制电路板的典型工艺流程

    本文以五阶盲孔印制电路板为研究对象,围绕逐次增层法制备流程,系统阐述微孔激光成形、超高厚径比盲孔电镀填孔、层间精密对位三大核心技术。通过优化 UV+CO₂复合激光参数、脉冲电镀体系与分区域标靶对位
    的头像 发表于 03-17 09:28 809次阅读
    五阶盲孔<b class='flag-5'>印制电路板</b>的典型工艺流程

    电路板三防漆有毒吗

    三防漆(防潮、防霉、防盐雾)是保护电路板不可或缺的材料。然而无论是工程师、爱好者还是普通消费者,心中常有一个疑虑:电路板三防漆有毒吗?三防漆的安全性取决于产品类型、使用状态和操作方式。今天,我们就来
    的头像 发表于 01-16 16:43 517次阅读
    <b class='flag-5'>电路板</b>三防漆有毒吗

    什么是BSP工程师

    ,全称Board Support Package,汉语意思即级支持包。BSP工程师,顾名思义就是负责级支持包的开发、调试和维护工作。那么什么是级支持包呢?前面我们讲过,嵌入式硬件
    发表于 01-13 06:54

    印制电路板(PCB)离子清洁度测试

    离子清洁度的重要性在电子制造行业中,印制电路板(PCB)的离子清洁度是评估其质量与可靠性的关键指标。PCB在生产过程中经历电镀、波峰焊、回流焊及化学清洁等多种工艺,可能引入离子污染物,进而
    的头像 发表于 11-12 14:37 727次阅读
    <b class='flag-5'>印制电路板</b>(PCB)离子清洁度测试

    到底DDR线能不能参考电源层啊?

    ,一般来说,要去牺牲不那么高速的DDR模块线了。 没办法,谁叫你速率没有高速信号那么高,关键是你还要用那么多层去布线,所以只能牺牲DDR信号了。那这样就尴尬了,很多PCB工程师觉得违背了他们一贯
    发表于 11-11 17:46

    硬件工程师面试必会:10个核心考点#硬件设计 #硬件工程师 #电路设计 #电路设计

    硬件工程师
    安泰小课堂
    发布于 :2025年09月23日 18:00:33

    高速数字电路设计与安装技巧

    内容简介: 详细介绍印制电路板的高速化与频率特性,高速化多层印制电路板的灵活运用方法,时钟信号线的传输延迟主要原因.高速数字电路板的实际信号波形,传输延迟和歪斜失真的处理,高速缓冲器I
    发表于 09-06 15:21

    别蒙我,PCB上这几对高速线怎么看我都觉得一样!

    工程师说过孔这档子事了。那不说过孔说什么啊,就单纯的线,正常的话也不影响高速性能。Chris就喜欢杠,就打算在线上挑挑刺! 你以为C
    发表于 06-09 14:34