0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

ECL/PECL/LVPECL电平学习笔记

CHANBAEK 来源:菜鸟EE的笔记 作者:菜鸟EE 2023-09-21 17:04 次阅读

LVPECL电平是常用的一种逻辑电平,大部分资料对该电平的描述为:由ECL电平发展而来,但是对其逻辑电平门限的确定、为什么要加一个偏置电平以及LVPECL电平与ECL电平在电路结构上的差异鲜有论述。因此,对在学习该电平中遇到的困惑整理如下:

1.ECL电路的基本原理

图片

图1 ECL电路

ECL电路如图1所示,其分为输入级、中间级和输出级三部分。输入级由T1、T2、T3三管构成,当A、B有一个为1时,T1和T2至少有一个管开通,VE电位将被抬高,导致T3截止;当A、B都为0时,T3则会开通。输出级由T5、T6组成的射随器构成,当T1、T2至少有一个开通时,T5的截止,输出为0,而此时T6导通输出为1。即T5输出 ~(A+B),而T6输出A+B。中间级的作用为给T3提供合适的偏置电压VBB,Re2有抑制温漂的作用。

2.ECL电路为什么不直接输出,需要经过射随器输出?

考虑直接输出的情况,输出高电平为:

图片

输出低电平为:

图片

当ECL电平直接耦合时,设VOH直接接到T1管,则T1管的基极电位为0(逻辑1),集电极电位电位小于0(因为有Rc1的压降),集电结正偏,T1管将进入饱和区。ECL为获得较高的开关速度,设计时需要保证三极管不饱和,因此需要经过射随器输出,降低其输出高电平,同时,经过射随器输出,其输出阻抗变小,驱动能力也会变强。

3.逻辑电平门限的确定

ECL电平的逻辑电平门限是没有标准来限定的,其门限的大小需要满足各厂家提供数据手册。但是,根据电路结构分析,各电平门限以及摆幅大小也有一定的限制的条件,分析如下:

由电路结构可知:

图片

由于三极管不能进入饱和区,因此需要满足:

图片

因此,摆幅满足:

图片

对逻辑高电平:

图片

为保证T1、T2导通时,T3截止,有:

图片

对逻辑低电平,为保证T1、T2截止时,T3导通,有:

图片

由摆幅要求:

图片

4.PECL与ECL电路的差异

图片

图2 PECL电路

大多数资料对PECL电路的描述为:把ECL电路的高电平变成正电平,即得到PECL电路。但是,其给出的电路图与ECL电路却大相径庭。中间级去哪了?为什么直接使用差分输入?输出为什么要接到到VCC-2V,一概没有交代,看得人一头雾水,现整理如下。

首先PECL为差分输入,ECL虽然也有两个输入,但其输入其实相当于取或,和单端输入单端效果是一样的。在有关资料里,描述为“原理与单端输入,双端输出的差分放大电路类似”。因此输入端的差异我个人判断是ECL/PECL的应用场景不同导致的,ECL用于单端转差分或者需要同时获得其输出的反信号的场合,PECL则为差分输入、差分输出的场景(未做具体考证)。由于输入级的差异,PECL自然不需要中间级提供偏置电压了。

5.为什么PECL的输出需要通过50R电阻接到VCC-2V?

PECL的输出高电平为VOH=2.4V,输出低电平VOL=1.6V,为达到这个电平门限要求,需要给输出电平提供一个2V(VCC-1.3)作用的共模电压(输出高低电平的中间,使得获得的动态电平范围最大)。为满足此要求,一般在输入端会加一个VCC-1.3V的直流偏置,提供共模电压,以图2电路为例,当T1端输入为高,为使得T1不进入饱和区,则T1的集电极电压最小为VCC-1.3V,如此,为了使输出的三极管不进入截止区,则其偏置电压不应大于VCC-2V,同时为了避免功耗过大,终端的偏置电压不应取太小,故取VCC-2V。50R的电阻则是用于阻抗匹配,避免产生反射。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 逻辑电平
    +关注

    关注

    0

    文章

    151

    浏览量

    14397
  • LVPECL
    +关注

    关注

    2

    文章

    27

    浏览量

    17914
  • PECL
    +关注

    关注

    0

    文章

    321

    浏览量

    14291
  • 射随器
    +关注

    关注

    0

    文章

    8

    浏览量

    8923
  • ECL电平
    +关注

    关注

    0

    文章

    3

    浏览量

    1488
收藏 人收藏

    评论

    相关推荐

    LVDS、CML、LVPECL不同逻辑电平之间的互连(二)

    本篇主要介绍LVDS、CML、LVPECL三种最常用的差分逻辑电平之间的互连。 下面详细介绍第二部分:不同逻辑电平之间的互连。 1、LVPECL的互连 1.1、
    的头像 发表于 12-20 11:49 2.4w次阅读
    LVDS、CML、<b class='flag-5'>LVPECL</b>不同逻辑<b class='flag-5'>电平</b>之间的互连(二)

    浅谈LVDS、CML、LVPECL三种差分逻辑电平之间的互连

    本篇主要介绍LVDS、CML、LVPECL三种最常用的差分逻辑电平之间的互连。由于篇幅比较长,分为两部分:第一部分是同种逻辑电平之间的互连,第二部分是不同种逻辑电平之间的互连。 下面详
    的头像 发表于 12-20 11:39 3.8w次阅读
    浅谈LVDS、CML、<b class='flag-5'>LVPECL</b>三种差分逻辑<b class='flag-5'>电平</b>之间的互连

    各种电平标准总结

    硬件研发工程师设计时肯定离不开电平这个概念,目前有多种电平定义,今天我就常用的电平做了下总结,和大家分享下现在常用的电平标准有TTL、CMOS、LVTTL、LVCMOS、
    发表于 05-11 08:02

    常用电平标准及解析

    现在常用的电平标准有TTL、CMOS、LVTTL、LVCMOS、ECLPECLLVPECL、RS232、RS485等,还有一些速度比较高的LVDS、GTL、PGTL、CML、HST
    发表于 09-18 23:03

    请问ecl差分接入的0.8v摆幅是否可以驱动ad10242

    使用标准ECL GATE 驱动时钟,但是一般认为ecl的摆幅只有0.8v我的问题是:1 ecl差分接入的0.8v摆幅是否可以驱动ad10242,lvpecl
    发表于 09-10 11:14

    ecl差分接入的0.8v摆幅是否可以驱动ad10242,lvpecl电平是否可以满足标准?

    可以使用标准ECL GATE 驱动时钟,但是一般认为ecl的摆幅只有0.8v 我的问题是:1 ecl差分接入的0.8v摆幅是否可以驱动ad10242,lvpecl
    发表于 12-18 07:36

    常用的电平标准

    现在常用的电平标准有TTL、CMOS、LVTTL、LVCMOS、ECLPECLLVPECL、RS232、RS485等,还有一些速度比较高的LVDS、GTL、PGTL、CML、HST
    发表于 06-01 10:09 42次下载

    电平标准

    电平标准:现在常用的电平标准有TTL、CMOS、LVTTL、LVCMOS、ECLPECLLVPECL、RS232、RS485等,还有一些
    发表于 07-21 10:25 2793次阅读

    ECL电平、LVDS电平、TTL电平_简单的比较

    ECL电平、LVDS电平、TTL电平三者的简单比较,在应用方面酌情选取
    发表于 08-29 16:05 71次下载

    ECL PECL LVPECL信号都是什么?它们的优缺点和电路图详细剖析

    LVPECL即Low Voltage Positive Emitter-Couple Logic,也就是低压正发射极耦合逻辑,使用3.3V或2.5V电源,LVPECL是由PECL演变而来的。
    发表于 04-26 10:16 2.3w次阅读
    <b class='flag-5'>ECL</b> <b class='flag-5'>PECL</b> <b class='flag-5'>LVPECL</b>信号都是什么?它们的优缺点和电路图详细剖析

    信号逻辑电平标准的详细说明

    信号的逻辑电平经历了从单端信号到差分信号、从低速信号到高速信号的发展过程。最基本的单端信号逻辑电平为CMOS、TTL,在此基础上随着电压摆幅的降低,出现LVCMOS、LVTTL等逻辑电平,随着信号速率的提升又出现
    发表于 01-05 17:32 7次下载
    信号逻辑<b class='flag-5'>电平</b>标准的详细说明

    FPGA的常用电平标准

    现在常用的电平标准有TTL、CMOS、LVTTL、LVCMOS、ECLPECLLVPECL、RS232、RS485等,还有一些速度比较高的LVDS、GTL、PGTL、CML、HST
    发表于 01-07 17:07 14次下载
    FPGA的常用<b class='flag-5'>电平</b>标准

    常见逻辑电平标准的详细资料介绍

    现在常用的电平标准有TTL、CMOS、LVTTL、LVCMOS、ECLPECLLVPECL、RS232、RS485等,还有一些速度比较高的 LVDS、GTL、PGTL、CML、HS
    发表于 01-07 17:07 13次下载
    常见逻辑<b class='flag-5'>电平</b>标准的详细资料介绍

    ADCMP551/ADCMP552/ADCMP553:单电源、高速PECL/LVPECL比较器

    ADCMP551/ADCMP552/ADCMP553:单电源、高速PECL/LVPECL比较器
    发表于 03-20 12:40 2次下载
    ADCMP551/ADCMP552/ADCMP553:单电源、高速<b class='flag-5'>PECL</b>/<b class='flag-5'>LVPECL</b>比较器

    详解信号逻辑电平标准:CMOS、TTL、LVCMOS、LVTTL、ECLPECLLVPECL、LVDS、CML资料下载

    电子发烧友网为你提供详解信号逻辑电平标准:CMOS、TTL、LVCMOS、LVTTL、ECLPECLLVPECL、LVDS、CML资料下载的电子资料下载,更有其他相关的电路图、源代
    发表于 04-09 08:45 91次下载
    详解信号逻辑<b class='flag-5'>电平</b>标准:CMOS、TTL、LVCMOS、LVTTL、<b class='flag-5'>ECL</b>、<b class='flag-5'>PECL</b>、<b class='flag-5'>LVPECL</b>、LVDS、CML资料下载