0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

使用半大马士革工艺流程研究后段器件集成的工艺

半导体芯科技SiSC 来源:泛林集团 作者:泛林集团 2023-10-24 17:24 次阅读

来源:泛林集团

作者:半导体工艺与整合 (SPI) 资深工程师 Assawer Soussou 博士

SEMulator3D®虚拟制造平台可以展示下一代半大马士革工艺流程,并使用新掩膜版研究后段器件集成的工艺假设和挑战

wKgaomU3jSyARmh5AAMyeefL7UI666.jpg

l介绍

随着技术推进到1.5nm及更先进节点,后段器件集成将会遇到新的难题,比如需要降低金属间距和支持新的工艺流程。为了强化电阻电容性能、减小边缘定位误差,并实现具有挑战性的制造工艺,需要进行工艺调整。为应对这些挑战,我们尝试在1.5nm节点后段自对准图形化中使用半大马士革方法。我们在imec生产了一组新的后段器件集成掩膜版,以对单大马士革和双大马士革进行电性评估。新掩膜版的金属间距分别为14nm、16nm、18nm、20nm和22nm,前两类是1.5nm节点后段的最小目标金属间距,后三类用于工艺窗口评估。

SEMulator3D®虚拟制造平台可以展示下一代半大马士革工艺流程,并使用新掩膜版研究后段器件集成的工艺假设和挑战。此外,我们还使用新掩膜版模拟和测试了用于提升电阻电容性能和改进制造的额外工艺。

l在自对准图形化中使用半大马士革方法

使用间隙填充和间隔层去除方案,我们提出在自对准图形化中使用半大马士革方法。

间隔层去除方案需要选择性刻蚀工艺。区域选择性沉积 (ASD) 是填充LE2间隙的最佳沉积选择。图1 (a) 展示间隙填充工艺的剖面图,以及间隔层和LE1核心的位置。通过使用SEMulator3D软件,我们可以更好地研究间隙填充方案和间隔层去除方案会面临的挑战。

wKgZomU3jS2ATVccAALyZEmkdzc362.jpg

图1:1.5nm节点图形化工艺的间隙填充和间隔层去除方案

l半大马士革工艺流程

我们还使用SEMulator3D虚拟制造对半大马士革工艺流程进行了模拟。图2展示模拟出的工艺流程。使用SALELE(自对准光刻-刻蚀-光刻-刻蚀)方法对金属2进行了图形化,并使用极紫外光刻将其连接到金属3。之后,使用模拟的工艺流程对金属2图形化和金属2与金属3的连接进行敏感性分析。

wKgaomU3jS2AZC6HAAbjuEmANNw738.jpg

图2:使用新掩膜版进行后段器件集成的半大马士革工艺流程

l工艺助推器

图3展示新掩膜版的工艺助推器。我们也使用SEMulator3D来模拟和分析这些掩膜版助推器的可行性和性能。

wKgZomU3jS6ACWKtAAPSXXnUATo421.jpg

图3:掩膜版的1.5nm节点工艺助推器

l混合高度

通过定制金属线的高度,可以完全优化电阻电容性能(如图4),而金属线高度的灵活性可以通过刻蚀金属线实现。高金属线电阻低、电容高,因此可能适用于电源线和长信号线;短金属线电阻高、电容低,因此最有可能适用于信号线。我们使用SEMulator3D对这一概念进行了初步分析。

wKgaomU3jS-AASgdAAXKc0V311E659.jpg

图4:为优化电阻电容产品性能进行的混合高度定制

l类似自对准的通孔对准(SAB)

自对准图形化技术最早被用于14nm节点的互连技术。为了生成有效器件,需要切断由这一技术产生的平行金属线。这种切断掩膜的边缘定位误差很有挑战性,因此在10nm和7nm节点开发了自对准区块技术,将套刻允许误差扩大到¾间距。边缘定位误差在1.5nm技术节点会更具挑战性,我们预计这一自对准技术需要扩展至通孔层。此时,我们再次使用SEMulator3D研究1.5nm节点通孔自对准的不同选择(如图5)。

wKgZomU3jS-AONLWAAKav3BQyfk667.jpg

图5:使用半大马士革自对准通孔以改善通孔套刻精度

l空气间隙

为进行大马士革工艺引入了空气间隙,但还需要额外的刻蚀步骤来去除薄层间介质。在直接金属刻蚀中,工艺结束时会沉积薄层间介质。沉积工艺可以在间距紧密处夹止二氧化硅,从而形成空气间隙。在模拟中,我们探索了空气间隙形成的基本模型,并计划了额外的模拟项目。在初始工艺流程中,我们模拟了简单的空气间隙填充、氧化物间隙填充和化学机械抛光 (CMP)。我们使用SEMulator3D模拟了这一工艺流程(如图6)。

wKgaomU3jTCANLJ_AAMgKuAzPxY617.jpg

图6:空气间隙工艺形成模拟

l高深宽比金属线

在传统的大马士革工艺中,深宽比通常限于2左右。超过这个深宽比,就很难在不形成空隙的情况下沉积金属线了。直接金属刻蚀中,金属高度受限于刻蚀工艺,深宽比可以达到甚至超过5。因为电阻随着尺寸的减小而增加,这对于先进节点来说是很重要的工艺助推器。增加金属高度是持续电阻微缩的重要方法。直接金属刻蚀工艺的关键挑战是减少刻蚀过程中的硬掩膜消耗。我们使用SEMulator3D对这一挑战进行了建模。

l混合金属化

为了减少总电阻,可以为金属线和通孔使用不同的金属。imec正在研究中对这一方面进行探索。

l结论

我们使用SEMulator3D定义和模拟1.5nm及更先进节点的后段工艺流程。基于这些模拟结果,我们建立了新掩膜版的设计规则。使用模拟推荐的工艺流程,我们成功试产了掩膜版。SEMulator3D模拟出性能助推器的原始概念后,我们也在硅片上对完全自对准通孔、高深宽比金属线和空气间隙等工艺助推器进行了演示。这些模拟结果有助于imec先进节点领域的研究,并作用于硅芯片这个终端产品上。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    455

    文章

    50714

    浏览量

    423121
  • 半导体
    +关注

    关注

    334

    文章

    27286

    浏览量

    218051
  • 泛林集团
    +关注

    关注

    0

    文章

    58

    浏览量

    11801
收藏 人收藏

    评论

    相关推荐

    PCB工艺流程详解

    PCB工艺流程详解PCB工艺流程详解
    发表于 05-22 14:46

    SMT贴装基本工艺流程

    , 以及在回流焊接机之后加上PCA下板机(PCA Un-loader ),另外,成品PCA可能需要进行清洗和进行老 化测试,下面的流程图(图1)描述了典型的贴装生产基本工艺流程。  上面简单介绍了SMT贴
    发表于 08-31 14:55

    晶体管管芯的工艺流程

    晶体管管芯的工艺流程?光刻的工艺流程?pcb制版工艺流程?薄膜制备工艺流程?求大佬解答
    发表于 05-26 21:16

    关于黑孔化工艺流程工艺说明,看完你就懂了

    关于黑孔化工艺流程工艺说明,看完你就懂了
    发表于 04-23 06:42

    样板贴片的工艺流程是什么

    样板贴片的工艺流程是什么
    发表于 04-26 06:43

    pcb工艺流程

    工艺流程
    发表于 02-24 11:02 0次下载

    如何采用铜互连单大马士革工艺制作超厚金属铜集成电感的概述

    成功开发超厚介质膜的淀积和刻蚀工艺、超厚金属铜的电镀和化学机械研磨等工艺,采用与 CMOS 完全兼容的铜互连单大马士革工艺制作了超厚金属铜集成
    的头像 发表于 05-19 10:39 2w次阅读

    12吋晶圆集成电路芯片制程工艺与工序后端BEOL的详细资料说明

    本文介绍集成电路芯片制造后端大马士革铜布线多层互联及测试等工艺。目的是科普集成电路芯片制造工艺(制程)知识,也可供第六代IGBT和汽车电子
    发表于 04-10 08:00 46次下载
    12吋晶圆<b class='flag-5'>集成</b>电路芯片制程<b class='flag-5'>工艺</b>与工序后端BEOL的详细资料说明

    实现3nm技术节点需要突破哪些半导体关键技术

    将互连扩展到3nm技术节点及以下需要多项创新。IMEC认为双大马士革中的单次显影EUV,Supervia结构,半大马士革工艺以及后段(BEOL)中的附加功能是未来的方向。IMEC纳米互
    的头像 发表于 09-15 17:23 7180次阅读
    实现3nm技术节点需要突破哪些半导体关键技术

    集成电路芯片封装工艺流程

    集成电路芯片封装工艺流程有哪些?
    的头像 发表于 07-28 15:28 1.3w次阅读

    什么是铜互连?为什么铜互连非要用双大马士革工艺

    在芯片制程中,很多金属都能用等离子的方法进行刻蚀,例如金属Al,W等。但是唯独没有听说过干法刻铜工艺,听的最多的铜互连工艺要数双大马士革工艺,为什么?
    的头像 发表于 11-14 18:25 8429次阅读
    什么是铜互连?为什么铜互连非要用双<b class='flag-5'>大马士革</b><b class='flag-5'>工艺</b>?

    半大马士革集成中引入空气间隙结构面临的挑战

    帮助imec确定使用半大马士革集成和空气间隙结构进行3nm后段集成工艺假设     作者:泛林集团Semiverse™ Solution部
    发表于 12-25 14:40 322次阅读
    <b class='flag-5'>半大马士革</b><b class='flag-5'>集成</b>中引入空气间隙结构面临的挑战

    半大马士革工艺:利用空气隙减少寄生电容

    本文介绍了半大马士革工艺:利用空气隙减少寄生电容。 随着半导体技术的不断发展,芯片制程已经进入了3纳米节点及更先进阶段。在这个过程中,中道(MEOL)金属互联面临着诸多新的挑战,如寄生电容等
    的头像 发表于 11-19 17:09 467次阅读
    <b class='flag-5'>半大马士革</b><b class='flag-5'>工艺</b>:利用空气隙减少寄生电容

    大马士革铜互连工艺详解

    芯片制造可分为前段(FEOL)晶体管制造和后段(BEOL)金属互连制造。后段工艺是制备导线将前段制造出的各个元器件串连起来连接各晶体管,并分配时钟和其他信号,也为各种电子系统组件提供电
    的头像 发表于 12-04 14:10 627次阅读
    <b class='flag-5'>大马士革</b>铜互连<b class='flag-5'>工艺</b>详解

    铜互连双大马士革工艺的步骤

    本文介绍了铜互连双大马士革工艺的步骤。   如上图,是双大马士革工艺的一种流程图。双大马士革所用
    的头像 发表于 12-10 11:28 318次阅读
    铜互连双<b class='flag-5'>大马士革</b><b class='flag-5'>工艺</b>的步骤