0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技面向台积公司N5A工艺技术推出领先的广泛车规级IP组合

半导体芯科技SiSC 来源:新思科技 作者:新思科技 2023-10-24 17:24 次阅读

来源:新思科技

新思科技接口和基础 IP 组合已获多家全球领先企业采用,可为 ADAS 系统级芯片提供高可靠性保障

摘要:

· 面向台积公司N5A工艺的新思科技IP产品在汽车温度等级2级下符合 AEC-Q100 认证,确保了系统级芯片(SoC)的长期运行可靠性。

· 新思科技IP产品在随机硬件故障评估下符合 ISO 26262 ASIL B 级和 D 级标准,有助于客户达成其汽车安全完整性(ASIL)目标。

· 新思科技的基础IP、LPDDR5X/5/4X、PCIe 4.0/5.0、以太网、MIPI C-PHY/D-PHY 和 M-PHY ,以及 USB IP 产品都遵循了 TSMC N5A 工艺领先的车载等级设计规则。

新思科技(Synopsys, Inc.)近日宣布,面向台积公司N5A工艺推出业界领先的广泛车规级接口IP和基础IP产品组合,携手台积公司推动下一代“软件定义汽车”发展,满足汽车系统级芯片(SoC)的长期可靠性和高性能计算需求。

台积公司设计基础架构管理事业部负责人Dan Kochpatcharin表示:“我们长期与设计生态系统的合作伙伴保持密切合作,为车载半导体行业提供IP、EDA和制造技术方面的领先解决方案。新思科技面向台积公司N5A工艺所打造的车规级IP产品组合充分利用了该工艺在性能、功耗效率、逻辑密度上的显著优势,助力汽车芯片创新者加快其安全关键型SoC的设计。”

新思科技IP营销与战略高级副总裁John Koeter表示:“新一代汽车SoC设计需要在极快速度和高可靠性下,处理海量安全关键型数据。新思科技面向台积公司N5A工艺提供的车规级高质量接口和基础IP产品,能够帮助主机厂商、一级供应商和芯片公司极大限度地降低IP集成风险,并满足其SoC所需的功能安全、性能和可靠性水平。”

面向台积公司N5A工艺的新思科技IP产品,其设计及测试均符合AEC-Q100规范的可靠性标准和2级汽车温度等级标准(环境温度-40°C至105°C),有助于确保高级驾驶辅助系统(ADAS)、高度自动驾驶(HAD)系统和区域架构SoC的可靠性。新思科技的IP产品组合还符合了ISO 26262随机硬件故障标准,助力主机厂商、一级供应商和芯片公司能够加快其安全关键型SoC的开发和评估,确保其芯片的功能安全设计达到汽车安全完整性等级(ASIL)目标。目前,新思科技的车规级IP产品已被集成到 100 多款 ADAS 芯片中,是新思科技汽车 SoC 和软件开发整体解决方案的重要组成部分。该解决方案包含了芯片设计、芯片验证、电子数字孪生和原型开发等,全面加速“软件定义汽车”芯片的开发。

上市情况及更多信息

· 新思科技面向 TSMC N5A 工艺的车规级 IP 产品已经上市,包括逻辑库、嵌入式存储器、GPIO、SLM PVT 监控,以及LPDDR5X/5/4X PHY、PCIe 4.0/5.0 PHY、10G USXGMII 以太网 PHY、MIPI C-PHY/D-PHY 和 M-PHY 以及 USB PHY 等IP产品。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 接口
    +关注

    关注

    33

    文章

    8610

    浏览量

    151213
  • 新思科技
    +关注

    关注

    5

    文章

    798

    浏览量

    50343
  • 车规级芯片
    +关注

    关注

    2

    文章

    241

    浏览量

    12180
收藏 人收藏

    评论

    相关推荐

    软错误防护技术在车MCU中应用

    错误率超过ISO 26262-5标准中B类随机硬件故障要求的100 FIT。 按照512KB SRAM芯片为例,该器件为
    发表于 12-06 16:39

    高通推出面向AI时代的全新工业物联网产品组合

    AI解决方案,从而在AI时代占据领先地位。作为解决工业需求的关键举措,全新工处理器产品组合高通IQ系列面向最具挑战性的安全
    的头像 发表于 11-08 10:22 255次阅读

    思科技再获公司多项OIP年度合作伙伴大奖

    半导体技术领域的发展速度十分惊人,新思科技与公司(TSMC)始终处于行业领先地位,不断突破
    的头像 发表于 10-31 14:28 255次阅读

    思科技7月份行业事件

    Compiler原生集成,实现了信号、电源和热完整性的优化。目前,新思科技正在面向英特尔代工工艺技术开发IP,提供构建多裸晶芯片封装所需的互连,降低集成风险并加快产品上市时间。
    的头像 发表于 08-12 09:50 597次阅读

    思科技物理验证解决方案已获得公司N3P和N2工艺技术认证

    由Synopsys.ai EDA套件赋能可投产的数字和模拟设计流程能够针对台公司N3/N3P和N2工艺
    的头像 发表于 05-14 10:36 462次阅读
    新<b class='flag-5'>思科</b>技物理验证解决方案已获得<b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>公司</b><b class='flag-5'>N</b>3P和<b class='flag-5'>N</b>2<b class='flag-5'>工艺技术</b>认证

    思科技与公司深化EDA与IP合作

    思科技近日与公司宣布,在先进工艺节点设计领域开展了广泛的EDA和
    的头像 发表于 05-13 11:04 519次阅读

    思科技与公司深度合作,推动芯片设计创新

     新思科技EDA事业部战略与产品管理副总裁Sanjay Bali表示:“新思科技在可投产的EDA流程和支持3Dblox标准的3DIC Compiler光子集成方面的先进成果,结合我们广泛IP
    的头像 发表于 05-11 16:25 438次阅读

    思科面向公司先进工艺加速下一代芯片创新

     新思科技携手公司共同开发人工智能驱动的芯片设计流程以优化并提高生产力,推动光子集成电路领域的发展,并针对台
    发表于 05-11 11:03 439次阅读
    新<b class='flag-5'>思科</b>技<b class='flag-5'>面向</b><b class='flag-5'>台</b><b class='flag-5'>积</b><b class='flag-5'>公司</b>先进<b class='flag-5'>工艺</b>加速下一代芯片创新

    思科技与英特尔在UCIe互操作性测试进展

    英特尔的测试芯片Pike Creek由基于Intel 3技术制造的英特尔UCIe IP小芯片组成。它与采用公司
    的头像 发表于 04-18 14:22 745次阅读

    思科技收购Intrinsic ID,持续拓展全球领先的半导体IP产品组合

    思科技(Synopsys)近日宣布完成对Intrinsic ID的收购,后者是用于系统芯片(SoC)设计中物理不可克隆功能(PUF)IP领先提供商。
    的头像 发表于 04-01 17:11 542次阅读

    电高雄与宝山晶圆厂扩建,1.4nm(A14)工艺制造增添两阶段

    该项目初期曾规划建设用于2nm工艺的三个设施(P1、P2和P3装置),而不仅如此,电还针对更先进的工艺技术专门筹划了P4与P5
    的头像 发表于 03-30 09:53 616次阅读

    中微半导推出32位MCU BAT32A337系列

    近日,中微半导体(深圳)股份有限公司(股票代码:688380)正式推出了一款全新的32位MCU——BAT32
    的头像 发表于 03-28 10:50 807次阅读

    LT9211D龙迅显示桥接,MIPI转1/2PortLVDS

    龙迅2023年Q4推出LT9211D_U2Q07CAN,通过AEC-Q100 二测试合格。本篇
    发表于 03-11 22:26

    思科技与英特尔深化合作,以新思科IP和经Intel 18A工艺认证的EDA流程加速先进芯片设计

    ; 新思科广泛的高质量 IP组合降低集成风险并加快产品上市时间,为采用Intel 18A 工艺
    发表于 03-05 10:16 362次阅读

    电3nm工艺预计2024年产量达80%

    据悉,2024年电的第二代3nm工艺(称为N3E)有望得到更广泛运用。此前只有苹果有能力订购第一代N
    的头像 发表于 01-03 14:15 882次阅读