0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

为什么晶振布置在PCB边缘时会导致辐射超标?

工程师邓生 来源:未知 作者:刘芹 2023-10-31 10:42 次阅读

为什么晶振布置在PCB边缘时会导致辐射超标,而向板内移动后,可以使辐射发射测试通过呢?

晶振是电子产品中十分常见的元件,它的主要作用是提供一种稳定的时钟信号,使得电路能够正常运转。然而,在实际的电子设计中,布置晶振时出现的问题却令人十分头疼。特别是晶振位于PCB边缘时会导致辐射超标的问题,这对于设计者来说是非常严重的挑战。

那么,为什么晶振位于PCB边缘会导致辐射超标呢?这主要涉及到电磁兼容性(EMC)的概念。电磁兼容性是指在电子设备之间或电子设备与外界环境之间不产生相互干扰,以便设备正常工作、不被损坏、不对周围环境产生危害的能力。在设计中,晶振等元件引起的干扰很容易引起低电磁兼容性。

在布置晶振时,应该考虑到电磁场的分布情况。通常,布置元件的边缘距离强电磁场存在的区域越远,电磁辐射会越小。如果晶振位于PCB边缘,则处于强电磁场的中心,受到的电磁辐射也相对较大。而向板内移动晶振,可以缩小晶振与边缘之间的距离,降低了电磁辐射,从而可以通过辐射发射测试。

此外,晶振与其他元件之间的距离也会影响电磁辐射。具体而言,将晶振远离其他元件,特别是高速数字电路等高频元件,可以减小电磁辐射的影响。

此外,地网布局也对电磁辐射的影响很大。地网是由导体网格组成的专门用于抑制电磁辐射的防护措施,可以有效地限制电磁波的辐射。在布置晶振时,一般将其与地网直接相连,从而减小电磁辐射的影响。

总之,布置晶振时应该综合考虑多种因素,如电磁兼容性、距离、地网布局等,才能尽可能减小电磁辐射的影响,从而通过辐射发射测试。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4318

    文章

    23071

    浏览量

    397264
  • 晶振
    +关注

    关注

    34

    文章

    2858

    浏览量

    67996
  • 电磁辐射
    +关注

    关注

    5

    文章

    355

    浏览量

    43560
收藏 人收藏

    评论

    相关推荐

    时源芯微——电源电缆导致辐射超标定位子流程

    时源芯微——电源电缆导致辐射超标定位子流程处理电源电缆导致辐射
    发表于 12-12 10:08 0次下载

    ADS1256外接不起,工作时间越长,上电起的几率越低,为什么?

    ADS1256外接不起,工作时间越长,上电起的几率越低。 振起
    发表于 11-22 14:00

    pcb布局中注意事项

    (Crystal Oscillator)PCB布局中是一个非常重要的组件,它为电子设备提供稳定的时钟信号。设计和布局过程中,需要考虑
    的头像 发表于 09-19 10:55 622次阅读

    HDMI辐射超标如何整改

    整机的HDMI线路连接方式如上图所示,EMC测试时,辐射超标。 图中X86主板是外购的,无法在上面进行整改;整机带屏蔽外壳的。 目前尝试了以下两种方式: 将整机内部HDMI线换成质量更好
    发表于 09-11 15:34

    过驱的影响及其预防措施:电阻与电容电路中的应用

    的后果 过驱是指工作过程中,受到的驱动功率超过了其承受范围。这种现象会导致以下后果:
    发表于 08-29 16:22

    受热会起或停的现象

    以下几点原因: 频率温度特性:的频率会随着频率温度曲线变化。 ‍ 电路温度系数:电路中的电容或者电感值会随着温度变化而变化,从而影响振荡条件。 热膨胀效应:的封装和材料
    的头像 发表于 06-30 15:29 1868次阅读
    <b class='flag-5'>晶</b><b class='flag-5'>振</b>受热会起<b class='flag-5'>振</b>或停<b class='flag-5'>振</b>的现象

    导致整机不上电问题分析与解决

    多方面进行分析。例如,检查是否处于某一参数的边缘值工作,找出问题的根源所在,才能根除不良现象。 3. 电路问题的诊断与解决 电路问题
    发表于 06-17 15:41

    使用展频来降低EMI电磁干扰解决EMC辐射超标的问题

    通过使用展频来降低EMI电磁干扰,进而解决EMC辐射超标的问题。怎么降低EMI电磁干扰?装上
    发表于 05-13 10:37 1次下载

    【电磁兼容技术案例分享】PWM信号线束导致辐射超标解决案例

    【电磁兼容技术案例分享】PWM信号线束导致辐射超标解决案例
    的头像 发表于 04-26 08:17 908次阅读
    【电磁兼容技术案例分享】PWM信号线束<b class='flag-5'>导致</b>的<b class='flag-5'>辐射</b><b class='flag-5'>超标</b>解决案例

    PCB板上加入的原因主要有哪些?

    一定的时序和频率要求。这就需要这一重要的电子元件来提供稳定的时钟信号。 PCB板上加入
    发表于 04-09 17:06

    你知道吗?为何不宜置于PCB边缘

    PCB布局可以看出,12MHz的晶体正好布置PCB边缘,当产品放置于辐射发射的测试环境中时
    发表于 03-20 11:47 411次阅读
    你知道吗?<b class='flag-5'>晶</b><b class='flag-5'>振</b>为何不宜置于<b class='flag-5'>PCB</b><b class='flag-5'>边缘</b>?

    DCDC引发EMI辐射超标的整改案例

    对于主频--有意辐射频率来说是有豁免权的,所以只需要注意200MHz之前的频段,由于频谱超标带宽较宽,可以肯定非时钟、辐射
    发表于 03-11 14:26 2013次阅读
    DCDC引发EMI<b class='flag-5'>辐射</b><b class='flag-5'>超标</b>的整改案例

    【电磁兼容技术案例分享】由SGMII通讯导致辐射发射高频单支超标问题解决案例

    【电磁兼容技术案例分享】由SGMII通讯导致辐射发射高频单支超标问题解决案例
    的头像 发表于 02-19 13:20 923次阅读
    【电磁兼容技术案例分享】由SGMII通讯<b class='flag-5'>导致</b>的<b class='flag-5'>辐射</b>发射高频单支<b class='flag-5'>超标</b>问题解决案例

    温补和恒温的区别在哪?

    稳定频率的器件。器件工作过程中会受到环
    的头像 发表于 01-24 13:45 1146次阅读

    AD9629输出30M时钟倍频辐射超标了怎么解决?

    公司的时钟芯片CDCE421A,无源30M无源输入,30MLVDS输出,用于产生AD的低抖动时钟。 AD的电源使用1.8V,电源使用LDO转为1.8V后分为模拟电和数字电,
    发表于 12-22 07:14