0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

运放稳定性,你真的懂了吗?

冬至子 来源:模拟混合信号设计验证 作者:模拟混合信号设计 2023-11-07 14:52 次阅读

一个运放,使用电阻接成负反馈的形式,闭环放大倍数为-1。进行环路stb仿真,有些corner下相位曲线从0开始,但其他corner正常。这种是什么原因?该怎么解决?

注0:本文来源于某天微信群的讨论。感谢提问者和解答****的大神们。

注1:本文涉及到的运放经确认是一个折叠式输入,class AB输出,使用电阻配置为闭环增益负一的运放。

注2:stb仿真指的是stability,主要仿的是电路的环路稳定性。

注3:由于某些“你懂的”原因,图片只能拍照,无法截取高清图。特补上另一个图片,这个图片来自于文末Designer guide网站。

图片

图片

电路上来说,确实是负反馈。如果相位从零开始,那么低频时,岂不是正反馈?对于仿真器,如何计算的,大家是怎么理解的呢?

大神1给出了一个解答,原文如下:

这个问题来源应该是内部补偿的minor loop还在导致的,如果没有minor loop,stb仿真就不会出现这种问题。。。。stb用的Middlebrook那个double injection方法会常常出现这个问题,大家好像都忽略这个问题,没看见谁去深究过这个主要是Middlebrrok的文章太难懂了...

这时,大神2补充道:

第一,spectre的STB仿真时基于“Middlebrook方法”,仿真时将输入与输出断开,引入交流源,得到Tv=Vy/Vx 。第二,在反馈环路引入电流源ix、iy,Ti=iy/ix

图片

图片

图片

仿真时假定Tv=T=LG。对于CMOS工艺,低频gate阻抗无穷大,ix≈0,Ti∞,所以T≈Tv。高频时,由于有漏电流,Ti不断减小,T≠Tv。所以在低频是得到的LG是一致的,高频时会有一定区别在Ti大、Tv比较小情况下,由于spice是单独计算Ti和Tv。若Tv非常小,spice计算出来的TV与实际值会有δTv的差值,经过很大的Ti放大后,最终得到的环路增益会有很大的误差值。

大神1此时又做了更为详尽的补充:

反正我估计这篇论文,包括我在内的大多数人看了也只能是知其然,但不知道其所以然。还是解释不了为何某些corner会从0度开始,反正从我直觉上猜测是因为里面还有个小环路导致的。。。对于multi-loop的loop gain我也一直有些confuse,因为很明显stb在不同地方加probe仿出来的phase margin是不一样的,因为断的位置不一样确实也是不同的loop,如果按照middlebrook这个理论怎么更好的去解释呢?

所有3-stage及以上的opamp论文都不看loop gain,稳定性就只看close-loop gain的极点是不是在左半平面,可以判断是否稳定,但是close-loop gain是告诉不了你margin还有多少的,因此文章通常都是看阶跃响应的ripple来估算。从mason定理来讲,不管你in/out是哪个点,close-loop gain的分母永远是一样的,也就是说闭环极点是唯一的,所以稳定性也是确定的。所以感觉上stb仿真不管在哪里加probe,即使仿出来的phase margin有的大有的小也没关系,反正都会是稳定的。随便举个例子,可能在某个地方断环稳定性的PM随pvt corner变化5070度之间,在另一个地方断环PM在3540度之间,其实都是正确的,不要因为phasemargin不够大而非要强行把后一个值也要做到60度,可能他值不大但是variation也比较小。

尤其是在做哪种leapfrog的filter的时候,可能某些结构在某些地方断环的话,即使理想opamp也可能phasemagrin只有40度而已,这不代表opamp有问题,而是因为这些极点可能是filter的intrinsic pole @瓜在stb断环时通常大家习惯在高阻地方断环,也是为了Ti≈0,更简单。但照理讲Ti即使不等于0也是可以的。或者不说是断环吧,就是指stb probe放的位置。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 仿真器
    +关注

    关注

    14

    文章

    1008

    浏览量

    83441
  • STB
    STB
    +关注

    关注

    0

    文章

    23

    浏览量

    16538
  • CMOS工艺
    +关注

    关注

    1

    文章

    58

    浏览量

    15639
  • 漏电流
    +关注

    关注

    0

    文章

    252

    浏览量

    16898
收藏 人收藏

    评论

    相关推荐

    放的稳定性仿真分析

    上期文章《放11-放稳定性评估举例》文末提到了,如果我们有放大器的Spice模型,可以借助仿真软件直接仿真电路的稳定性——可以直接得到波特图曲线,这一期就专门来看看具体怎么玩。
    发表于 10-16 16:21 1310次阅读
    <b class='flag-5'>运</b>放的<b class='flag-5'>稳定性</b>仿真分析

    放稳定性的判断原理的补偿原理?

    处于震荡状态,增益裕度和相位增益裕度,这两个参数的意义是什么,通俗地介绍这两个参数的意义,是如何根据这两个参数判断放是否处在稳定状态? 在运放稳定性的基础上,可以做出对放的补偿,补
    发表于 05-06 22:09

    放稳定性分析】TI 高精度实验室 放培训笔记

    放稳定性分析】TI 高精度实验室 放培训笔记
    发表于 04-03 21:24

    放传递函数推导和零极点分析(TI放稳定性合集第10部分)

    [tr=transparent]如下图,是TI放稳定性合集(第10部分)关于双反馈电路补偿(图中FB#1改成FB#2),最后两个图是关于FB#2反馈路径传递函数和零极点的推导,求解,图中画红线
    发表于 02-28 16:12

    使用SPICE工具检查放稳定性

    影响电路的稳定性。这就是为什么应该进行电路的仿真并且做实际的测试,比较两者之间的差异并进行优化。SPICE是一个很有价值且很有用的工具,但是不能完全依靠SPICE来检测电路的潜在稳定性,因为SPICE不能考虑到
    发表于 09-21 15:45

    C-Load TM放稳定性

    DN83-C-Load TM放稳定性
    发表于 07-10 06:10

    放电路稳定性,这篇给你讲全了!

    验证这三个步骤就可完成。下面将通过一个实际设计案例,依次叙述这三个步骤的内容。2 放稳定性理论分析2.1 放电路稳定的条件放的增益可用
    发表于 03-12 17:00

    放稳定性的标准及测试

    放稳定性的标准及测试环路增益稳定性举例
    发表于 04-06 06:30

    放稳定性分析

    放稳定性分析,有需要的朋友可以下来看看
    发表于 02-19 16:53 0次下载

    放稳定性:环路稳定性基础

    我们下面介绍的大多数经验与技术并非仅仅是理论上的,而且是从利用增益带宽小于20MHz的放、实际设计并构建真实世界电路中得来的。本系列的第1部分回顾了进行稳定性分析所需的一些基本知识,并定义了将在整个系列中使用的一些术语。
    发表于 08-08 17:03 0次下载

    放稳定性分析详解(五)

    电子专业单片机相关知识学习教材资料——放稳定性分析详解(五)
    发表于 08-08 17:03 0次下载

    讨论电容对放稳定性的影响

    放接成跟随器的形式的时候,其相应的相角裕度将会比较小,稳定性比较差,如果输出端再接一个100pF或50pF的电容将会使放的稳定性变差。
    的头像 发表于 05-05 11:35 1.8w次阅读
    讨论电容对<b class='flag-5'>运</b><b class='flag-5'>放稳定性</b>的影响

    放稳定性理论计算示例

    (一) 对放带容性负载的输出端接一电阻,可增强放稳定性。 (二)Ro为放输出电阻 (三)Multisim仿真结果
    发表于 04-06 15:08 2507次阅读
    <b class='flag-5'>运</b><b class='flag-5'>放稳定性</b>理论计算示例

    放系统稳定性原理 放的频率补偿

    放系统稳定性原理 放的频率补偿  放系统稳定性原理 放系统的
    的头像 发表于 10-25 11:01 770次阅读

    放电路闭环稳定性的判断方法

    放电路闭环稳定性的判断方法 放电路的闭环稳定性判断是保证电路正常工作的重要环节。以下为详尽、详实、细致的关于
    的头像 发表于 11-06 10:20 1502次阅读