0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电容搞搞”振“,PDN有帮衬

edadoc 来源:edadoc 作者:edadoc 2023-12-14 14:57 次阅读

高速先生成员--姜杰

电容,不能只聊电容,还要聊电阻和电感。看似很简单,其实,一点都不难。

因为去耦电容的模型基本都可以用下面三种元素的简单组合来表示。

wKgaomVlkoWAJGctAAAR0EzS3lc835.jpg

理想电容C的阻抗是随频率的增加而逐渐减小的一条斜线,实际上由于电容中等效寄生电阻(ESR)和等效寄生电感(ESL)的搅局,问题开始变得复杂。不同的电容自谐振频点不同,谐振点阻抗各异,滤波频段也有区别……

看似很复杂,其实,很简单。

电容搞搞“振”,第一“振”来自同一电容ESRESLC的串联谐振(也叫做自谐振)。

wKgaomVlkoeARcn2AAAkAhg0Ys8567.jpg

先来看看电容模型的各参数是如何影响阻抗曲线的。对于电容容值C,不难发现,相同ESR和ESL的情况下,随着容值的增加,自谐振频点向低频移动,同时,滤波频段也会加宽。

wKgZomVlkoeAU77OAACLNb6OBLU989.jpg

接下来再看哈ESL的影响。在保持其它参数不变的情况下,随着ESL的增加,自谐振频点向低频移动,同时,滤波频段也会随着变小。

wKgZomVlkoiARpFgAAHOqgiWjtU943.jpg

需要注意的是,ESR的情况会复杂一些,因为它是一个频变的参数。

wKgaomVlkoiAX0wiAAEfvctz9vg153.jpg

ESR随频率变化的趋势与该电容的阻抗变化一致。

wKgZomVlkomAUwWCAABggMDBjTE683.jpg

不过,为了简化问题,我们这里先把ESR作为一个常数,它的变化对阻抗曲线的影响如下图。

wKgaomVlkoqAZsxfAAIIPCiXY68371.jpg

对比上面几个图,我们会发现一个有趣的现象,那就是电容自谐振频点的ESR基本决定了阻抗的最小值。

wKgZomVlkoqAEIalAABnNBH9rqw497.jpg

以上只是单一容值电容的阻抗曲线。了解PDN阻抗曲线的童鞋会发现常见情况并非如此,而是像人生一样总是起起伏伏。

wKgaomVlkoqAC3a0AAFkf_yZZI8040.jpg

其实,这是容值不同的电容并联谐振的结果,也是本文要说的第二“振”。

wKgZomVlkouACLpOAAC6roBjavs798.jpg

分析起来也很简单,当一个电容的感性区遇上另一个电容的容性区,谐振峰就出现了。

wKgaomVlkouAYPNuAAA3cy6YR80642.jpg

综合考虑VRM和芯片内去耦,如果说第一“振”决定了阻抗曲线的波谷,第二“振”通常确定了阻抗曲线的波峰。

电容种类这么多,原理图设计或者备料出错的机会大大增加,作为一名设计攻城狮,希望板子简单点,精简一些电容,这个要求并不过分吧?

说干就干,在前文三种电容并联的基础上,去掉100nF的电容,看看会怎样。

wKgaomVlkoyAVWDyAACzTmq1_Qs272.jpg

这么看,除了在100nF的去耦频段出现一个谐振峰,好像也没什么问题,毕竟,这个峰值也没那么高。我们继续把VRM和芯片内去耦模型加上,看全链路的情况。

wKgZomVlko2APqb3AAIcDiqNHtM816.jpg

See?高速先生一直强调的调整电容要合理真不是吓唬你。

当然,这个例子只是为了凸显电容影响而挑选的极端情况。

电容不是老虎屁股,一点摸不得,具体种类和数量可以通过仿真进行优化,是增是减,It depends!

对于电容相关的电感参数,除了电容自身的ESL,还需要关注什么?

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电容
    +关注

    关注

    99

    文章

    5976

    浏览量

    149909
  • PDN
    PDN
    +关注

    关注

    0

    文章

    81

    浏览量

    22676
收藏 人收藏

    评论

    相关推荐

    电容、电阻什么关系

    `晶很多参数,其中包括电容和电阻。这些参数究竟是什么,对晶来说又有什么作用?晶的负载电容
    发表于 06-30 14:32

    PDN 电源分配网络设计步骤 PDN layout步骤

    1.首先参考芯片的参考设计,设计原理图,一般copy就可以;针对特殊情况,可以优化设计,优化去耦电容;2.设计叠成结构,GND与电源层越近越好,建议参考demo;3.放置去耦电容;4.连接去耦电容;5.布线关键电源网络及GND;
    发表于 06-22 20:11

    PDN设计的目的

    值,合适的总电容量,降低电源平面与地平面之间的交流阻抗,确定容值总量和电容大小的过程,就是PDN设计过程。为什么需...
    发表于 11-11 06:31

    电容搞搞“,PDN帮衬

    搞搞”,第一“”来自同一电容ESR\\\\ESL\\\\C的串联谐振(也叫做自谐振)。 先来看看电容模型的各参数是如何影响阻抗曲线的
    发表于 11-21 09:38

    电容搞搞“,PDN帮衬

    搞搞”,第一“”来自同一电容ESR\\\\ESL\\\\C的串联谐振(也叫做自谐振)。 先来看看电容模型的各参数是如何影响阻抗曲线的
    发表于 11-28 15:12

    单片机晶不起哪些原因如何解决这个问题

    单片机晶不起原因哪些?如何排除?遇到单片机晶不起是常见现象,那么引起晶不起
    的头像 发表于 12-31 08:23 8485次阅读
    单片机晶<b class='flag-5'>振</b>不起<b class='flag-5'>振</b><b class='flag-5'>有</b>哪些原因如何解决这个问题

    电路电容的作用

    本文主要介绍了晶电路的电容的作用。晶的负载电容是一个晶的一个重要参数。负载就是晶振起
    发表于 09-14 09:41 4.9w次阅读
    晶<b class='flag-5'>振</b>电路<b class='flag-5'>电容</b>的作用

    单片机晶的负载电容什么作用

    一般单片机的晶工作于并联谐振状态,也可以理解为谐振电容的一部分。它是根据晶厂家提供的晶要求负载电容选值的,换句话说,晶
    发表于 01-25 16:37 6406次阅读
    单片机晶<b class='flag-5'>振</b>的负载<b class='flag-5'>电容</b><b class='flag-5'>有</b>什么作用

    PDN设计

    是30mV,DCDC是50mV,超过这个就需要PDN设计。PDN设计的方法是用不同的容值,合适的总电容量,降低电源平面与地平面之间的交流阻抗,确定容值总量和电容大小的过程,就是
    发表于 11-06 15:21 14次下载
    <b class='flag-5'>PDN</b>设计

    PDN 电源分配网络设计步骤 PDN layout步骤

    1.首先参考芯片的参考设计,设计原理图,一般copy就可以;针对特殊情况,可以优化设计,优化去耦电容;2.设计叠成结构,GND与电源层越近越好,建议参考demo;3.放置去耦电容;4.连接去耦电容;5.布线关键电源网络及GND;
    发表于 01-11 11:14 10次下载
    <b class='flag-5'>PDN</b> 电源分配网络设计步骤 <b class='flag-5'>PDN</b> layout步骤

    无源晶(Crystal)的负载电容

    分为有源晶(Oscillator)和无源晶(Crystal),无源晶一个参数叫做负载电容
    发表于 01-12 11:35 29次下载
    无源晶<b class='flag-5'>振</b>(Crystal)的负载<b class='flag-5'>电容</b>

    启动电容对晶输出频率哪些影响呢?

    启动电容越大,晶的频率越偏负向;反之,启动电容越小,晶的输出频率越偏正向。
    的头像 发表于 09-15 17:33 1282次阅读
    启动<b class='flag-5'>电容</b>对晶<b class='flag-5'>振</b>输出频率<b class='flag-5'>有</b>哪些影响呢?

    引起单片机晶不起的原因哪些呢?

    遇到单片机晶不起是常见现象,那么引起晶不起的原因哪些呢? (1) PCB板布线错误; (2) 单片机质量
    发表于 10-13 11:45 1613次阅读

    为什么在晶电路中要使用起电容

    详细介绍起电容在晶电路中的作用和原理。 首先,起电容能够影响晶电路的频率。在晶
    的头像 发表于 11-17 11:27 1259次阅读

    PDN 元件对阻抗的影响

    有很多,不单单是数字处理器中用于稳定功率输出的电容器。在工作频率达到GHz级别的先进系统中,PDN阻抗不仅受到电容器的影响,还有很多因素会决定PDN阻抗,即便在非
    的头像 发表于 07-13 08:13 494次阅读
    <b class='flag-5'>PDN</b> 元件对阻抗的影响