0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何减少PCB板内的串扰

jf_pJlTbmA9 来源:韬略科技EMC 作者:韬略科技EMC 2023-11-24 17:13 次阅读

本文转载自: 韬略科技EMC微信公众号

随着科技发展和人们消费需求,现今电子设备小型化的趋势越来越突出,印制电路板(PCB)越做越小。这导致PCB板内信号走线之间容易产生无意间耦合,这种耦合现象被称为串扰(如图1)。

wKgZomVddJmASLGVAAT9QjgAvqA843.png

图1.平行走线相互串扰

以下列举一些减少串扰的PCB布线规则。

规则 1:关键信号远离I/O信号

需要重点关注I/O连接口附近的关键布线,因为噪声很容易通过这些 I/O 口以辐射或者传导的形式离开或进入电路板。如I/O口直连的信号线与关键信号线靠太近,会产生耦合效应(见图 2)。

wKgZomVddJqAGrioAAGMcLYu128869.png

图2.关键信号与I/O口走线图示

噪声会通过I/O连接线进入,并通过PCB内部I/O连接线耦合到关键信号上(时钟或敏感信号),模型如图3a。同样的,关键信号(时钟或高速信号)会将噪声耦合到PCB内部的I/O信号走线,并通过I/O连接线往外辐射,模型如图3b示:

wKgaomVddJyAfmxmAAIkr4SNrSw907.png

图3.关键信号与I/O信号靠太近会引起潜在的EMC问题

规则2:高速信号走线尽量短

在高速PCB(> 100MHz)上,高频信号波长较短,辐射效率高,以至高速信号本身走线形成天线效应,特别是当走线放在顶层或底层时。这种不必要的辐射可以耦合到相邻的走线甚至是附近接口连接线。我们建议将高速信号走线画在PCB中间层,如图4b所示。这有助于控制来高速信号产生的电磁场,避免出现串扰或电磁干扰形式的非预期耦合。如果高速走线走在表层,则应使走线尽量短,当走线小于电小尺寸(1/10波长)时,天线效应会大大减少。如图4所示:

wKgZomVddKOAO1N0AAGRTbB1CmU708.png

图4. a.信号走表层 b.信号走中间层

规则3:差分网络匹配

理论上,差分对传输的信号大小相等,极性相反,因此差分对产生的EMI会相互抵消或者忽略。但是,只有在差分对走线长度相等并且尽可能对称地靠近彼此时才有效。图5展示了几种不同情况的差分对走线。

wKgaomVddKSAensjAAJV0u9heao989.png

图5.差分走线优劣对比图

为了对比差分信号走线好坏的辐射情况,作如下电路仿真,图6a和图6b分别是两组对称和非对称走线,走线左端输入高频差分信号,右端端接负载。

wKgZomVddKaASrQjAAGAHhUYVxU681.png

图6. a.对称走线 b.非对称走线

我们对以上两种情况做近场分析,噪声仿真如图7:

wKgaomVddKiASOOBAAWR4jdn6MM860.png

图7.a对称差分走线仿真图 b非对称差分走线仿真图

在1m距离情况下,对比测试辐射发射情况。30MHz-1GHz的频段下,对称走线比非对称走线噪声值小8-10db,如图8所示。

wKgaomVddKqAB2NIAARCo-dwFfs682.png

图8. 1m距离辐射对比数据

总的来说,在电子设备的设计中,电路前期设计的重要性不容忽视。良好的EMC设计可以确保设备的正常运行,避免电磁干扰对其他设备的影响,并提高产品自身的可靠性。

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • PCB板
    +关注

    关注

    27

    文章

    1453

    浏览量

    52060
  • 信号
    +关注

    关注

    11

    文章

    2811

    浏览量

    77185
  • 串扰
    +关注

    关注

    4

    文章

    189

    浏览量

    27010
收藏 人收藏

    评论

    相关推荐

    ADC电路的怎么解决?

    ,ADC是SAR型 18位单通道全差分输入的ADC。ADC的后端是MCU,MCU将数字信号处理之后再画到显示屏上显示实时波形。 调试发现显示的信号有,表现为某一路信号悬空之后,相邻的那一路信号上就会出现噪声。将采样的时间延长也无法消除
    发表于 01-07 06:15

    DAC61416通道间出现的原因?怎么解决?

    在使用DAC61416输出方波电压时,先在Toggle引脚输入PWM信号,以便实现方波电压输出,但输出电压之前,每个通道先置零,且置零的时间不同,然后就出现通道间的;图中是相邻4通道波形,奇怪的是
    发表于 11-25 08:35

    博眼球还是真本事?参考平面不完整信号反而好

    的高速理论感觉已经写得八九不离十了,再翻翻Chris之前做过的一些测试后,突然找到一个不热门而很异常的理论,就趁现在吧,拿出来让大家一起品品哈! 相信大家也看过很多高速先生写的关于方面的文章吧
    发表于 11-11 17:27

    博眼球还是真本事?参考平面不完整信号反而好

    改善的设计方法据说有两种:很多人知道的方法:信号线之间通过“包地”改善……几乎只有高速先生知道的方法:信号线之间通过“割地”改善
    的头像 发表于 11-11 17:26 301次阅读
    博眼球还是真本事?参考平面不完整信号<b class='flag-5'>串</b><b class='flag-5'>扰</b>反而好

    高频电路设计中的问题

    在高频电路的精密布局中,信号线的近距离平行布线往往成为引发“”现象的潜在因素。,这一术语描述的是未直接相连的信号线间因电磁耦合而产生的不期望噪声信号,它如同电路中的隐形干扰源,
    的头像 发表于 09-25 16:04 377次阅读

    信号的介绍

    信号(Crosstalk)是指在信号传输过程中,一条信号线上的信号对相邻信号线产生的干扰,这种干扰是由于电磁场耦合或直接电容、电感耦合引起的。根据耦合类型和位置的不同,信号主要
    的头像 发表于 09-12 08:08 1561次阅读
    信号的<b class='flag-5'>串</b><b class='flag-5'>扰</b>介绍

    缓解ADC存储器的方法

    电子发烧友网站提供《缓解ADC存储器的方法.pdf》资料免费下载
    发表于 09-06 10:15 0次下载
    缓解ADC存储器<b class='flag-5'>串</b><b class='flag-5'>扰</b>的方法

    信号完整性与电源完整性-信号的

    电子发烧友网站提供《信号完整性与电源完整性-信号的.pdf》资料免费下载
    发表于 08-12 14:27 0次下载

    一文让你了解PCB六层布局

    是电路设计中的重要环节,这种叠层结构可以有效地减少信号和电磁干扰,提高电路的性能,也直接影响到电路
    的头像 发表于 07-23 11:36 1764次阅读

    多通道数据采集问题怎么解决

    多通道数据采集系统在现代工业、科研和医疗等领域中有着广泛的应用。然而,在多通道数据采集过程中,问题是一个常见的问题,它会导致数据采集的准确性和可靠性降低。本文将详细探讨多通道数据采集
    的头像 发表于 07-02 08:58 1564次阅读

    放大器的问题

    我做了一个128通道的放大器,20层。测试的时候发现即便不给输入信号也有一个输出,导致我的放大器完全不可用,并且这个输出信号波形很漂亮。我想请问大佬们这个信号是怎么来的?是吗?怎样才能消除它呢
    发表于 06-27 11:52

    M9航空接口3芯如何减少

    德索工程师说道要减少M9航空接口3芯的,首先需要深入了解产生的原因。
    的头像 发表于 04-26 16:11 455次阅读
    M9航空接口3芯如何<b class='flag-5'>减少</b><b class='flag-5'>串</b><b class='flag-5'>扰</b>

    嵌入式开发中引起的原因是什么?

    电路布线常会有的风险,最后简单说明几个减小串的方法,常见增大走线间距、使两导体的有风险的区域最小化、相邻层走线时传输线互相彼此垂直
    发表于 03-07 09:30 1903次阅读
    嵌入式开发中引起<b class='flag-5'>串</b><b class='flag-5'>扰</b>的原因是什么?

    PCB设计中的是什么意思?如何减少PCB设计中的呢?

    几乎所有电子设备的制造过程都使用焊料,通过焊料将电子元器件与PCB连接起来。在以前,通常选用的都是有焊料,但是目前,最受欢迎的应该是无铅焊料。
    的头像 发表于 02-27 17:29 1984次阅读
    <b class='flag-5'>PCB</b>设计中的<b class='flag-5'>串</b><b class='flag-5'>扰</b>是什么意思?如何<b class='flag-5'>减少</b><b class='flag-5'>PCB</b>设计中的<b class='flag-5'>串</b><b class='flag-5'>扰</b>呢?

    要画好PCB,先学好信号完整性!

    高频中的交流阻抗。紧密耦合的电层平面来减小顶层的交流阻抗,极大程度减少电磁辐射。 降低电介质高度会大大减少现象,而不会对电路
    发表于 02-19 08:57