0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

“一秒”读懂串扰对信号传输时延的影响

jf_pJlTbmA9 来源:高速先生 作者:高速先生 2023-11-28 17:07 次阅读

作者:刘春,文章来源:高速先生微信公众号

在前几期的文章“为什么DDR走线要走同组同层?”中,我们了解了信号在传输线上的传输速度以及微带线与带状线传输的时延差异。同时也有很多热情的网友对影响传输线时延情况给出了各自的见解,比如串扰,绕线,过孔,跨分割等等。本期我们就以不同模态下的串扰对信号时延的影响继续通过理论分析和仿真验证的方式跟大家一起进行探讨。

在开始仿真之前我们先简单的了解一下什么是串扰以及串扰是怎么形成的。如下图所示,当有信号传输的走线和相邻走线之间间距较近时,有信号传输的走线会在相邻走线上引起噪声,这种现象称为串扰。

wKgZomVdgE6AYV33AABmFxvE8mE136.jpg

串扰形成的根本原因在于相邻走线之间存在耦合,如下图所示:

wKgaomVdgFCAYOtEAAC8w_fC_VY516.jpg

当信号在一走线上传输时,一部分能量会通过电场容性耦合和磁场感性耦合到相邻走线上,从而引起串扰噪声,并以耦合后产生串扰噪声方向的不同区分为近端串扰(VNEXT)和远端串扰(VFEXT)。如下图所示,以微带线为例,当传输信号为正跳变向前传输时,近端串扰会产生一个正跳变脉冲的串扰噪声,远端串扰则会产生一个负跳变脉冲的串扰噪声。而对于内层走线的串扰与微带线有所不同,内层走线的远端串扰几乎为0,这里关于串扰的详细机理就不再多做介绍了,感兴趣的朋友可以查找相关的资料进行更深入的了解。

wKgZomVdgFaALc4aAADGAX3GFE4450.jpg

下面我们利用Sigrity中Sigrity Topology Explorer进行仿真验证。为了更好的体现不同模态下走线串扰对信号传输时延的影响,如下图所示,这里模拟了三条线长1000mil的相邻微带线A,B,C进行仿真。

wKgZomVdgFeAB09nAABq7daOn2Y829.jpg

其中,A和C作为干扰源信号,B作为被干扰信号,仿真验证对比下面三种工作状态下被干扰信号B的时延情况:

(1)no_crosstalk: A和C中没有信号;

(2)even_crosstalk: A和C与B同相;

(3)odd_crosstalk: A和C与B反相;

搭建仿真链路如下图所示:

wKgaomVdgFiAD7C3AAGg0WgQxRc630.jpg

叠层设置如下图所示,其中线宽:5mil;线距:5mil。

wKgaomVdgFqAfeTDAADnzoc8SKg168.jpg

仿真结果:

wKgZomVdgFuAKFC6AADcuISBasU743.jpg

even_crosstalk偶模工作状态下信号的传输时延比没有串扰no_crosstalk的工作状态下信号的传输时延慢了约10.9ps;

odd_crosstalk奇模工作状态下信号的传输时延比没有串扰no_crosstalk的工作状态下信号的传输时延快了约9.6ps。

那是什么造成这种传输的时延差异呢?相信大家心里已经有了答案,正是串扰造成的。这里我们根据前面对串扰的了解来进行分析造成该差异的原因。以没有串扰no_crosstalk的工作状态时延为参考,当信号处于even_crosstalk偶模工作状态时,干扰信号与被干扰信号同相跳变,使得干扰信号产生在被干扰信号上的远端串扰噪声与被干扰信号跳变方向相反,并叠加在被干扰信号上,致使被干扰信号的边沿跳变延迟到达,而当信号处于odd_crosstalk奇模工作状态时则与此相反,干扰信号产生在被干扰信号上的远端串扰噪声与被干扰信号跳变方向相同,并叠加在被干扰信号上,致使被干扰信号的边沿跳变提前到达。

从上面的仿真验证,我们知道串扰会影响信号的时延,那么我们该如何避免或减小这种影响呢?这里小编趁此机会又继续做了如下几种情况下的仿真验证:

(1)其他条件不变,走线间距改成10mil,仿真结果如下图所示:

wKgaomVdgF2AfzbDAADfWVplN6o770.jpg

even_crosstalk偶模工作状态下信号的传输时延比没有串扰no_crosstalk的工作状态下信号的传输时延慢了约7.7ps;

odd_crosstalk奇模工作状态下信号的传输时延比没有串扰no_crosstalk的工作状态下信号的传输时延快了约7.6ps。

(2)其他条件不变,走线间距改成15mil,仿真结果如下图所示

wKgZomVdgF6AEyhlAAD7G8Bu5RM756.jpg

even_crosstalk偶模工作状态下信号的传输时延比没有串扰no_crosstalk的工作状态下信号的传输时延慢了约5.5ps;

odd_crosstalk奇模工作状态下信号的传输时延比没有串扰no_crosstalk的工作状态下信号的传输时延快了约5.4ps。

(3)其他条件不变,走线长度改成500mil,仿真结果如下图所示:

wKgaomVdgGSAXGGIAADodN0_j0g659.jpg

even_crosstalk偶模工作状态下信号的传输时延比没有串扰no_crosstalk的工作状态下信号的传输时延慢了约8.2ps;

odd_crosstalk奇模工作状态下信号的传输时延比没有串扰no_crosstalk的工作状态下信号的传输时延快了约7.1ps。

从上述仿真结果可知,对于相邻的微带线,拉开走线间距,可以减弱走线间电场和磁场的耦合,从而降低在被干扰信号上产生的远端串扰噪声,减小走线之间因串扰造成的时延差异;而减小走线的耦合长度,则可减小远端串扰噪声的积累,以减小走线之间因串扰造成的时延差异。

另外对于带状线而言,远端串扰近似为0,意味着远端串扰几乎不会对走线在内层信号时延有影响,需要关注的只是传输方向相反的信号之间的近端串扰对信号造成的时延影响,因此走线在内层可以减小走线之间因远端串扰造成的时延差异。

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 串扰
    +关注

    关注

    4

    文章

    189

    浏览量

    26932
  • 信号传输
    +关注

    关注

    4

    文章

    407

    浏览量

    20140
收藏 人收藏

    评论

    相关推荐

    什么是?如何减少

    通常以断断续续或不易重现的方式发生,对于工程师来说, 尽早解决 PCB 上发生的所有原因非常重要。 会对时钟信号、周期和控制
    的头像 发表于 05-23 09:25 5967次阅读
    什么是<b class='flag-5'>串</b><b class='flag-5'>扰</b>?如何减少<b class='flag-5'>串</b><b class='flag-5'>扰</b>?

    信号完整性-的模型

    是四类信号完整性问题之,指的是有害信号个线网传递到相邻线网。任何
    的头像 发表于 09-25 11:29 1188次阅读
    <b class='flag-5'>信号</b>完整性-<b class='flag-5'>串</b><b class='flag-5'>扰</b>的模型

    信号介绍

    信号(Crosstalk)是指在信号传输过程中,信号
    的头像 发表于 09-12 08:08 1033次阅读
    <b class='flag-5'>信号</b>的<b class='flag-5'>串</b><b class='flag-5'>扰</b>介绍

    高速互连信号的分析及优化

    高速数字设计领域里,信号完整性已经成了个关键的问题,给设计工程师带来越来越严峻的考验。信号完整性问题主要为反射、、延迟、振铃和同步开关
    发表于 05-13 09:10

    信号在PCB走线中传输(下)

    作者:博科技SI工程师张吉权 3.3 信号的影响。 PCB板上线与线的间距很近,走线上的信号
    发表于 10-21 09:51

    PCB设计与-真实世界的(上)

    作者:博科技SI工程师陈德恒摘要:随着电子设计领域的高速发展,产品越来越小,速率越来越高,信号完整性越来越成为个硬件工程师需要考虑的问题。
    发表于 10-21 09:53

    信号在PCB走线中传输 (上)

    绕线等因素对信号的影响。关键词:传输, 有效介电常数,DDR 奇偶模式1.引言
    发表于 10-21 09:54

    信号在PCB走线中关于 , 奇偶模式的传输

    板上线与线的间距很近,走线上的信号可以通过空间耦合到其相邻的传输线上去,这个过程就叫
    发表于 01-05 11:02

    一秒读懂信号传输的影响

    了各自的见解,比如,绕线,过孔,跨分割等等。本期我们就以不同模态下的信号的影响继续
    发表于 01-10 14:13

    什么是它的形成原理是怎样的

    信号完整性中最基本的现象之,在板上走线密度很高时的影响尤其严重。我们知道,线性无缘系
    发表于 09-18 15:10 1.5w次阅读
    什么是<b class='flag-5'>串</b><b class='flag-5'>扰</b>它的形成原理是怎样的

    信号完整性系列之“

    本文主要介绍的概念,及其FEXT、NEXT等,以及的消除措施。
    的头像 发表于 10-19 17:54 6941次阅读
    <b class='flag-5'>信号</b>完整性系列之“<b class='flag-5'>串</b><b class='flag-5'>扰</b>”

    浅谈溯源,是怎么产生的

    文章——溯源。 提到,防不胜防,令人烦恼。不考虑,仿真波形似乎
    的头像 发表于 03-29 10:26 3300次阅读

    pcb上的高速信号需要仿真

    系列问题,如、反射波、时钟抖动等。为了确保高速信号传输的稳定和可靠性,需要进行仿真
    的头像 发表于 09-05 15:42 813次阅读

    PCB布线减少高频信号的措施都有哪些?

    站式PCBA智造厂家今天为大家讲讲pcb设计布线解决信号的方法有哪些?PCB设计布线解决信号
    的头像 发表于 10-19 09:51 1771次阅读

    什么是?NEXT近端定义介绍

    双绞线的就是其中个线对被相邻的线对的信号进来所干扰就是
    的头像 发表于 11-01 10:10 1189次阅读
    什么是<b class='flag-5'>串</b><b class='flag-5'>扰</b>?NEXT近端<b class='flag-5'>串</b><b class='flag-5'>扰</b>定义介绍