0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高效差分对布线指南:提高 PCB 布线速度

jf_pJlTbmA9 来源:Cadence楷登PCB及封装资源中 作者:Cadence楷登PCB及封装 2023-11-29 16:00 次阅读

本文要点

  • PCB 差分对的基础知识。

  • 差分对布线指南,实现更好的布线设计。

  • 高效利用 PCB 设计工具。

“众人拾柴火焰高” ——资源整合通常会带来更好的结果。毕竟 “三个臭皮匠,顶个诸葛亮”,在电子领域也是如此:较之单一的走线,差分对布线更受青睐。

不过,差分对布线可能没那么容易,因为它们必须遵循特定的规则,这样才能确保信号的性能。这些规则决定了一些细节,如差分对的走线宽度和间距,以及许多其他方面,如导线如何在电路板上一起布线。如果使用了大量的差分对,即使设计师已经为每个信号布设了两条单独的走线,也会对电路板其他部分的布线产生很大的影响。本文将详细介绍差分对的布线和一些需要注意的潜在问题。

1. PCB 差分对的基础知识

在开始了解差分对布线的潜在困难和解决方案之前,先回顾一下基础知识。有过 PCB layout 经验的人一定熟悉单端信号。单端信号是指在一条走线上传输信号,然后使用一个共同的参考平面作为信号的返回路径。当我们在电路板上布线时,接地平面是信号的返回路径,这就是单端信号。大多数 PCB 网络都是这样布线的。

然而,这种布线方式有一个问题:随着传输线速度提高,单端信号可能会受到一些问题的影响,包括串扰噪音和电磁干扰 (EMI)。此时,差分信号就派上了用场。

差分信号使用两个互补的信号来传输一个数据信号,但第二个信号与第一个信号的相位相反。信号接收器使用反相和同相信号之间的差异来破译信息。使用差分对布线传输信号有一些重要的好处,首先是能减少噪音和 EMI:

  • 传入的干扰将被均等地添加到反相和同相的信号中。由于接收器是对两个信号之间的差异作出反应,无论是否受到影响,影响都是最小的。与影响单端信号的干扰相比,这样的性能要好得多。

  • 差分对的电磁场大小相等,但极性相反,因此来自两条走线的干扰通常可以相互抵消。

印刷电路板上的差分对布线

与单端信号相比,差分对还有一个优势,那就是它们可以在较低的电压下工作。单条走线必须在较高的电压下工作,以确保其信噪比 (SNR) 足以抵御任何传入的噪声。差分对对噪声的抗干扰能力更强,因此需要的电压更低,这提供了一些额外的好处:

  • 所需的电压更低意味着功耗也更低。

  • 信号的电压转换将更小,有助于确保电路板的电源完整性。

  • 在较低的信号电压下可以使用较高的工作频率。

  • 电压越低,辐射的 EMI 就越少。

如上所述,在电路板上使用差分信号有诸多好处,但也要付出一些代价。

2. PCB layout 中与差分对相关的问题

如上文所述,使用差分对布线有诸多好处,但也有一些缺点。第一个也是最明显的问题是,必须为每个信号布设两条走线。这不仅使电路板上的布线量增加了一倍,而且由于差分对有额外的规则,还会占用更多的空间。我们来看看设计师在进行差分对布线时不得不面对的一些难题。

差分对中两条走线的长度必须相等

差分对的一大优势是,通过两个极性相反的均等信号来代表信号,可以消除噪声和 EMI。但如果线路的长度不相等,这种平衡就会遭到破坏,并可能反过来产生共模噪声和严重的 EMI 问题。如果线路的长度不一致,信号的上升和下降时间越长,问题就会越严重。

差分对走线的宽度和间距必须始终保持一致

走线靠得越近,差分对之间的耦合性就越好。然而,当走线的间距发生变化时,差分阻抗也会发生变化,从而导致阻抗不匹配以及额外的潜在噪声和 EMI。

为了避免这种情况,差分对必须一起布线,并且宽度要相同,当在电路板上的障碍物(如过孔或较小的器件)周围进行布线时,这可能是个难题。

2.png

示例:不在障碍物周围进行差分对布线

为了让差分对布线发挥最佳性能,要遵循一些基本规则,接下来将一一讨论。

3. 差分对布线指南

为了在电路板上获得最佳的信号性能和完整性,以下是 PCB 设计师需要注意的一些差分对布线规则:

差分对需要一起布线

对于布线团队来说,差分对的两条走线需要清楚地标记为差分对,以便在信号的整个长度上一起布线。

  • 如果可能的话,尽量避免使用过孔。如果必须要使用,应该对称摆放一对过孔。尽量使过孔靠得很近,它们相对于布线焊盘的位置应该是均等的。

  • 最好使用内层布线,以尽量减少串扰,但这意味着使用过孔过渡到各层。

  • 确保差分对与其他走线彼此分离。通常,间隔距离应为正常走线宽度间距的三倍。

  • 如果可能的话,考虑在相邻的信号层上进行侧面差分对布线。这将带来更高的布线密度和更好的串扰控制。

两条走线之间的布线保持对称

成功的差分对布线应该使两条线路之间形成镜像。要做到这一点,在布线时要考虑:

  • 规划布线方式,避免障碍物,如过孔或无源器件,以保持差分对的对称性(如上图所示)。

  • 规划焊盘入口和出口的布线,使走线之间尽可能形成镜像。

  • 在走线的整个长度上使用相同的走线宽度。

  • 差分对走线之间的间距保持一致。

差分对走线的长度保持一致

如前所述,差分对走线的长度必须是相同的。为此,可以在较短的那条线路上添加蛇形走线,使两者长度相等。虽然这将稍微改变线路的对称性,但长度相等更加重要。如果长度不均等是由于焊盘位置不对称,可试着在线路的这个区域添加蛇形走线。

虽然在进行差分对布线时需要关注很多问题,但 PCB 设计 CAD 工具通常有很多功能,可以帮助我们配置差分对布线的方式。

3.png

Cadence Allegro PCB Designer 约束管理器中的差分对布线规则

使用PCB CAD 工具进行差分对布线

曾几何时,PCB layout 设计师只能手动进行差分对布线。他们需要花费大量精力来确保线路保持对称,而在布线之后再修改走线堪称一场噩梦。现在,Cadence Allegro PCB Designer这样的工具提供了自动的差分对布线功能,在布线时可以轻松确保差分对之间保持适当的宽度和间距。此外,还可以添加规则和约束,以管理差分对的各个方面。

在上图中可以看到,Cadence 的 PCB layout 工具中使用 Constraint Manager 来管理包括差分对在内的不同设计规则。其中包括走线的宽度和间距,允许走线蜿蜒的长度,以及布线图,包括焊盘的入口和出口。借助这一工具,我们可以为差分对输入所有相关的规则,确保它们符合具体的电路需求。

文章来源:Cadence楷登PCB及封装资源中心

  • 审核编辑 黄宇
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • PCB布线
    +关注

    关注

    20

    文章

    463

    浏览量

    42059
收藏 人收藏

    评论

    相关推荐

    为何分对布线要靠近且平行?

    为何分对布线要靠近且平行?
    发表于 09-06 08:42

    不能布线

    新人,第一次用allegro,在pcb editor里布线,设置了分对规则,返回布线的时候,选中
    发表于 04-15 17:38

    cadence pcb布线时,分对布线经常不能如愿

    现在学习cadence,PCB布线时,感觉命令不听使唤,总是绕的乱不七八糟,但是取消分对采单个模式又担心达不到效果,求有经验的前辈说说看
    发表于 12-28 22:38

    AD中如何批量修改已经布线分对的线宽和间距?

    请问,pcb中已经布完分对后,发现有部分分对需要调整线宽和线间距,现在只知道修改RULES,然后重新走一遍
    发表于 08-03 14:50

    高速PCB布线分对走线

    的EMI,如果不对分信号进行恰当的平衡或滤波,或者存在任何共模信号,就可能会产生EMI问题;其次是和单端信号相比,传输分信号需要双倍的信号线。  如图2所示为分对走线在
    发表于 11-27 10:56

    高速PCB布线实践指南

    高速PCB布线实践指南,只是理论知识,不是实际软件操作
    发表于 12-11 16:59 0次下载

    高速PCB布线实践指南

    高速PCB布线实践指南,好东西,喜欢的朋友可以下载来学习。
    发表于 01-18 15:41 0次下载

    怎样可以高效的自动pcb布线

    怎样可以高效的自动pcb布线
    发表于 08-23 11:14 2647次阅读

    PCB布线设计应该如何提高

    PCB 布线设计中,对于布通率的的提高有一套完整的方法,在此,我们为大家提供提高 PCB 设计布通率以及设计效率的有效技巧,不仅能为客户节省
    发表于 12-21 14:49 11次下载

    PCB设计:约束驱动型设计使分对布线变得更简单资料下载

    电子发烧友网为你提供PCB设计:约束驱动型设计使分对布线变得更简单资料下载的电子资料下载,更有其他相关的电路图、源代码、课件教程、中文资料、英文资料、参考设计、用户
    发表于 04-28 08:46 11次下载
    <b class='flag-5'>PCB</b>设计:约束驱动型设计使<b class='flag-5'>差</b><b class='flag-5'>分对</b><b class='flag-5'>布线</b>变得更简单资料下载

    PCB高速布线路图实践

    高速布线最佳实践:对称地布置分对,并保持信号平行。不包括差分器之间的任何组件或通孔。对称地放置耦合电容器
    发表于 10-25 10:36 568次阅读

    详细介绍PCB分对布线和一些需要注意的潜在问题

    不过,分对布线可能没那么容易,因为它们必须遵循特定的规则,这样才能确保信号的性能。这些规则决定了一些细节,如分对的走线宽度和间距,以及许
    发表于 12-30 14:09 5776次阅读

    技术资讯 I 高效分对布线指南提高 PCB 布线速度

    本文要点PCB分对的基础知识。分对布线指南,实现
    的头像 发表于 12-05 11:06 1563次阅读
    技术资讯 I <b class='flag-5'>高效</b><b class='flag-5'>差</b><b class='flag-5'>分对</b><b class='flag-5'>布线</b><b class='flag-5'>指南</b>:<b class='flag-5'>提高</b> <b class='flag-5'>PCB</b> <b class='flag-5'>布线速度</b>

    PCB设计布线要求及操作技巧

    一站式PCBA智造厂家今天为大家讲讲PCB设计布线有什么要求?PCB设计布线要求及操作技
    的头像 发表于 07-07 09:25 5600次阅读
    <b class='flag-5'>PCB</b>设计<b class='flag-5'>差</b>分<b class='flag-5'>布线</b>要求及操作技巧

    为何分对布线要靠近且平行?

    为何分对布线要靠近且平行? 分对是一种电路设计中常见的布线方式,它的作用是减小信号传输的干
    的头像 发表于 11-24 14:38 751次阅读