上一期我们介绍了 【Hi3566V100 I2C 硬件设计要点】,本期将继续给大家推出海思硬件设计系列:Hi3566V100 SDIO 硬件设计要点。
一、前言
Hi3566V100 是一颗面向车载行车记录仪、驾驶员状态监控等领域推出的高性能、低功耗的 Camera SoC。Hi3566V100 内核为 Cortex A7 MP2 @792MHz,支持双路 1080p@30fps H.265/H.264 编码。
二、Hi3566V100 SDIO 原理设计思路
Hi3566V100 有 2 个SDIO3.0 接口,其中 SDIO0 支持 SDIO3.0、SDXC 存储卡;
SDIO1 只支持对接 Wi-Fi,接口支持 1.8V 和 3.3V 电平;
SDIO0_CARD_DETECT 和 SDIO0_CARD_POWER_EN 只支持 3.3V 电平;
SDIO0 数据线电压域是 SDIO0_VOUT,自动识别 1.8V/3.3V,支持 1.8V/3.3V SD 卡。
图 1 SDIO 信号设计要求
图 2 SDIO0 的 SoC 端原理图
图 3 SDIO0 的 SD 卡端原理图
图 4 SDIO1 的 SoC 端原理图
图 5 SDIO1 的 Wi-Fi 端原理图
三、PCB 设计思路
- 相邻信号走线间距保证“3W”原则。
- SDIO0/1_CDATA[0:3]、SDIO0/1_CCMD 的线长以 SDIO0/1_CCLK_OUT 的线长为基准,偏差控制在 ±500mil。
- 如果 SDIO0 需要支持 SDXC 卡,那么 SDIO0 的数据信号必须以 GND 为参考平面,并保持信号参考平面完整。
图 6 SDIO0 PCB 走线 图 7 SDIO1 PCB 走线
以上便是 Hi3566V100 SDIO 硬件设计要点的全部内容。
-
接口
+关注
关注
33文章
8486浏览量
150805 -
硬件设计
+关注
关注
18文章
394浏览量
44526 -
海思
+关注
关注
42文章
447浏览量
116097 -
SDIO
+关注
关注
2文章
72浏览量
19290
发布评论请先 登录
相关推荐
评论