0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

MOS结电容(上)MOS里的寄生电容到底是什么?

冬至子 来源:来电杂货铺 作者:躬耕苟全 2023-12-05 17:32 次阅读

当我们谈论MOSFET的寄生电容时,我们在谈论什么?

EE工程师都会面临MOSFET的选型问题,无论是功率级别应用的Power MOS还是信号级别的Signal MOSFET,他们的Datasheet中,一定会给出MOSFET的三个结电容随Vds电压变化的曲线。

之所以需要关心这些电容,是因为电容容值从某些层面反映了器件的开关特性,影响了包括开关速度、效率、振荡以及EMI在内的各种系统特性。

图片

相信很多EE第一次面对这些寄生电容时,都会觉得玄乎其玄。为什么电容不再是固定的容值,而非要随着DS的电压急剧变化?现实世界往往是非线性和复杂的,今天本着格物致知的精神,我们先从功率MOSFET器件的结构出发,让大家明白MOS里面的这些寄生电容到底是什么,以及怎样对应到实际的电路应用中来,帮助大家形成一些知识上的闭环。

1.横向沟道与垂直沟道

所谓沟道Channel,本质上就是电流在MOS本体中的流通路径。可以看到,沟道的开通与否是由栅极Gate与源极Souce之间的Vgs电压决定,因此MOSFET被认为是电压控制型器件。

如下这张示意图是 横向沟道设计 ,漏源极之间距离小且都置于硅晶圆表面,这样的结构适合集成,多用于信号级的MOS。

图片

功率MOS一般采用的 垂直沟道设计 ,源极和漏极置于晶圆的相反两端。以常见封装TO-220为例,芯片置于框架上,通常将靠近塑封料的一面称为正面,正面主要分布源极和门极,靠近铜框架的一面称为背面,背面主要分布漏极。这样从漏极连到源极的沟道的方向就是“垂直的”。

图片

2.垂直沟道MOS的半导体结构

衬底substrate、外延层epitaxial layer和本体P- Body,和高掺杂N+区构成了垂直沟道MOSFET的半导体结构。

如下a)图,是最早期投入商业应用的VMOS设计,但由于制造的稳定性问题和V形槽尖端的高电场, VMOSFET被取代。

图片

如下b)图,为DMOSFET设计(Fairchild的叫法),可以看到其栅极Gate与表面平行,又称平面型MOS,这是商业上最成功的设计,由于工艺简单,至今还有非常大的年出货量。

图片

当然,当前主流的功率MOS的门极结构如下c)图,使用U型槽设计,称为UMOSFET,或直接称为沟槽型MOS。

图片

可以看到无论哪种结构,MOS的Gate都会与N+区,P- Body区,以及外延层形成一对多的局面,这也是MOS的门极相关电容的主要来源。

3.电容在哪儿?

当我们从应用层考虑寄生电容对电路性能影响时,对于MOS管及其结电容一般采用如下的方式进行建模。

图片

同时,厂家也会在Datasheet中给出Ciss,Coss和Crss的典型值和曲线。如果只是停留在主功率电路的设计层面,工程师只需要知道这些电容的大致范围即可。但在调试过程中,往往需要关注到更细节的瞬态波形,对电容特性的理解就显得至关重要了。

图片

上图为一个MOSFET元胞的纵向截面,只展示左边这一半,右边的一半可以轴对称看过去。一个MOSFET产品往往由成千上万个这样的元胞横向重复并联组成,因此需要有单位面积电容的概念。

Cgs,是栅极对源极的电容。在芯片尺度,这个电容由三部分组成:栅极对源极金属的电容Co,栅极对N+区的电容CN+,栅极对P- Body的电容Cp。在芯片表面,源极金属,N+区和P- Body,都是等电位的。因此栅极对源极的电容容值是以上三个电容容值之和。

其一,栅极对源极金属的电容Co可以表示成:

图片

公式中的物理量意义解释如下

图片

当器件栅极结构确定时,Ao 和to都是确定的值,Co可以认为是固定值。

其二,栅极对N+的电容CN+可以表示为:

图片

公式中的物理量意义解释如下

图片

一些专用仿真软件,对MOS进行物理层面的建模时,Cox是非常典型的一个参数,它反映了栅极氧化物的电容性质。可以认为,Cox也是固定的结构参数,CN+不随Vds电压变化。

其三,唯一随电压变化的就是栅极对P- Body的电容 Cp了。在Vds的低压段,当VDS增大时,耗尽区会扩大至p型体,耗尽区的厚度决定了电容CP的极间距,容值随之减小。但到一定程度后耗尽区的厚度不再增大,不会超过P- Body的10%,最终表现为Cp在高压段随Vds电压变化极小。

Cgd,是栅极对漏极的电容,又称米勒电容。其中,平面型MOS的单位面积的米勒电容可以由以下公式计算如下:

图片

其中,Wd为外延层中耗尽区的宽度。X为表面外延层的横向长度。当DS电压越高时,耗尽区的宽度越大(根据PN结理论,表面外延层中耗尽区的宽度Wd和Vds电压的平方根成正比),有效的米勒电容的极板面积减小,米勒电容容值减小。

图片

Cds,漏源极电容。这个电容的容值大小与P-Body和外延层的接触结构强相关(上图是非常理想的平面型接触,是为了方便大家有一个定性的理解。实际上商用MOSFET的接触结构更多的是三维的,将空间充分利用起来,例如如SuperJuction MOSFET)。这样的结构可以按如下PN结的结电容公式计算:

图片

可以看到,漏源电容也随着Vds的增加而减小,和Vds的平方根成反比,这也是大多数电力电子教科书中近似量化Vds电容非线性的一种方法。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • MOSFET
    +关注

    关注

    143

    文章

    7029

    浏览量

    212408
  • MOS管
    +关注

    关注

    108

    文章

    2355

    浏览量

    66337
  • PN结
    +关注

    关注

    8

    文章

    478

    浏览量

    48565
  • 寄生电容
    +关注

    关注

    1

    文章

    289

    浏览量

    19169
  • VDS
    VDS
    +关注

    关注

    0

    文章

    45

    浏览量

    10702
收藏 人收藏

    评论

    相关推荐

    PCB布线设计时寄生电容的计算方法

    PCB布线设计时寄生电容的计算方法 在PCB布两条靠近的走线,很容易产生寄生电容。由于这种寄生电容的存在,
    发表于 09-30 15:13 2.8w次阅读
    PCB布线设计时<b class='flag-5'>寄生电容</b>的计算方法

    PCB寄生电容的影响 PCB寄生电容计算 PCB寄生电容怎么消除

    寄生电容有一个通用的定义:寄生电容是存在于由绝缘体隔开的两个导电结构之间的虚拟电容(通常不需要的),是PCB布局中的一种效应,其中传播的信号表现得好像就是电容,但其实并不是真正的
    的头像 发表于 01-18 15:36 2597次阅读
    PCB<b class='flag-5'>寄生电容</b>的影响 PCB<b class='flag-5'>寄生电容</b>计算 PCB<b class='flag-5'>寄生电容</b>怎么消除

    mos寄生电容是什么

      寄生电容是指电感,电阻,芯片引脚等在高频情况下表现出来的电容特性。实际,一个电阻等效于一个电容,一个电感,一个电阻的串联,低频情况下表现不明显,而高频情况下,等效值会增大。在计算
    发表于 01-11 15:23

    寄生电容,寄生电容是什么意思

    寄生电容,寄生电容是什么意思 寄生的含义  寄身的含义就是本来没有在那个地方设计电容,但由于布线构之间总是有互容,互
    发表于 03-23 09:33 2810次阅读

    寄生电容产生的原因_寄生电容产生的危害

    本文首先介绍了寄生电容的概念,其次介绍了寄生电容产生的原因,最后介绍了寄生电容产生的危害。
    发表于 04-30 15:39 3w次阅读

    什么是寄生电容_寄生电容的危害

    寄生的含义就是本来没有在那个地方设计电容,但由于布线之间总是有互容,互容就好像是寄生在布线之间的一样,所以叫寄生电容,又称杂散电容
    的头像 发表于 09-17 11:56 3.1w次阅读

    mos寄生电容是什么看了就知道

    寄生电容是指电感,电阻,芯片引脚等在高频情况下表现出来的电容特性。实际,一个电阻等效于一个电容,一个电感,一个电阻的串联,低频情况下表现不明显,而高频情况下,等效值会增大。在计算中我
    的头像 发表于 10-09 12:04 3.6w次阅读

    基于寄生电容MOS等效模型

    的,今天我们就来讲解一下,对于理想的MOS器件来说,我们只考虑器件本身,而不考虑MOS寄生电容的话,那么是无需考虑驱动电流的大小的。相信大家都听过一个名词,叫寄生电容,也叫杂散
    的头像 发表于 04-07 09:27 6148次阅读
    基于<b class='flag-5'>寄生电容</b>的<b class='flag-5'>MOS</b>等效模型

    什么是寄生电容,什么是寄生电感

    本来没有在那个地方设计电容,但由于布线之间总是有互容,互容就好像是寄生在布线之间的一样,所以叫寄生电容 寄生电容: 本质还是
    的头像 发表于 07-27 14:23 1.7w次阅读
    什么是<b class='flag-5'>寄生电容</b>,什么是<b class='flag-5'>寄生</b>电感

    MOS管的开通过程

    如图,MOS管内部有寄生电容Cgs,Cgd,Cds。因为寄生电容的存在,所以给栅极电压的过程就是给电容充电的过程。
    的头像 发表于 08-25 09:47 7280次阅读

    MOSFET的寄生电容及其温度特性

    继前篇的Si晶体管的分类与特征、基本特性之后,本篇就作为功率开关被广为应用的Si-MOSFET的特性作补充说明。MOSFET的寄生电容:MOSFET在结构存在下图所示的寄生电容
    发表于 02-09 10:19 3270次阅读
    MOSFET的<b class='flag-5'>寄生电容</b>及其温度特性

    pcb连线寄生电容一般多少

    电容可能会对电路的性能和稳定性产生影响。因此,在 PCB 布线设计中,充分了解寄生电容的产生原因和处理方法是非常必要的。 什么是 PCB 连线寄生电容 维基百科对于 PCB 连线
    的头像 发表于 08-27 16:19 2480次阅读

    寄生电容MOS管快速关断的影响

    寄生电容MOS管快速关断的影响 MOS(Metal Oxide Semiconductor)管是一种晶体管,它以其高性能和可靠性而广泛应用于许多电子设备,如功率放大器和开关电源。尽管MOS
    的头像 发表于 09-17 10:46 2919次阅读

    MOS结电容(下)MOS结电容应用特性分解

    我们需要先将结电容与关断波形联系起来。三个结电容的容值是Vds电压的函数,同时,电压Vds的变化(dv/dt)又与结电容相关。
    的头像 发表于 12-05 18:04 4059次阅读
    <b class='flag-5'>MOS</b><b class='flag-5'>结电容</b>(下)<b class='flag-5'>MOS</b>的<b class='flag-5'>结电容</b>应用特性分解

    详解MOS管的寄生电感和寄生电容

    寄生电容寄生电感是指在电路中存在的非意图的电容和电感元件。 它们通常是由于电路布局、线路长度、器件之间的物理距离等因素引起的。
    的头像 发表于 02-21 09:45 2299次阅读
    详解<b class='flag-5'>MOS</b>管的<b class='flag-5'>寄生</b>电感和<b class='flag-5'>寄生电容</b>