0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Efinity Interface Designer报错案例-v0

XL FPGA技术交流 来源:易灵思FPGA技术交流 作者:易灵思FPGA技术交流 2023-12-12 09:52 次阅读

(1)ERROR:Interface Designer constraint generation was not successfull,will not proceed to efx_pnr...

17c0390c-9891-11ee-be60-92fbcf53809c.png

原因:(1)有些客户使用Win7版本,目前Efinity对Win7的支持不好。建议升级成win10。

(2)杀毒软件删除了文件,实际interface生成约束是没有问题的,客户pnr的时候就报错,需要重新安装软件。

(3)电脑存在加密系统 。造成的现象是新建工程时interface可以打开,但是生成xxx.peri.xml文件之后再次打开就会报错。

(2)Interface打不开。

现象:(1)打开interface的时候指示: Efinity Interface Designer finished. Exit code = 1 Exit status : Normal Interface design file exists, check and migrate done (2)新建工程第一次可以打开interface Designer (3)删除xxx.peri.xml之后,第一次也可以打开Interface Designer. 原因:电脑存在加密 (3) interface打不开 打开interface Designer时会报以下错误。 EfinityIPCatalogfinished.Exit code = 0Exit status:Normal

17c8b6ae-9891-11ee-be60-92fbcf53809c.jpg

编译过程可能报以下错误:

ERROR: Interface Designer constraint generation was not successful, will not processpnr..

17df81e0-9891-11ee-be60-92fbcf53809c.png

解决方案:安装VC_redist.x64.exe,注意参考软件安装指导的版本。

(4)repeated,non-bussed pin found in verilog template generation:clk_27m

17f18b9c-9891-11ee-be60-92fbcf53809c.png

说明:在GPIO处定义了一个clk_27m,在pll的输出上又定义了一个clk_27m,两个信号名冲突。

(5)ERROR: Interface Designer constraint generation was not successful, will not processpnr..

181dbfc8-9891-11ee-be60-92fbcf53809c.png

原因:1)一般是软件有360或者别的杀毒软件的相关文件删除了,需要找回文件或者重新安装软件。

2)客户使用Win7版本,目前Efinity对Win7的支持不好。建议升级成win10。

(6)cannot connect to more than 4 different clocks per region on left and right

1836f5ce-9891-11ee-be60-92fbcf53809c.png

1851c944-9891-11ee-be60-92fbcf53809c.png

原因是在pinout文件中对应的Clock Region中,不能超过4个时钟去驱动。

也就是GPIOR_PN_42,41,40三组差分对,不能由两组LVDS来驱动,因为每组LVDS时钟有lvds_fast_clk和lvds_slow_clk两个,两组就会有4个时钟在Region clock R13区域。

结论就是把LVDS差分对放在同一个Clock Region.

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • Designer
    +关注

    关注

    0

    文章

    126

    浏览量

    35995
  • Interface
    +关注

    关注

    0

    文章

    103

    浏览量

    38735
收藏 人收藏

    相关推荐

    Efinity debuger常见问题总结-v3

      (1)UUID mismatch Efinity在Debug时会出现UUID mismatch错误。很多刚开始使用的人经常遇到。下面我们做一个总结。欢迎遇到案例时共同分享。         一般
    的头像 发表于 01-16 10:33 1146次阅读
    <b class='flag-5'>Efinity</b> debuger常见问题总结-<b class='flag-5'>v</b>3

    Efinity入门使用-v2

    存放interface designer中的参数设置。Stp1:File --> Create ProjectStp2:在Project Editor中选择路径并输入工程名Stp3:选择器件(家族
    的头像 发表于 11-06 15:56 537次阅读

    Efinity入门使用-v3

    debug_top.v,把该文件添加到工程并例化。效果如下。step6.添加JTAG。打开interface Designer,右击选择JTAG User Tap,添加JTAG Block,并指定
    的头像 发表于 11-06 15:56 262次阅读

    Efinity入门使用-v4

    生成一个debug_top.v,把该文件添加到工程并例化。效果如下。step6.添加JTAG。打开interface Designer,右击选择JTAG User Tap,添加JTAG Block,并
    的头像 发表于 11-06 15:56 541次阅读

    Efinity RISC-V IDE入门使用-4

    Pin NameClkInvertedNo二、RISCV 工程自从新版本的Efinity RISC-V IDE发布之后,这直没有时间操作一下,它为RISC-V ' C '和' c++ '软件开发提供了一个完整、无缝的环境;今天终
    的头像 发表于 11-01 11:06 590次阅读

    Efinity软件安装-v5

    的问题。(5)Efinity单独安装programmer报错报错如下:Error: could not find USB backend,cannot perfom any USB operations
    的头像 发表于 11-01 11:06 537次阅读

    Efinity FIFO IP仿真问题 -v1

    Efinity目前不支持联合仿真,只能通过调用源文件仿真。 我们生成一个fifo IP命名为fifo_sim 在Deliverables中保留Testbench的选项。 在IP的生成目录下会有以下
    的头像 发表于 10-21 11:41 1225次阅读
    <b class='flag-5'>Efinity</b> FIFO IP仿真问题 -<b class='flag-5'>v</b>1

    TINA仿真OPA846的频率响应时,大信号(V0=2VPP),小信号(V0=0.2VPP)响应一样,是怎么回事呢?

    TINA仿真OPA846的频率响应时,大信号(V0=2VPP),小信号(V0=0.2VPP)响应一样,是怎么回事呢,没设置对吗?
    发表于 08-19 07:38

    Efinity编译生成文件使用指导-v1

    接上篇: (6)查看Unassigned Core Pins。 在placement下面的palce.rpt文件中搜索 Unassigned C ore Pins就可以看到。它说明这些管脚没有用于内部连接。 大家可以点击这个链接查看上文 Efinity编译生成文件使用指导
    的头像 发表于 08-13 14:22 893次阅读
    <b class='flag-5'>Efinity</b>编译生成文件使用指导-<b class='flag-5'>v</b>1

    LMV331如何让前级电路不输出V0波形的时候保证比较器输出低电平?

    我在比较器LMV331的正输入端输入一个运算放大器输出的放大信号V1(将V0放大50倍所得信号),反向输入端输入原始信号正弦波V0(前级电路输出的正弦波VPP大约10mV),这个时候正常情况下比较
    发表于 08-01 06:56

    Efinity debuger常见问题总结-v2

    Efinity在Debug时会出现UUID mismatch错误。很多刚开始使用的人经常遇到。下面我们做一个总结。欢迎遇到案例时共同分享。
    的头像 发表于 07-11 11:39 2369次阅读
    <b class='flag-5'>Efinity</b> debuger常见问题总结-<b class='flag-5'>v</b>2

    Efinity RISC-V IDE入门使用-3

    自从新版本的Efinity RISC-V IDE发布之后,这直没有时间操作一下,它为RISC-V ' C '和' c++ '软件开发提供了一个完整、无缝的环境;今天终于安装了,但安装自不必多说,一路
    的头像 发表于 07-09 08:46 1427次阅读
    <b class='flag-5'>Efinity</b> RISC-<b class='flag-5'>V</b> IDE入门使用-3

    Efinity Interface Designer报错案例-v2

      (1)ERROR:Interface Designer constraint generation was not successfull,will not proceed
    的头像 发表于 04-07 08:41 1491次阅读
    <b class='flag-5'>Efinity</b> <b class='flag-5'>Interface</b> <b class='flag-5'>Designer</b><b class='flag-5'>报错案</b>例-<b class='flag-5'>v</b>2

    Altium Designer电气规则设置后无报错原因解析

    可是很多时候我们明明是在规则编辑器里面设置了规则的,为什么在我们规则之外的时候它竟然不报错呢?是哪里设置不对吗?
    发表于 03-28 09:35 2347次阅读
    Altium <b class='flag-5'>Designer</b>电气规则设置后无<b class='flag-5'>报错</b>原因解析

    Flash Interface中AXI Interface和TCM Interface具体有啥区别?

    M7内核的MCU目前只用过H743和H7B0,在配置Cortex Interface时没有这个选项,这两天开始用F767ZGT6,在用CubeMX配置工程时发现F7在这里多了不少项,想问问各位Flash Interface 中A
    发表于 03-20 07:07