0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

睿思芯科携手开源社区共筑未来RISC-V生态

睿思芯科 来源:睿思芯科 2023-12-29 10:10 次阅读

近年来,RISC-V已成全球瞩目的新型架构,随着RISC-V企业与开源社区紧密合作,其影响力正不断拓展——从 IoT设备、车辆到服务器等高性能领域,这个精简、开源的指令集架构正被开发出更多计算潜力,也进一步促进这些开源社区的发展。

2023年12月消息,中国知名RISC-V企业睿思芯科陆续宣布了与海内外数个开源社区和组织的紧密合作,包括openKylin、openEuler、deepin(深度)、UEFI Forum等。

“作为一家专注于RISC-V芯片开发的公司,我们一直致力于为用户提供高算力、低功耗和高安全性的芯片产品。”睿思芯科创始人、CEO谭章熹博士表示,“通过与开源社区的紧密合作,我们期望能够持续加强RISC-V与开源操作系统的适配,推动计算体系的技术创新,促进数据中心应用生态的进一步发展。”

海内外开源社区拥抱RISC-V

从创立之初,RISC-V就由于开源特性而走出独特的发展之路。其灵活、模块化等特性也与汽车、移动设备和可穿戴设备等层出不穷的创新需求不谋而合。

面世十余年,RISC-V发展迅速,已与X86、Arm 等传统架构形成三足鼎立之势。据BCC研究预测,RISC-V 技术市场将以33.1%的复合年增长率增长,预计到2027年底市场规模将达到27亿美元。

正因此,RISC-V与同样开源、有着丰富应用场景的Linux系列操作系统很可能将碰撞出新的火花。

服务器领域,以Linux为基础的操作系统占据了大部分市场份额。在桌面领域,虽然Windows OS占据主流,但Linux延伸开发的成熟桌面系统如Ubuntu、Fedora等,也受到广泛欢迎。

近年来,不管是专注于桌面系统,还是服务器操作系统的海外开源社区,都在与RISC-V紧密合作,推进生态适配。目前,已支持RISC-V的Linux开发版包括Debian、Fedora、openSUSE等,也有Ubuntu等商业发行版。

而在国内,各大开源社区也同样注重RISC-V的支持与融合。近日,睿思芯科与国内的openKylin、openEuler和deepin(深度)社区也相继签署了CLA(贡献者许可协议),正式以贡献者身份加入以上社区,实力获开源生态的认可,开始推动RISC-V技术与操作系统的生态适配。

其中,deepin(深度)是以桌面操作系统为主的开源社区,于2008年发起,已经持续运营15年,全球下载超过8000万;openEuler是一个开源、免费的Linux 发行版平台,专注服务器操作系统,通过开放的社区形式与全球的开发者共同构建开放多元、架构包容的软件生态体系,成立于2019年;openKylin(开放麒麟)同样是中国桌面操作系统根社区,开发者平台于2022年5月首次上线。

82896a8a-a5e6-11ee-8b88-92fbcf53809c.png

“站在操作系统厂商的角度来看,对于和睿思芯科及RISC-V的产品及生态发展,我们关注以下三个方向:首先是基于开源社区进行第一阶段的产品适配,同时放眼全球生态,坚持开放思维,寻找差异化发展之路。” 统信软件生态中心硬件生态部总经理苏毓航表示,统信软件正是UOS(deepin的商业发型版)的开发者,“其次是专注实现应用场景的落地,尤其是在AIoT、专用芯片、数据中心、边缘计算市场的应用;最后是共同培育人才和开发者生态,精简指令集的工具链及操作系统软件生态建设仍需要高水平的人才。”

引领RISC-V生态发展,技术实力受认可

正如上文提到,从产品适配、应用场景探索、生态发展等多个角度,睿思芯科已做好与各大Linux开源社区共创、推动RISC-V软硬件生态繁荣发展的准备,而其强大的技术实力与清晰的产品战略,正是支撑这一愿景的重要原因。

技术方面,睿思芯科拥有国内经验最丰富的RISC-V开发团队之一,团队成员多数拥有世界知名高校硕博背景和顶级半导体企业多年专业经验。

值得一提的是,创始人兼CEO谭章熹博士曾是加州大学伯克利分校RISC-V原创项目组成员,师从图灵奖得主、RISC-V创始人David Patterson教授,并全程参与了RISC-V指令集标准的研发验证以及推广工作,在闪存和硬件加速器领域拥有数十项专利,也是一款开源SPARC CPURAMP Gold)的发明人。

基于此历史渊源及深厚技术积淀,睿思芯科成为了中国最早开发RISC-V指令集处理器产品的公司之一,在RISC-V芯片设计上,睿思芯科也创新性地将超标量单元与向量单元结合,凭借独特的软硬件一体化设计能力,打造高算力RISC-V处理器。成立至今,睿思芯科已发布数个CPU及DSP产品,展现了其在RISC-V领域的技术领先性,以及优秀的产品落地能力。

去年底,睿思芯科发布了应用于数据中心的P系列处理器产品。该系列采用乱序多发射架构,支持向量扩展指令集,标量及向量计算能力优秀,可配置向量宽度大大超过行业平均水平,并做到与RVV 1.0标准完全兼容。与行业竞品相比,P系列处理器提供了独树一帜的向量计算能力,并可提供出色的能量效率与面积效率。目前,P系列产品已与包括大众汽车在内的多家国际知名客户达成合作,完成了芯片集成与流片验证,并与全球通信巨头企业一起,实现了在数据中心等应用领域的产品落地。

目前,睿思芯科拥有数十项RISC-V领域的发明专利,已在软硬件方面进行了完善布局。随着睿思芯科持续推进与各个操作系统的适配,其领先的RISC-V高算力处理器相关技术有望应用于更多场景。

融入开源社区,助推生态系统蓬勃发展

开源精神深深根植于RISC-V的发展理念中,睿思芯科也在技术开发、产品成型的过程中对这一开源生态持续做出贡献。

以软件生态为例,睿思芯科研发并开源了世界上首个支持自动向量化和RVV1.0标准的GCC编译器,其代码已经正式合入官方GCC upstream代码库,获得开源业界的广泛认可。

同时,睿思芯科的工具链团队率先开发出了全球第一款基于VSCode的RISC-V集成开发环境(IDE)——RiVAI Studio。该IDE支持多种Simulator/Emulator的多核调试,支持Vector Core和Scalar Core的应用程序开发,支持Gprof/Profile/SystemView等性能分析。

随着睿思芯科与海内外各大开源社区的合作深化,RISC-V与各操作系统的适配也将不断成熟。

据悉,加入社区后,睿思芯科将以此为契机,完成RiVAI服务器级CPU与主流操作系统的适配和优化,协助社区软件源构建相关镜像版本,逐步完成对开源软件包的支持,并结合RISC-V架构的发展和实际硬件进行适配,持续优化基础软件三件套——编译器TAC、编译环境CDK、部署工具集HHB等,不断提升RISC-V开发环境及工具栈效率。

另一方面,睿思芯科也将致力于提高操作系统在RISC-V芯片上的性能和安全性,在安全启动、数据存储等应用场景中提供高匹配度的优化,以实现性能的突破,并协同社区技术团队,共同探索和开发新的功能和应用,提供高算力、高可靠的服务器解决方案,为企业级用户提供更好的服务和支持,满足其对数据处理和存储的需求。

未来,睿思芯科将积极参与社区事务,持续与各开源社区、操作系统、软件站等展开紧密和深度合作,推动各大操作系统与RISC-V架构的融合发展,同时也期待更多生态合作伙伴加入新兴计算体系的技术突破与产业共建中,协同推进RISC-V软硬件生态不断繁荣壮大,为开源生态土壤贡献支持,也为用户带来更多的创新和价值。







审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • Cla
    Cla
    +关注

    关注

    0

    文章

    14

    浏览量

    10477
  • IOT
    IOT
    +关注

    关注

    186

    文章

    4188

    浏览量

    196384
  • RISC-V
    +关注

    关注

    44

    文章

    2237

    浏览量

    46074
  • 睿思芯科
    +关注

    关注

    0

    文章

    10

    浏览量

    2152

原文标题:睿思芯科携手开源社区,共筑未来RISC-V生态

文章出处:【微信号:gh_7562353870db,微信公众号:睿思芯科】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    RISC-V能否复制Linux 的成功?》

    以及支持社区生态系统的重要性,还探讨了开源硬件对商业芯片制造商的意义。 质量及生态系统是关键 OpenHW集团总裁兼首席执行官Rick O\'Connor认为
    发表于 11-26 20:20

    RISC-V国际人才培养认证中心蒋学刚主任受邀参加RISC-V生态发展论坛

    —邀请函—首届湾区半导体产业生态博览会RISC-V生态发展论坛ECOSYSTEMWANTSTOBEFREE未来共创
    的头像 发表于 10-16 08:09 342次阅读
    <b class='flag-5'>RISC-V</b>国际人才培养认证中心蒋学刚主任受邀参加<b class='flag-5'>RISC-V</b><b class='flag-5'>生态</b>发展论坛

    加入甲辰计划,共推RISC-V生态

    近日,国内领先的数字EDA解决方案提供商(S2C)宣布了一项重要战略举措——正式加入甲辰计划(RISC-V Prosperity 2036),标志着其在推动RISC-V
    的头像 发表于 09-10 16:38 401次阅读

    加入全球 RISC-V Advocate 行列, RISC-V未来

    ,贡献内容,在社交媒体上推广RISC-V。加入我们,共同发展RISC-V社区,传播RISC-V的消息!成为RISC-VAdvocate的好处
    的头像 发表于 09-10 08:08 333次阅读
    加入全球 <b class='flag-5'>RISC-V</b> Advocate 行列,<b class='flag-5'>共</b><b class='flag-5'>筑</b> <b class='flag-5'>RISC-V</b> 的<b class='flag-5'>未来</b> !

    2024 RISC-V 中国峰会:华秋电子助力RISC-V生态

    技术未来发展方向的宝贵机会。 华秋电子<电子发烧友>作为RISC-V中国峰会的核心媒体社区合作伙伴,深度参与此次峰会。通过其广泛的影响力,积极推广前沿的RISC-V创新
    发表于 08-26 16:46

    risc-v的发展历史

    RISC-V架构在学术圈和开源社区中获得了更广泛的关注和应用。 四、广泛应用与生态系统建设 工业界应用:随着RISC-V架构的不断发展,越
    发表于 07-29 17:20

    【议题征集】国际开源RISC-V人才暨开源技术与生态之旅

    【议题征集】国际开源RISC-V人才暨开源技术与生态之旅
    的头像 发表于 07-02 08:36 248次阅读
    【议题征集】国际<b class='flag-5'>开源</b>及<b class='flag-5'>RISC-V</b>人才暨<b class='flag-5'>开源</b>技术与<b class='flag-5'>生态</b>之旅

    RISC-V有哪些优点和缺点

    RISC-V作为一种开源的指令集架构(ISA),具有一系列显著的优点和潜在的缺点。以下是RISC-V的主要优点和缺点概述: 优点: 开源与开放性:R
    发表于 04-28 09:03

    RISC-V有哪些优缺点?是坚持ARM方向还是投入risc-V的怀抱?

    RISC-V作为一种开源的指令集架构(ISA),具有一系列显著的优点和潜在的缺点。以下是RISC-V的主要优点和缺点概述: 优点 : 开源与开放性 :
    发表于 04-28 08:51

    元智入选“玄铁优选伙”,RISC-V生态新篇章

    近日,备受瞩目的第二届玄铁RISC-V生态大会在深圳盛大召开。本次大会以“开放·连接”为主题,吸引了全球范围内的行业专家、技术领袖、企业决策者和RISC-V社区开发者齐聚一堂,共同探讨
    的头像 发表于 03-18 09:39 1152次阅读

    亮相第二届玄铁RISC-V生态大会

    领先的数字EDA供应商应邀参与此次盛会,并在会场设立展台,向参会者展示了其针对RISC-V开发的全面数字前端解决方案,为芯片设计领域注入了新的活力。
    的头像 发表于 03-16 10:11 1521次阅读

    Imagination加入“无剑联盟” 携手玄铁RISC-V繁荣生态

    3月14日,由达摩院举办的第二届玄铁RISC-V生态大会在深圳举行。Imagination受邀出席大会,现场宣布加入由达摩院发起成立的“无剑联盟”,致力于与各成员伙伴RISC-V
    的头像 发表于 03-16 08:26 375次阅读
    Imagination加入“无剑联盟” <b class='flag-5'>携手</b>玄铁<b class='flag-5'>共</b>拓<b class='flag-5'>RISC-V</b>繁荣<b class='flag-5'>生态</b>

    助力RISC-V高效开发!亮相玄铁RISC-V生态大会

    2024年3月14日,由达摩院主办的第二届玄铁RISC-V生态大会在深圳圆满举行。大会以“开放·连接”为主题,聚焦了RISC-V技术在各行业中的商业化成功案例及其最新研发成果。
    的头像 发表于 03-15 08:22 353次阅读
    助力<b class='flag-5'>RISC-V</b>高效开发!<b class='flag-5'>思</b>尔<b class='flag-5'>芯</b>亮相玄铁<b class='flag-5'>RISC-V</b><b class='flag-5'>生态</b>大会

    亮相玄铁RISC-V生态大会 EDA助力RISC-V高效开发

    2024年3月14日,由达摩院主办的第二届玄铁RISC-V生态大会在深圳圆满举行。大会以“开放·连接”为主题,聚焦了RISC-V技术在各行业中的商业化成功案例及其最新研发成果。
    的头像 发表于 03-14 19:02 2316次阅读
    <b class='flag-5'>思</b>尔<b class='flag-5'>芯</b>亮相玄铁<b class='flag-5'>RISC-V</b><b class='flag-5'>生态</b>大会 <b class='flag-5'>思</b>尔<b class='flag-5'>芯</b>EDA助力<b class='flag-5'>RISC-V</b>高效开发

    芯片设计公司加入deepin开源社区 共同推进RISC-V生态繁荣

    近日,与deepin(深度)社区签署了CLA(Contributor License Agreement,贡献者许可协议),正式宣布
    的头像 发表于 12-05 09:30 1034次阅读
    芯片设计公司<b class='flag-5'>睿</b><b class='flag-5'>思</b><b class='flag-5'>芯</b><b class='flag-5'>科</b>加入deepin<b class='flag-5'>开源</b><b class='flag-5'>社区</b> 共同推进<b class='flag-5'>RISC-V</b><b class='flag-5'>生态</b>繁荣