0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

为什么多片DDR菊花链拓扑连接时末端需要接很多的电阻

工程师邓生 来源:未知 作者:刘芹 2023-12-29 13:54 次阅读

为什么多片DDR菊花链拓扑连接时末端需要接很多的电阻

多片DDR菊花链拓扑连接时末端需要接很多电阻的原因是因为信号时序和信号完整性的要求。

DDR是一种高速并行总线技术,它在传输数据时采用了上升沿和下降沿均能传输数据的方式,从而有效提高了数据传输速率。而多片DDR菊花链拓扑连接是一种常见的连接方式,被广泛应用在电子设备中,如计算机内存模块、显卡等。

在多片DDR菊花链拓扑连接中,数据通过芯片之间的时钟和数据线传输,菊花链连接方式使得所有芯片可以通过一个控制线共享同一个时钟信号。这样可以减少时钟网络延迟和功耗,并且简化了系统设计。然而,由于芯片之间的电阻、电容和互感等参数的存在,菊花链连接方式也导致了一些信号完整性的问题。

首先,当信号在菊花链中传输时,由于电阻的存在,信号会受到衰减和延迟。为了保证信号的完整性,我们需要通过增加终端电阻来补偿这种衰减和延迟。终端电阻可以改善信号的上升和下降沿,并且降低反射和串扰的可能性。通过正确选择终端电阻的阻值,可以使信号在菊花链中传输更加准确和稳定。

其次,菊花链连接方式还存在信号的回返问题。当信号到达菊花链的末端时,由于信号传输线存在一定长度,信号会发生反射并返回到源端。这种反射导致信号波形的损坏和时序失真。为了减小反射和回返的影响,我们需要通过增加终端电阻来阻止信号的反射。终端电阻的阻值可以根据传输线的特性阻尼信号的回返,从而减小信号的损耗和失真。

此外,多片DDR菊花链拓扑连接中还存在串扰问题。由于时钟和数据线在物理上的紧密排列,它们之间会发生相互影响。特别地,信号线之间的串扰可能导致数据的错误读取和写入。通过增加终端电阻,可以降低信号线之间的串扰,提高信号的完整性和可靠性。

综上所述,多片DDR菊花链拓扑连接时末端需要接很多电阻的原因是为了保证信号在菊花链中的传输质量和稳定性。通过增加终端电阻,可以补偿信号在传输线中的衰减和延迟、减小信号的反射和回返、降低信号线之间的串扰。这些措施可以提高信号的时序和完整性,从而达到更高的数据传输速率和可靠性。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • DDR
    DDR
    +关注

    关注

    11

    文章

    704

    浏览量

    65156
  • 信号完整性
    +关注

    关注

    68

    文章

    1389

    浏览量

    95340
收藏 人收藏

    评论

    相关推荐

    BQ79606A-Q1菊花通信时序

    电子发烧友网站提供《BQ79606A-Q1菊花通信时序.pdf》资料免费下载
    发表于 09-26 11:41 1次下载
    BQ79606A-Q1<b class='flag-5'>菊花</b><b class='flag-5'>链</b>通信时序

    应变的灵敏系数是什么,它与电阻连接方式

    为灵敏系数或Gage Factor)是描述应变对应变变化响应程度的参数,它定义为应变电阻变化与应变的比值。 应变的灵敏系数与其电阻丝的
    的头像 发表于 09-21 10:43 944次阅读

    BQ79616-Q1菊花通信

    电子发烧友网站提供《BQ79616-Q1菊花通信.pdf》资料免费下载
    发表于 08-30 10:07 0次下载
    BQ79616-Q1<b class='flag-5'>菊花</b><b class='flag-5'>链</b>通信

    串行外设接口的菊花实现

    电子发烧友网站提供《串行外设接口的菊花实现.pdf》资料免费下载
    发表于 08-27 09:45 1次下载
    串行外设接口的<b class='flag-5'>菊花</b><b class='flag-5'>链</b>实现

    8ADS1299采样率8000Hz采用菊花读取到数字噪声问题怎么解决呢?

    才会消失。请问右腿驱动是会捆绑芯片内部的噪声吗?以及如何减小数字信号带来的噪声影响。 菊花原理图:2-8原理图一样,公用1右腿驱动 PCB布局,AVDD和DVDD都是经过TI的
    发表于 07-29 06:39

    端接电阻没选对,DDR颗粒白费?

    的角度看,传输到末端的信号感受的阻抗就是端接电阻的阻值,R与传输线特征阻抗的匹配消除了阻抗突变引起的反射。 不幸的是,目前的绝大多数DDR的地址控制信号都是一驱
    发表于 03-04 15:49

    电阻应变的类型有什么?电阻应变的使用有什么需要注意的吗?

    电阻应变的类型有什么?电阻应变的使用有什么需要注意的吗? 电阻应变
    的头像 发表于 02-04 15:18 1436次阅读

    机总线通信时应该怎么设置阻抗匹配电阻

    常见的总线通信协议,都需要在信号传输线终端设置匹配电阻,比如MODBUS是120欧的电阻,但是在机通信时,终端电阻应该怎么
    发表于 01-16 00:04

    DDR终端匹配电阻的长度多少合适?

    上次我们对不加端接电阻和加端接电阻之后的仿真结果做了分析之后我们得出在DDR采用菊花拓扑结构的
    的头像 发表于 12-28 16:55 1015次阅读
    <b class='flag-5'>DDR</b>终端匹配<b class='flag-5'>电阻</b>的长度多少合适?

    DDR拓扑结构的详细解析

    在进行DDR设计的时候,通常DDR会存在拓扑结构, 下面我们将详细介绍一下各种拓扑结构的区别
    的头像 发表于 12-26 07:45 1119次阅读
    <b class='flag-5'>DDR</b><b class='flag-5'>拓扑</b>结构的详细解析

    DDR加终端匹配电阻和不加信号质量的区别

    DDR采用菊花拓扑结构时,由于信号传输线较长通常需要DDR
    的头像 发表于 12-25 07:45 494次阅读
    <b class='flag-5'>DDR</b>加终端匹配<b class='flag-5'>电阻</b>和不加信号质量的区别

    DDR菊花拓扑连接末端电阻都是起什么作用的呢?

    大家如果做过DDR的设计可能会发现在进行DDR连线时,通常在信号的末端会放置很多
    的头像 发表于 12-18 15:58 739次阅读
    <b class='flag-5'>多</b><b class='flag-5'>片</b><b class='flag-5'>DDR</b><b class='flag-5'>菊花</b><b class='flag-5'>链</b><b class='flag-5'>拓扑</b><b class='flag-5'>连接</b>时<b class='flag-5'>末端</b>的<b class='flag-5'>电阻</b>都是起什么作用的呢?

    ad7779数据输出接口和单片机该怎样连接?采用哪种通信协议来接收数据?

    或FPGA,而不能用单片机。 问题2:AD7779的级联,数据手册给出了菊花模式,只说明了DOUTx模式,换言之必须使用数据输出接口,此时能用SPI接口接收数据吗? 核心问题:我
    发表于 12-07 07:42

    数字电位器AD5271菊花方式下如何读操作?

    想问下在菊花操作(两个电位器芯片)中,可以正常写指令,但是读指令的话,SDO返回的数据都是第一个芯片的数据值,菊花方式下如何读操作? 请大神指点,谢谢。
    发表于 12-06 07:27

    AD5412菊花配置4,4-20mA,配置范围受温度影响怎么解决?

    AD5412菊花配置4,4-20mA配置,STM32驱动,测试现象如下 使用内部检测电阻: 1、上电等待200ms,进行菊花
    发表于 12-01 06:41