0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

广立微携手战略伙伴为RISC-V IP提升DFT可测试性设计

广立微Semitronix 来源:广立微Semitronix 2024-01-19 15:58 次阅读

近日,杭州广立微电子股份有限公司(以下简称“广立微”)携手芯来智融半导体科技(上海)有限公司(以下简称“芯来”)和上海亿瑞芯电子科技有限公司(以下简称“亿瑞芯”),建立在Design for Test(DFT)可测试性设计领域的战略合作关系,以扩大三方合作的深度和广度,为产业提供有竞争力的多元化设计方案。

强强联合提供更优质解决方案

此次战略合作发挥了三方各自的资源优势,基于广立微的DFTEXP 可测试性设计软件和良率诊断解决方案,强强联合芯来智融的高性能、低功耗的RISC-V处理器IP,以及亿瑞芯的DFT流程及设计解决方案,共同为客户提供更优质的芯片设计IP和解决方案。

RISC-V是基于精简指令集的CPU开放指令集架构,在信息安全、工业控制、边缘计算、自动驾驶等领域,提供了开放、简洁、模块化、可定制、可扩展的技术优势,使得整个产业获得了一条以更低成本更灵活自主方式进行产品设计的路径,所以越来越多的芯片公司以及系统公司加入其应用进程。而IP核在RISC-V芯片研发过程中,则扮演着重要的角色,不仅能提高设计研发效率,使得芯片具备更好的功能和性能。

可测试性设计(DFT)给整个测试领域开拓了一条切实可行的途径,目前国际上大中型IC设计公司基本上都采用了可测性设计的设计流程,DFT已经成为芯片设计过程中的至关重要的一环。DFT可测试性设计的重要工具和流程,已成功用于验证RISC-V IP的其中一个环节。

基于广立微和亿瑞芯共同打造的DFTEXP 平台,在芯来 NA900_Core RISC-V IP 中完成DFT的设计实现,并实现 Memory 全覆盖,Logic 部分覆盖率可达到99.87%,达标杆工具水平。未来,三方将通过优势互补, 打造长期、友好、共赢的战略合作伙伴关系, 共拓Design for Test(DFT)可测试性设计领域新蓝图。

RISC-V IP使用DFTEXP优化DFT设计方案的结果

本次使用的产品是芯来900系列处理器内核。900系列处理器包括N900(32位)、U900(32位+MMU)、NX900(64位)和UX900(64位+MMU)四个产品系列,其中U900、UX900带MMU可以运行重型操作系统,如Linux等。它非常适合对标ARM Cortex-M7、R7、R8、A35、A53、A55等内核,可应用于AIoT边缘计算、数据中心网络设备和基带通信等领域。

关于芯来

芯来是中国大陆本土专业的RISC-V处理器内核IP和解决方案公司,持续聚焦RISC-V处理器内核研发,赋能本土RISC-V产业生态。芯来科技的处理器产品具备高性能、低功耗和易于使用的特点,在性能、面积、功耗、成熟度、价格及开发平台等方面具有优势,处于中国RISC-V嵌入式处理器研发与产业化的前列。

关于亿瑞芯

亿瑞芯是一家专注于集成电路可测试性设计(DFT)技术服务与产品开发的EDA公司,拥有完善的芯片DFT自动化设计流程,隶属广立微。其主要业务包括:各类集成电路芯片测试方案的开发定制;相关EDA工具和流程的开发;自动化、智能化芯片测试系统的研发等。通过为业内头部客户提供DFT设计服务,亿瑞芯对于行业核心需求、产品变化趋势、最新技术要求等有着深刻的理解,并积累了丰富的客户资源和良好的行业口碑。

关于广立微

杭州广立微电子股份有限公司(股票代码:301095)是领先的集成电路EDA软件与晶圆级电性测试设备供应商,公司专注于芯片成品率提升和电性测试快速监控技术,是国内外多家大型集成电路制造与设计企业的重要合作伙伴。公司提供EDA软件、电路IP、WAT电性测试设备以及与芯片成品率提升技术相结合的整套解决方案,在集成电路设计到量产的整个产品周期内实现芯片性能、成品率、稳定性的提升,成功案例覆盖多个集成电路工艺节点。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 可测试性
    +关注

    关注

    0

    文章

    8

    浏览量

    7787
  • RISC-V
    +关注

    关注

    45

    文章

    2322

    浏览量

    46539
  • 广立微电子
    +关注

    关注

    0

    文章

    43

    浏览量

    1944

原文标题:共谱“芯”篇章⼁广立微携手战略伙伴为RISC-V IP提升DFT可测试性设计

文章出处:【微信号:gh_7b79775d4829,微信公众号:广立微Semitronix】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    首届RISC-V产业发展大会成功举办,赛昉携手产业伙伴共绘RISC-V新蓝图

    12月28日,由中国电子工业标准化技术协会RISC-V工作委员会(以下简称“RISC-V工作委员会”)主办的首届“RISC-V产业发展大会”在北京成功举办。作为推动RISC-V生态发展
    的头像 发表于 12-30 14:14 180次阅读
    首届<b class='flag-5'>RISC-V</b>产业发展大会成功举办,赛昉<b class='flag-5'>携手</b>产业<b class='flag-5'>伙伴</b>共绘<b class='flag-5'>RISC-V</b>新蓝图

    基于risc-v架构的芯片与linux系统兼容讨论

    的代码,以管理和控制底层硬件资源。RISC-V作为一种开源的指令集架构,Linux内核的移植提供了可能。 然而,由于RISC-V与其他处理器架构(如x86、ARM)在指令集上存在差
    发表于 11-30 17:20

    RISC-V,即将进入应用的爆发期

    ,减少等待数据传输的时间,从而提升整体计算效率。 业界人士指出,RISC-V具有模组化优势;开源架构、没有法律问题;最少指令集进行设计,因此能做到非常精简、有效率的状态;具有客制化优点,每个客户能
    发表于 10-31 16:06

    赛昉科技产品亮相RISC-V开源创新中心,双方达成战略合作

    RISC-V开源创新中心:“我们非常高兴能与赛昉科技公司建立战略合作伙伴关系。赛昉科技的技术创新,结合中心的教育资源,将为双方带来巨大的协同效应。”赛昉科技:“赛昉科技一直致力于推动技术创新
    的头像 发表于 10-11 09:46 523次阅读
    赛昉科技产品亮相<b class='flag-5'>RISC-V</b>开源创新中心,双方达成<b class='flag-5'>战略</b>合作

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,赋能RISC-V高效落地

    进一步扩展至单线,目前是32位MCU中唯一的单线调试接口。 自研内核与接口等关键模块省去了外购IP的授权和提成费,进一步客户节约了成本。少花一份钱,却能在标准RISC-V架构的基础上享受更多的特色功能
    发表于 08-30 17:37

    2024 RISC-V 中国峰会:华秋电子助力RISC-V生态!

    、生态伙伴、公开课、开发者社区、评测试用等栏目,是各生态厂商量身定制的硬件开发平台,通过线上社区+一站式供应链服务让硬件开发变得更简单。他表示,RISC-V开放平台已吸引30+厂商入
    发表于 08-26 16:46

    rIsc-v的缺的是什么?

    定制,不同的厂商或开发者可能会根据自己的需求对RISC-V进行不同的定制和优化。这可能会导致硬件生态系统中出现碎片化问题,即某些RISC-V软件无法在所有
    发表于 07-29 17:18

    浅析RISC-V领先ARM的优势

    和成本要求。 ARM虽然也具有一定的定制,但受限于其指令集架构的复杂和历史包袱,其定制化的灵活性和自由度相对较低。 生态系统的快速发展: 随着RISC-V的开源特性得到越来越多开
    发表于 06-27 08:45

    晶心科技与Arteris携手加速RISC-V SoC的采用

    与领先的晶心RISC-V处理器IP和Arteris芯片互连IP的集成和优化解决方案。Arteris,Inc.是一家领先的系统IP供应商,致力于加速片上系统(SoC)
    的头像 发表于 06-08 08:36 349次阅读
    晶心科技与Arteris<b class='flag-5'>携手</b>加速<b class='flag-5'>RISC-V</b> SoC的采用

    Arteris与晶心科技携手推进RISC-V SoC设计创新

    近日,业界领先的系统IP供应商Arteris, Inc.与RISC-V处理器IP领域的佼佼者晶心科技宣布建立战略合作伙伴关系。双方将
    的头像 发表于 05-31 11:19 686次阅读

    risc-v的mcu对RTOS兼容如何

    RISC-V的MCU对RTOS(实时操作系统)的兼容主要取决于多个因素,包括RTOS的版本、RISC-V指令集的实现、以及芯片制造商提供的支持。以下是关于RISC-V的MCU对RTO
    发表于 05-27 16:26

    RISC-V的MCU关于USB高速通信设计的难点

    自研或开源的USB PHY方案,降低IP成本并提高产品竞争力。 整体成本优化 :除了IP成本外,RISC-V MCU还需要在硬件设计、生产、测试等环节进行成本优化,确保产品具有良好的性
    发表于 05-27 16:23

    RISC-V有哪些优点和缺点

    的可用,尤其是在一些特定的应用场景中。 市场接受度:由于RISC-V是一个相对较新的指令集架构,其市场接受度可能还需要时间来提升。一些传统厂商和开发者可能更倾向于使用已经成熟的架构,而不是尝试
    发表于 04-28 09:03

    RISC-V有哪些优缺点?是坚持ARM方向还是投入risc-V的怀抱?

    RISC-V在软件和工具方面的可用,尤其是在一些特定的应用场景中。 市场接受度 :由于RISC-V是一个相对较新的指令集架构,其市场接受度可能还需要时间来提升。一些传统厂商和开发者可
    发表于 04-28 08:51

    RISC-V芯片市场占有率提升RISC-V IP厂商接连发布新品

    在汽车、工业以及IoT市场的占有率将不断提升,预计汽车市场的占有率将在2025年达到10%。   面对预见的市场趋势,RISC-V产业
    的头像 发表于 02-22 00:23 5233次阅读