0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

端接电阻没选对,DDR颗粒白费?

edadoc 来源:edadoc 作者:edadoc 2024-03-04 15:44 次阅读

高速先生成员--姜杰

端接可以解决很多反射问题,如果还有问题,有没有一种可能是端接电阻阻值没选对?

对于点到点的拓扑,末端并联电阻的阻值比较容易选择,端接电阻阻值R与传输线特征阻抗一样即可。

wKgaomXle86AK8x0AAAhzsobeDQ911.jpg

VTT为1V时,端接电阻R分别取30ohm,50ohm,70ohm的接收端电压如下图:

wKgZomXle8-AXzKrAAE40BmFzFM049.jpg

可以发现,R与传输线特征阻抗同样都是50ohm时,接收端信号基本没有反射。原因是接收器输入阻抗通常很高,从信号的角度看,传输到末端的信号感受的阻抗就是端接电阻的阻值,R与传输线特征阻抗的匹配消除了阻抗突变引起的反射。

不幸的是,目前的绝大多数DDR的地址控制信号都是一驱多的拓扑,于是,问题开始变的复杂。

明明DDR的数据信号速率更高,为啥要更关注DDR的地址控制信号?数据信号一般都是点到点的拓扑,而且大多有片上端接(ODT),走线拓扑简单加上端接加持,信号质量通常都比较有保障。而DDR的地址控制类信号的设计难度在于其拓扑的复杂性,一驱多的走线拓扑对信号质量的影响太大,即便速率相比数据信号减半。

为了让大家对端接电阻的作用感受更加明显,我们选择了一个难度较大的案例:一驱九的DDR4地址信号,速率1600Mbps。

wKgZomXle9GAHLCXAACUjkm_wP8530.jpg

由于反射更容易在近端颗粒DRAM1/DRAM2处积累,该处的信号质量更容易成为瓶颈。

方便对比,先看看不加端接的近端DRAM1信号。

wKgaomXle9GAVP98AABxgMEbNdg645.jpg

wKgZomXle9KAa6JrAAIuY3qZgM0203.jpg

和预料的一样,波形是杂乱的,眼图是闭合的。

再来看看按照原设计的39ohm端接电阻,近端颗粒信号质量有什么变化。

wKgaomXle9KAXnOUAACRAQA-2YQ600.jpg

显而易见,波形质量有了较大改善,眼睛也睁开了。但还是会有部分波形落在阈值电平(VIH:690mV;VIL:510mV)的区间内,这种情况下的时序大概率是Fail的。

下面扫描三种端接电阻阻值:25ohm,39ohm和51ohm,近端颗粒信号的波形对比如下:

wKgZomXle9OAQw1HAAByz1iYkOg246.jpg

可以发现,按照这三种阻值的从大变小,信号质量是逐渐改善的。

对眼图的睁开程度进行对比,这种趋势会看的更加明显。

wKgZomXle9SAC5BNAADVD-9M8bs764.jpg

为了能看的更清楚,将三个眼图在时间轴上展开进行对比。

wKgaomXle9WAaxb6AACMUm9okbs226.jpg

以阈值电平(VIH:690mV;VIL:510mV)作为判决标准,25ohm端接电阻的眼图可以满足要求,另外两个则不达标。

当然了,这是个多负载的拓扑,其它DDR上的信号也需要关注。通过对比,高速先生发现了一个有趣的现象,同样的阻值变化,远端颗粒DRAM9上的信号质量变化与近端颗粒正好相反。

wKgZomXle9aAOjLfAAE6tyGhO4U160.jpg

好在远端DDR由于更靠近端接电阻,信号裕量更大,因此可以“损有余而补不足”,即便选择远端波形最差的25ohm,眼图也是可以满足阈值电平要求的。

那是不是所有的一驱多DDR地址控制信号,随着端接电阻阻值变化都有相同的趋势呢?仅通过这一个案例,高速先生也无法给出一般性的结论。唯一可以肯定的是:前途是光明的,道路是曲折的,阻值是不确定的。拓扑越复杂,速率越高,就越有必要通过仿真确定最优端接电阻阻值。

问题来了

大家知道的优化DDR地址控制信号质量的方法都有哪些?

关于一博:

一博科技成立于2003年3月,深圳创业板上市公司,股票代码: 301366。专注于高速PCB设计技术服务、研发样机及批量PCBA生产服务。致力于打造一流的硬件创新平台,加快电子产品的硬件创新进程,提升产品质量。

我司在海内外设立十余个研发机构,全球研发工程师700余人。一博全资持有的PCBA总厂位于深圳,并在珠海、上海、成都、长沙、天津设立分厂,配备全新进口富士NXT3多功能贴片机、XPF多功能贴片机、AIMEX III高速贴片机、全自动锡膏印刷机、十二温区无铅(氮气)回流炉、波峰焊等高端设备,并配有在线 3D AOI、3D XRAY、3D SPI、智能首件测试仪、全自动分板机、BGA返修台、ICT、选择性三防漆等设备,专注高品质的研发快件、批量的SMT贴片、组装等服务。作为国内首批SMT快件厂商,48小时准交率超过95%。常备12万余种常用电子元器件现货在库,并提供全BOM元器件服务。

PCB设计、制板、贴片、物料一站式硬件创新平台,缩短客户研发周期,方便省心。
EDADOC, Your Best Partner.

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电阻
    +关注

    关注

    86

    文章

    5464

    浏览量

    171615
  • DRAM
    +关注

    关注

    40

    文章

    2303

    浏览量

    183286
  • DDR
    DDR
    +关注

    关注

    11

    文章

    711

    浏览量

    65218
  • 端接
    +关注

    关注

    0

    文章

    30

    浏览量

    8284
收藏 人收藏

    评论

    相关推荐

    接电阻法测等效电阻的适用条件

    接电阻法测等效电阻是一种在电路分析中常用的测量方法,它主要用于测量电路中各个元件的等效电阻值。这种方法的适用条件和步骤需要详细说明,以便更好地理解和应用。 外接电阻法测等效
    的头像 发表于 09-29 11:01 380次阅读

    放大器两输入端为何要窜接电阻和电容呢?

    想咨询下放大器两输入端为何要窜接电阻和电容呢?作为放大器应用来说,如何确定是否需要端接电阻电容?如果确定端接电阻电容的阻值或容值如何确定呢?
    发表于 08-23 07:15

    DDR4的单、双DIE兼容,不做仿真行不行?

    的同学可以看看《端接电阻选对DDR颗粒白费?》 和以往的剧情不同,对于该案例的双DIE
    发表于 08-05 17:05

    THVD4431 具有 120Ω 可切换集成端接电阻器和IEC-ESD 保护的多协议(RS-232、RS-422、RS485)收发器数据表

    电子发烧友网站提供《THVD4431 具有 120Ω 可切换集成端接电阻器和IEC-ESD 保护的多协议(RS-232、RS-422、RS485)收发器数据表.pdf》资料免费下载
    发表于 06-26 11:15 0次下载
    THVD4431 具有 120Ω 可切换集成<b class='flag-5'>端接电阻</b>器和IEC-ESD 保护的多协议(RS-232、RS-422、RS485)收发器数据表

    用两个LDO分别做数字模拟电源的隔离,LDO的输出端接电压会对其输入端有影响吗?

    用两个LDO分别做数字模拟电源的隔离,我在输入端(VBAT)不接电源,在模拟输出端接3.3V电源,结果数字输出端会有相同的电压,请问LDO的输出端接电压会对其输入端有影响吗?如果数字端电压有波动
    发表于 04-10 07:10

    端接电阻选对DDR颗粒白费

    高速先生成员--姜杰 端接可以解决很多反射问题,如果还有问题,有没有一种可能是端接电阻阻值选对? 对于点到点的拓扑,末端并联电阻的阻值比
    发表于 03-04 15:49

    伏安法测电阻中内接电流表和外接电流表有什么区别?

    伏安法测电阻中内接电流表和外接电流表有什么区别? 内接电流表和外接电流表是在伏安法测电阻中常用的
    的头像 发表于 02-05 13:46 1761次阅读

    cmos输入端接电阻后接地是低电平吗

    CMOS是一种常见的逻辑门电路,它使用CMOS技术来实现数字逻辑功能。在CMOS电路中,输入端接电阻后接地的情况下,一般情况下是低电平。 首先,让我们先了解一下CMOS电路的基本原理。CMOS(互补
    的头像 发表于 01-09 11:25 4996次阅读

    ADM2587E在没有端接电阻的情况下进行高波特率短距离通信时,会出现间歇性的RS485错误怎么解决?

    我们在当前产品设计中使用了ADM2587E。我们注意到,在没有端接电阻的情况下进行高波特率(115200)短距离(&lt;2m)通信时,会出现间歇性的RS485错误。 在生
    发表于 01-03 08:50

    DDR加终端匹配电阻和不加信号质量的区别

    DDR加终端匹配电阻和不加信号质量的区别  DDR(双倍数据传输速率)是一种常用于计算机内存的高速数据传输技术。在DDR中,终端匹配电阻和信
    的头像 发表于 12-29 13:54 1013次阅读

    DDR终端匹配电阻的长度多少合适?

    上次我们对不加端接电阻和加端接电阻之后的仿真结果做了分析之后我们得出在DDR采用菊花链拓扑结构的时候是需要加端接电阻的,这次我们看看DDR
    的头像 发表于 12-28 16:55 1043次阅读
    <b class='flag-5'>DDR</b>终端匹配<b class='flag-5'>电阻</b>的长度多少合适?

    DDR加终端匹配电阻和不加信号质量的区别

    DDR采用菊花链拓扑结构时,由于信号传输线较长通常需要在DDR末端加上终端匹配电阻端接的方式有很多,但是都是为了解决信号的反射问题,通常为了消除信号的反射可以在信号的源端或者终端进行
    的头像 发表于 12-25 07:45 509次阅读
    <b class='flag-5'>DDR</b>加终端匹配<b class='flag-5'>电阻</b>和不加信号质量的区别

    信号线上串接电阻的作用及其对整个电路的影响

    信号线上串接电阻的作用及其对整个电路的影响 在电子电路设计中,信号线上串接电阻是一种常见的电路调节元件。它能够对电路的传输特性、噪声抑制和电流变化等方面产生影响。本文将详细探讨信号线上串接电阻的作用
    的头像 发表于 12-21 13:59 2699次阅读

    多片DDR菊花链拓扑连接时末端的电阻都是起什么作用的呢?

    大家如果做过DDR的设计可能会发现在进行多片DDR连线时,通常在信号的末端会放置很多的电阻(如下图所示),那么这些电阻都是起什么作用的呢?
    的头像 发表于 12-18 15:58 772次阅读
    多片<b class='flag-5'>DDR</b>菊花链拓扑连接时末端的<b class='flag-5'>电阻</b>都是起什么作用的呢?

    AD9780是否需要在电路板上加端接电阻?

    你好, 请问DACAD9780是否需要在电路板上加端接电阻? datasheet上说明Input Differential Input Impedance 为80~120 欧姆, 是不是就不用在板子上加100欧姆电阻? 谢谢!
    发表于 12-15 08:04