0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence与Intel代工厂合作通过EMIB封装技术实现异构集成

Cadence楷登 来源:Cadence楷登 2024-03-11 11:48 次阅读

CadenceIntel 代工厂合作开发并验证了一项集成的先进封装流程。该流程能利用嵌入式多晶粒互连桥接(EMIB)技术来应对异构集成多芯粒架构不断增长的复杂性。此次合作意味着 Intel 客户将能够利用先进封装技术来加速高性能计算(HPC)、人工智能和移动设备计算的设计空间方面的进步。这一先进的 EMIB 流程将使设计团队受益,帮助他们从早期系统级规划、优化和分析无缝过渡到 DRC 实现和物理签核,并且无需转换数据格式。这是一次革命性的合作,有望显著缩短复杂多芯粒封装的设计周期。

此先进封装流程包括 Cadence AllegroX APD(用于元件摆放、信号/电源/接地布线、设计同步电气分析、DFM/DFA 和最终制造输出)、Integrity3D-IC Platform 与 Integrity System Planner(用于系统级设计聚合、规划和优化)、Sigrity与 Clarity求解器(用于 3D 电磁提取、双参数生成、早期和签核信号完整性、直流/交流电源分析以及封装模型提取)、Celsius求解器(用于早期阶段和签核阶段的热签核/应力分析)、VirtuosoStudio(用于 EMIB 桥接的信号/电源/接地布线)以及 PegasusVerification System(用于签核 DRC 和 SystemLVS)。

“越来越多的工程师开始将目光转向多芯粒架构和先进封装,因此拥有合适的设计工具和方法变得更加重要,”Cadence 定制 IC 和 PCB 事业部研发副总裁 Michael Jackson 说道,“Cadence 与 Intel 的合作通过提供经过 EMIB 认证的参考流程,有助于简化向异构集成解决方案的过渡。这一流程经过优化,可以帮助双方的共同客户轻松应对现代电子设计的复杂性,在瞬息万变的科技市场保持前沿地位。”

“要获得无缝的设计流程,在工程项目的规划和实现阶段尽早进行热、信号完整性和电源建模至关重要,”Intel 代工厂副总裁兼产品与设计生态系统总经理 Rahul Goyal 表示,“通过在前期纳入这些考虑因素,工程师可同时开展设计和签核任务,有助于避免潜在的下游延误。此外,这种积极主动的方法还能确认设计的可行性,确保设计始终符合规定的标准和准则。”

此次战略合作必将为客户赋能,帮助使用 Intel 技术的客户降低设计风险。

关于 Cadence

Cadence 是电子系统设计领域的关键领导者,拥有超过 30 年的计算软件专业积累。基于公司智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计概念成为现实。Cadence 的客户遍布全球,皆为最具创新能力的企业,他们向超大规模计算、5G 通讯、汽车、移动设备、航空、消费电子工业和医疗等最具活力的应用市场交付从芯片、电路板到完整系统的卓越电子产品。Cadence 已连续九年名列美国财富杂志评选的 100 家最适合工作的公司。如需了解更多信息,请访问公司网站 www.cadence.com。

2024 Cadence Design Systems, Inc. 版权所有。在全球范围保留所有权利。Cadence、Cadence 徽标和 www.cadence.com/go/trademarks 中列出的其他 Cadence 标志均为 Cadence Design Systems, Inc. 的商标或注册商标。所有其他标识均为其各自所有者的资产。




审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • Cadence
    +关注

    关注

    64

    文章

    913

    浏览量

    141817
  • intel
    +关注

    关注

    19

    文章

    3480

    浏览量

    185687
  • DRC
    DRC
    +关注

    关注

    2

    文章

    148

    浏览量

    36108
  • 交流电源
    +关注

    关注

    2

    文章

    375

    浏览量

    27557
  • 求解器
    +关注

    关注

    0

    文章

    77

    浏览量

    4510

原文标题:Cadence 与 Intel 代工厂合作,通过 EMIB 封装技术实现异构集成

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    英特尔代工合作伙伴为EMIB先进封装技术提供参考流程

    在摩尔定律的旅程中,先进封装技术正发挥着越来越重要的作用,通过堆叠技术的创新,可以在单个设备中集成更多的晶体管。目前的大多数芯片都采用了
    的头像 发表于 07-09 16:32 291次阅读
    英特尔<b class='flag-5'>代工</b><b class='flag-5'>合作</b>伙伴为<b class='flag-5'>EMIB</b>先进<b class='flag-5'>封装</b><b class='flag-5'>技术</b>提供参考流程

    新思科技面向英特尔代工推出可量产的多裸晶芯片设计参考流程,加速芯片创新

    英特尔代工Intel Foundry)的EMIB先进封装技术,可提升异构
    发表于 07-09 13:42 759次阅读

    新思科技针对主要代工厂提供丰富多样的UCIe IP解决方案

    Multi-Die设计之所以成为可能,除了封装技术的进步之外,用于Die-to-Die连接的通用芯粒互连技术(UCIe)标准也是一大关键。 通过混合搭配来自不同供应商,甚至基于不同
    的头像 发表于 07-03 15:16 899次阅读

    CadenceIntel Foundry的战略合作取得重大成果

    开始,Cadence 陆续宣布推出完整的嵌入式多芯片互连桥(EMIB)2.5D 高级封装流程、面向 Intel 18A 数字和定制/模拟流程的增强功能、广泛的 IP 组合以及跨各种工
    的头像 发表于 06-26 11:24 676次阅读

    概伦电子NanoSpice通过三星代工厂3/4nm工艺技术认证

    概伦电子(股票代码:688206.SH)近日宣布其新一代大容量、高性能并行SPICE仿真器NanoSpice通过三星代工厂3/4nm工艺技术认证,满足双方共同客户对高精度、大容量和高性能的高端电路仿真需求。
    的头像 发表于 06-26 09:49 580次阅读

    2024年最新全球EMS代工厂50强(TOP 50)

    在科技产业中,EMS(ElectronicManufacturingServices,电子制造服务)代工厂扮演着至关重要的角色。它们为全球各地的品牌商提供从设计到生产、组装、测试到最终出货的全方位
    的头像 发表于 04-24 16:56 7113次阅读
    2024年最新全球EMS<b class='flag-5'>代工厂</b>50强(TOP 50)

    Intel Foundry:2030成为全球第二大半导体制造代工厂

    英特尔为英特尔代工厂Intel Foundry)的首次亮相举行了名为Intel Direct Connect的开幕活动,英特尔在活动中全面讨论了其进入下一个十年的工艺技术路线图,包括
    的头像 发表于 03-15 14:55 959次阅读

    CadenceIntel代工厂携手革新封装技术,共推异构集成多芯粒架构发展

    近日,业界领先的电子设计自动化解决方案提供商Cadence宣布与Intel代工厂达成重要合作,共同开发并验证了一项集成的先进
    的头像 发表于 03-14 11:33 768次阅读

    Cadence携手Intel代工厂研发先进封装流程,助力HPC、AI及移动设备

    Cadence Allegro® X APD(用以实现元件布局、信号/电源/接地布线、设计同步电气分析、DFM/DFA及最后制造输出)、Integrity™ 3D-IC Platform 及其对应的Integrity System Planner(负责系统级设计聚合、规划
    的头像 发表于 03-13 10:05 631次阅读

    一文解析异构集成技术中的封装天线

    为适应异构集成技术的应用背景,封装天线的实现技术也应有所变化,利用
    发表于 02-29 11:11 1217次阅读
    一文解析<b class='flag-5'>异构</b><b class='flag-5'>集成</b><b class='flag-5'>技术</b>中的<b class='flag-5'>封装</b>天线

    Cadence数字和定制/模拟流程在Intel 18A工艺技术通过认证

    Cadence® 设计 IP 支持 Intel 代工厂的这一节点,并提供相应的制程设计套件(PDK),用于加速一系列应用的开发,包括低功耗消费电子、高性能计算(HPC)、人工智能和移动计算设计。
    的头像 发表于 02-27 14:21 415次阅读

    Cadence数字和定制/模拟流程通过Intel 18A工艺技术认证

    Cadence近日宣布,其数字和定制/模拟流程在Intel的18A工艺技术上成功通过认证。这一里程碑式的成就意味着Cadence的设计IP将
    的头像 发表于 02-27 14:02 566次阅读

    和硕集团拟在印度设立PC代工厂,响应政策鼓励本土制造

    当前,中国台湾大型电子代工厂并未在印度设立PC产线,主要与该国的伟创力、本地厂商如Bhagwati、Dixon进行合作。此外,宏碁为争取商业订单,甚至已在印度租赁厂房自行生产桌面电脑,但若和硕能在当地设立PC代工厂,将成为中国台
    的头像 发表于 02-26 09:40 725次阅读

    中国晶圆代工厂降低价格吸引客户

    近期,中国大陆的晶圆代工厂采取了降低流片价格的策略,旨在吸引更多客户。这一策略的实施可能导致一些客户考虑取消订单,并考虑转向中国大陆的晶圆代工厂
    的头像 发表于 01-25 16:37 2485次阅读

    异构集成时代半导体封装技术的价值

    异构集成时代半导体封装技术的价值
    的头像 发表于 11-28 16:14 444次阅读
    <b class='flag-5'>异构</b><b class='flag-5'>集成</b>时代半导体<b class='flag-5'>封装</b><b class='flag-5'>技术</b>的价值