0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Efinity Interface Designer报错案例-v2

XL FPGA技术交流 2024-04-07 08:41 次阅读

(1)ERROR:Interface Designer constraint generation was not successfull,will not proceed to efx_pnr...

1db0f07e-f21c-11ee-b759-92fbcf53809c.png

原因:(1)有些客户使用Win7版本,目前Efinity对Win7的支持不好。建议升级成win10。

(2)杀毒软件删除了文件,实际interface生成约束是没有问题的,客户pnr的时候就报错,需要重新安装软件。

(3)电脑存在加密系统 。造成的现象是新建工程时interface可以打开,但是生成xxx.peri.xml文件之后再次打开就会报错。

(2)Interface打不开。

现象:(1)打开interface的时候指示:Efinity Interface Designer finished. Exit code = 1 Exit status : NormalInterface design file exists, check and migrate done1dc1c796-f21c-11ee-b759-92fbcf53809c.png(2)新建工程第一次可以打开interface Designer(3)删除xxx.peri.xml之后,第一次也可以打开Interface Designer.原因:电脑存在加密 (3) interface打不开打开interface Designer时会报以下错误。EfinityIPCatalogfinished.Exit code = 0Exit status:Normal

1dc68326-f21c-11ee-b759-92fbcf53809c.jpg

编译过程可能报以下错误:

ERROR: Interface Designer constraint generation was not successful, will not processpnr..

1dd93264-f21c-11ee-b759-92fbcf53809c.png

解决方案:安装VC_redist.x64.exe,注意参考软件安装指导的版本。

(4)repeated,non-bussed pin found in verilog template generation:clk_27m

1dde8f84-f21c-11ee-b759-92fbcf53809c.png

说明:在GPIO处定义了一个clk_27m,在pll的输出上又定义了一个clk_27m,两个信号名冲突。

(5)ERROR: Interface Designer constraint generation was not successful, will not processpnr..

1de4942e-f21c-11ee-b759-92fbcf53809c.png

原因:1)一般是软件有360或者别的杀毒软件的相关文件删除了,需要找回文件或者重新安装软件。

2)客户使用Win7版本,目前Efinity对Win7的支持不好。建议升级成win10。

(6)cannot connect to more than 4 different clocks per region on left and right

1dfcba54-f21c-11ee-b759-92fbcf53809c.png

1e014470-f21c-11ee-b759-92fbcf53809c.png

原因是在pinout文件中对应的Clock Region中,不能超过4个时钟去驱动。

  • 也就是GPIOR_PN_42,41,40三组差分对,不能由两组LVDS来驱动,因为每组LVDS时钟有lvds_fast_clk和lvds_slow_clk两个,两组就会有4个时钟在Region clock R13区域。

  • 结论就是把LVDS差分对放在同一个Clock Region.

(7)Resource name is empty

1e1f6fd6-f21c-11ee-b759-92fbcf53809c.png

解决方案:Resource是指管脚,这里是指没有分配管脚。

(8)用新版本软件打开老版本工程时interface Desinger打不开

1e2368a2-f21c-11ee-b759-92fbcf53809c.jpg


发给客户的peri.xml,客户打不开有问题,叫他们文本打开peri看看,有些客户没有动peri文件,但是内容却改了

(9) Valid characters are alphanumeric haracters with dash and underscore only

1e27576e-f21c-11ee-b759-92fbcf53809c.png

原因:在LVDS添加Block时不能添加bus,所以在Input Pin/Bus Name中命名上不能像总线一样添加[*]

(10)interface Designer打不开定位思路。

1e47d796-f21c-11ee-b759-92fbcf53809c.png

原因:查一下下面几点:

1. 系统环境路径设置

1e4bf452-f21c-11ee-b759-92fbcf53809c.png

2. python是否在firewall 允许的程序列表里

1e6a6a36-f21c-11ee-b759-92fbcf53809c.png

3. microsoft visual c++2015有安装吗?

这个有一个安装包,在打不开的时候可以安装

4. java 8有安装吗?

(11)烧写文件无法生成Using source file "D:/customer_Prj/googol/phy_jtag_bridge/work_pnr/spi_flash_loader.lbf"Missing Interface Designer LPF constraint file, no programming file will be generated.Open Interface Designer to createa project.原因:如果在interface Desinger中没有添加接口是不会生成bit文件的。

(12)These HSIOGPlOmust be placed at least 1 pair away from Mipl lane csi_rxc in order to avoid noise coupling from GPIOto MIPILane: GPIOR_ N_09,GPIOR_P 09

这个是一告警信息,意思是说差分信号要和单端信号之间隔开一组差分对。比如上面的警告,说的是GPIOR_PN_09这个差分对和要单端信号之间隔开一组差分对,也就是GPIOR_PN_08或者GPIOR_PN_10要空着不能接信号。当然如果放一些很低速的信号也是可以的比如复位信号,上电之后一般不再翻转,或者UART这样速率比较低的信号。

(13)The recommended phase shit step for the Calibration Clock is 45 degrees, Curent: 15.0000 degrees.

在使用hyperram时,对fpll的频率是有要求的。请具体参考以下格式对PLL的VCO频率和POST-divider参数进行设置。更详细的说明可以参考hyperram的datasheet或者本公众号关于hyperram的介绍。

1e6e4084-f21c-11ee-b759-92fbcf53809c.png


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • Interface
    +关注

    关注

    0

    文章

    103

    浏览量

    38600
收藏 人收藏

    评论

    相关推荐

    Efinity入门使用-v2

    。 原文标题:Efinity入门使用-v2 文章出处:【微信公众号:易灵思FPG
    的头像 发表于 11-06 15:56 209次阅读

    Efinity入门使用-v3

    ,.peri.xml用于存放interface designer中的参数设置。Stp1:File --> Create ProjectStp2:在Project Editor中选择路径并输入工程名Stp3:选择器
    的头像 发表于 11-06 15:56 128次阅读

    Efinity入门使用-v4

    ,.peri.xml用于存放interface designer中的参数设置。Stp1:File --> Create ProjectStp2:在Project Editor中选择路径并输入工程名
    的头像 发表于 11-06 15:56 263次阅读

    Efinity软件安装-v5

    python3.8,也不需要下载。          step2:安装efinity。该步骤比较简单,一路选择Next,或者勾选同意。stpe3:安装补丁。如果所选择的版本有补丁则安装补丁,如果没有则不
    的头像 发表于 11-01 11:06 238次阅读

    如何移植STM32F429 RTT 4.10串口V2

    本人在使用串口时想要使用串口V2版本,我是按照以下流程进行移植 1.将RT-thread-settings中的uart版本设置为uartV2 2.在uart_configuration文件中将
    发表于 09-27 09:30

    浅析SDIO协议V2V3版本的区别

    SDIO(Secure Digital Input/Output)协议V2V3在多个方面存在显著的区别,这些区别主要体现在功能支持、硬件要求、安全性以及支持的协议等方面。以下是对这些区别的详细分析
    发表于 09-18 08:32

    Efinity debuger常见问题总结-v2

    Efinity在Debug时会出现UUID mismatch错误。很多刚开始使用的人经常遇到。下面我们做一个总结。欢迎遇到案例时共同分享。
    的头像 发表于 07-11 11:39 2158次阅读
    <b class='flag-5'>Efinity</b> debuger常见问题总结-<b class='flag-5'>v2</b>

    产品简介 | RZ/V2系列MPU

    产品简介 | RZ/V2系列MPU
    的头像 发表于 05-08 08:06 435次阅读
    产品简介 | RZ/<b class='flag-5'>V2</b>系列MPU

    深度解读RoCE v2的核心技术原理

    RoCE v2是一种专为实现以太网环境下低延迟、高吞吐量数据传输而设计的RDMA协议。相较于涉及多重处理层次的传统数据传输方式,RoCE v2实现了系统间的直接内存访问机制,最大限度地减少了CPU的参与和降低通信延迟。
    发表于 04-29 10:32 4733次阅读
    深度解读RoCE <b class='flag-5'>v2</b>的核心技术原理

    ST-LINK/V2无法下载HEX文件到stm32g070cb中,是不支持吗?

    用 ST-LINK/V2无法下载HEX文件到stm32g070cb中,是不支持吗? 连接上了,不过没有识别,下载会报错。 下载前可以连接上,不过没有识别,如下图: 下载过程中如下图: 下载后如下图:
    发表于 03-29 06:20

    荣耀Magic V2 RSR保时捷设计亮相MWC 2024巴塞罗那全球发布会

    近日,荣耀Magic V2 RSR 保时捷设计亮相 MWC 2024 荣耀巴塞罗那全球发布会。作为全球首款保时捷设计折叠屏手机,荣耀Magic V2 RSR保时捷设计外观时尚、轻巧,重量为234克、闭合态厚度为9.9毫米。
    的头像 发表于 02-29 10:32 1149次阅读

    大模型系列:Flash Attention V2整体运作流程

    基于1.1中的思想,我们在V2中将原本的内外循环置换了位置(示意图就不画了,基本可以对比V1示意图想象出来)。我们直接来看V2的伪代码(如果对以下伪代码符号表示或解读有疑惑的朋友,最好先看一下
    的头像 发表于 02-21 11:38 1954次阅读
    大模型系列:Flash Attention <b class='flag-5'>V2</b>整体运作流程

    TLE9879QXA40使用pack 1.6.0的DMA_UART的example,打开V2配置时报错了是什么原因?

    TLE9879QXA40使用pack 1.6.0的DMA_UART的example,打开V2配置(版本2.7.3)时报错了,很多参数不显示了,见附件,请问是什么原因,谢谢!
    发表于 01-31 07:01

    LT8228从V1到V2是BUCK模式,从V2V1是BOOST模式,请问这个模式是固定的吗?

    看LT8228的示例,从V1到V2是BUCK模式,从V2V1是BOOST模式,请问,这个模式是固定的吗? 假如我输入V1是48
    发表于 01-05 07:10

    GD-Link V2适配器用户指南

    电子发烧友网站提供《GD-Link V2适配器用户指南.pdf》资料免费下载
    发表于 01-03 17:30 2次下载
    GD-Link <b class='flag-5'>V2</b>适配器用户指南