0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技与英特尔在UCIe互操作性测试进展

路科验证 来源:路科验证 2024-04-18 14:22 次阅读

人工智能、高性能计算、超大规模数据中心等领域,对芯片性能和功能提出了越来越高的要求。传统芯片设计和制造模式已经难以满足这些需求。小芯片(Chiplet)和异构集成的 Multi-Die 系统,为解决这些难题带来了新的希望。

通过在单个封装中异构集成多个芯片,Multi-Die 系统能够提供更优异的处理能力和性能表现。一系列技术创新为Multi-Die系统的出现铺平了道路,其中的关键之一是UCIe标准。UCIe于2022年3月推出,属于Die-to-Die连接的实际标准,意在围绕经验证的芯片(或称为小芯片)建立更广泛的生态系统。

UCIe 的创立初衷是简化来自不同供应商、不同工艺技术的芯片之间的互操作性。那么,UCIe 标准能够实现吗?答案是肯定的。新思科技英特尔已经成功地使用 UCIe 标准实现了不同工艺、不同厂商IP之间的互操作。

新思科技与英特尔UCIe互操作性测试取得重大突破

2023 年夏末,在英特尔On技术创新大会上,新思科技与英特尔携手达成了一项里程碑式的成就:在通用芯粒互连技术(UCIe)互操作性测试芯片演示中,双方基于各自的UCIe PHY IP成功实现了稳健的UCIe流量传输。

此次成功的UCIe测试芯片演示是新思科技与英特尔长期合作的崭新成果。为了展示芯片工作时的互操作性,英特尔找到了新思科技,新思科技是业内率先提供可用UCIe IP的企业。期间,来自世界各地的多个团队共同参与了此次测试。除了封装设计外,团队还进行了大量的流片前工作,例如使用新思科技VCS功能验证解决方案对每个测试芯片进行仿真,从而发现可能存在的问题。

英特尔的测试芯片Pike Creek由基于Intel 3技术制造的英特尔UCIe IP小芯片组成。它与采用台积电公司N3工艺制造的新思科技UCIe IP测试芯片形成组合。这一成功组合模仿了现实Multi-Die系统中可能发生的芯片混搭与匹配,证明了这种方法在商业上是可行的。

新思科技与英特尔的这项合作成果具有重要意义,他们为UCIe 标准的推广和应用提供了宝贵的经验。目前,双方计划将总结出的一些经验教训与UCIe联盟分享。UCIe联盟负责监督UCIe标准,并正在为该标准制定合规计划。

部分经验教训包括:

1.

利用现有测试芯片进行评估:由于芯片制造耗时较长,并且验证各方面是否按预期工作也需要投入大量的成本和时间,因此双方找到一种使用现有测试芯片的方法是评估兼容性的理想之选。

2.

重视 Multi-Die 系统的整体规划:设计Multi-Die系统需要全面的规划,需要重复使用封装或电路板设计时尤为如此。在电路板上提供尽可能多的灵活性,可为日后的使用提供更多选项。

3.

开放标准的重要性:类似UCIe这样的开放标准为器件的互操作性提供了保障。当链路的两端都由同一家公司管控时,自然不用担心两端能否兼容。但在接下来的几年里,可能会有许多的公司不愿意两头兼顾,而是会选择从市场上购买的组件。

4.

IP混搭有了依据:小芯片有助于降低先进制程节点的制造成本,支持对设计进行分区以包含多个制程节点。如果没有相应的标准,IP可用性就会受到限制,而根据IP可用性选择制程节点的做法自然也就算不上最佳方法了。UCIe测试芯片互操作性演示为IP设计的混搭与匹配提供了切实的依据,并为开放式小芯片生态系统奠定了基础。

UCIe IP:开启 Multi-Die 系统可靠性与性能之门

Multi-Die系统架构的优点之一是它可以由来自不同供应商、基于不同制程节点的芯片组成。这在控制成本乃至优化功耗、性能和面积(PPA)方面都具有灵活性。UCIe是将不同元件组合在一起的关键要素,并使各个元件能够相互通信,同时支持一系列先进封装技术。UCIe联盟将UCIe视为开放小芯片生态系统的一大推动因素。这样的生态系统可能会引发新一轮的定制芯片创新浪潮,以满足当下无处不在的AI、连接和云计算对性能的无限渴求。

然而,即使符合 UCIe 标准的 Multi-Die 系统在开发、测试和制造过程中表现良好,开发者仍需确保实际系统中的 Die-to-Die 连接始终保持可靠。这不仅需要在开发和制造阶段,更需要在设计运行多年之后。UCIe IP正是在此发挥着重要作用。

由于 Multi-Die 系统的复杂性,提高 SoC 中的质量水平至关重要。要正确实现这一目标,需要使用高质量的构建模块(芯片和 IP)、仿真和验证工具,以及持续的测试和现场监控(包括修复),以便能够主动解决任何问题。

UCIe IP通常由以下三部分组成:控制器用于在基于PCIe、CXS和串流协议等常见协议的芯片之间实现低延迟;PHY,用于实现封装中的高性能和低功耗连接;验证IP,用于加快验证收敛。内置的可测试性功能使开发者能够在裸片测试阶段找出有缺陷的裸片。

为Multi-Die系统选择UCIe标准IP的好处主要体现在:

1

选择符合 UCIe 标准的接口 IP 可实现芯片之间的无缝连接和互操作性,而不会影响整个系统。

2

此外,除了针对已知良好芯片的可测试性功能外,IP还可以提供用于错误检测的循环冗余校验(CRC)或奇偶校验,以及用于纠错的重试功能。

总而言之,UCIe IP 对于确保 Multi-Die 系统的可靠性和性能至关重要。选择合适的 UCIe IP 可以帮助开发者降低风险、加快上市时间并提高最终产品的质量。

总结

随着Multi-Die系统的应用日益广泛,预计在接下来几年将成为主流技术。面对Multi-Die这些高度互依的复杂设计,芯片开发者需要整个半导体生态系统的紧密协作才能最大化其潜能。英特尔与新思科技此次测试的成功,标志着UCIe技术迈出了关键一步, 为未来Multi-Die系统芯片互连技术的发展奠定了坚实基础。英特尔计划继续与新思科技合作,进一步开发UCIe解决方案。

审核编辑:黄飞

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片设计
    +关注

    关注

    15

    文章

    997

    浏览量

    54789
  • intel
    +关注

    关注

    19

    文章

    3480

    浏览量

    185692
  • 新思科技
    +关注

    关注

    5

    文章

    786

    浏览量

    50297
  • UCIe
    +关注

    关注

    0

    文章

    44

    浏览量

    1618
  • 异构集成
    +关注

    关注

    0

    文章

    33

    浏览量

    1863

原文标题:小芯片互联迈出关键一步!UCIe IP成功实现跨厂商互操作

文章出处:【微信号:Rocker-IC,微信公众号:路科验证】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    英特尔宣布扩容成都封装测试基地

    英特尔宣布扩容英特尔成都封装测试基地。现有的客户端产品封装测试的基础上,增加为服务器芯片提供封装测试
    的头像 发表于 10-29 13:58 194次阅读

    英特尔扩容成都的封装测试基地

    2024年10月28日,英特尔公司正式宣布对位于成都高新区的英特尔成都封装测试基地进行扩容升级。此次扩容不仅将在现有客户端产品封装测试服务的基础上,新增服务器芯片的封装
    的头像 发表于 10-28 14:43 378次阅读

    英特尔将携手AMD共同捍卫x86生态

    Advisory Group)由英特尔和AMD共同创立,其目标在于推动x86架构的未来发展,简化软件开发流程,保障操作性和接口的一致,并为开发者提供标准化的架构工具、指令集以及对
    的头像 发表于 10-16 13:49 386次阅读

    M-LVDS和总线LVDS的操作性

    电子发烧友网站提供《M-LVDS和总线LVDS的操作性.pdf》资料免费下载
    发表于 09-29 09:46 0次下载
    M-LVDS和总线LVDS的<b class='flag-5'>互</b><b class='flag-5'>操作性</b>

    操作性对智能家居的重要

    智能家居领域,操作性对不同群体有不同的意义。消费者希望有多种选择、较高的灵活性、简单的设置以及安全感,确保设备不会被黑客攻击。最重要的是,他们希望设备能够“正常工作”。
    的头像 发表于 08-26 17:29 3.9w次阅读
    <b class='flag-5'>互</b><b class='flag-5'>操作性</b>对智能家居的重要<b class='flag-5'>性</b>

    是德科技携手高通突破5G高频段FR3操作性

    了业内首个FR3频段(高频段)的端到端操作性和数据连接测试,这一成就标志着5G技术高频段应用上的重大
    的头像 发表于 08-14 11:24 739次阅读

    英特尔是如何实现玻璃基板的?

    今年9月,英特尔宣布率先推出用于下一代先进封装的玻璃基板,并计划在未来几年内向市场提供完整的解决方案,从而使单个封装内的晶体管数量不断增加,继续推动摩尔定律,满足以数据为中心的应用的算力需求
    的头像 发表于 07-22 16:37 278次阅读

    思科技携手英特尔推出可量产Multi-Die芯片设计解决方案

    思科技(Synopsys)近日宣布推出面向英特尔代工EMIB先进封装技术的可量产多裸晶芯片设计参考流程,该流程采用了Synopsys.ai EDA全面解决方案和新思科技IP。该经过优化的参考流程
    的头像 发表于 07-16 09:42 529次阅读

    思科技面向英特尔代工推出可量产的多裸晶芯片设计参考流程,加速芯片创新

    3DIC Compiler协同设计与分析解决方案结合新思科技IP,加速英特尔代工EMIB技术的异构集成 摘要: 新思科技人工智能(AI)驱动型多裸晶芯片(Multi-die)设计参考流程已扩展至
    发表于 07-09 13:42 759次阅读

    英特尔CEO:AI时代英特尔动力不减

    英特尔CEO帕特·基辛格坚信,AI技术的飞速发展之下,英特尔的处理器仍能保持其核心地位。基辛格公开表示,摩尔定律仍然有效,而英特尔处理器
    的头像 发表于 06-06 10:04 371次阅读

    思科技与英特尔深化合作加速先进芯片设计

    近日,新思科技与英特尔宣布深化合作,共同加速先进芯片设计的步伐。据悉,新思科技的人工智能驱动的数字和模拟设计流程已经成功通过英特尔代工的Intel 18A工艺认证,这一突破
    的头像 发表于 03-06 10:33 600次阅读

    英特尔1nm投产时间曝光!领先于台积电

    英特尔行业芯事
    深圳市浮思特科技有限公司
    发布于 :2024年02月28日 16:28:32

    英特尔首推面向AI时代的系统级代工

    、韧性和可持续方面均处于领先地位。 •英特尔代工宣布最新制程路线图,包括Intel 14A制程技术、专业节点的演化版本,及全新的英特尔代工先进系统封装及测试(Intel Foundr
    的头像 发表于 02-26 15:41 352次阅读
    <b class='flag-5'>英特尔</b>首推面向AI时代的系统级代工

    英特尔首推面向AI时代的系统级代工—英特尔代工

    英特尔首推面向AI时代的系统级代工——英特尔代工(Intel Foundry),技术、韧性和可持续方面均处于领先地位。
    的头像 发表于 02-25 10:38 494次阅读
    <b class='flag-5'>英特尔</b>首推面向AI时代的系统级代工—<b class='flag-5'>英特尔</b>代工

    英特尔登顶2023年全球半导体榜单之首

    英特尔行业芯事
    深圳市浮思特科技有限公司
    发布于 :2024年02月01日 11:55:16