0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

谈谈DDR5技术规格的那些事

君鉴科技 2024-05-09 08:27 次阅读

此文尽量排除高深莫测的DRAM相关技术名词,让各位迅速了解DDR5相对DDR4的优势与可能的影响,最后再同场加映英特尔Atom x6000系列引进的「In-Band ECC」技术,让大家瞧瞧英特尔如何在没有ECC模组下提供类似纠错功能。

e88ab9ee-0d9a-11ef-9118-92fbcf53809c.png

Chrent「理所当然」的提升数据传输率

e8b6642c-0d9a-11ef-9118-92fbcf53809c.png

初期DDR5可提供超过DDR4 50%数据传输率,最终预期可达2.6倍8.4Gbps。回顾JEDEC SDRAM历代演进,提升幅度还算惊人,但到头来也只是充分反应相隔八年累积的制程技术成长。

至于「一定会膨胀」的容量看似没什么好提,但后面会提到DDR5强化数据可靠性的手段。

Chrent更低电压与崭新电源架构

持续降低工作电压也是历代JEDEC SDRAM的传统,从20年前DDR2.5V一路调降到DDR5 1.1V,让存储器运作「理论上」更节能省电。

但当DDR5基础工作电压降到1.1V时,意味更小信号容限,所以过去由主机板负责的电源管理功能,就转移到存储器模组本身,因此DDR5会多一颗PMIC,直接控制存储器电源,提供更佳信号辨识能力。

多了这颗PMIC也抬高了成本,都将转嫁给制造商成本和消费者帐单,以及更高的缺料风险。

Chrent两倍的Bank群组、通道架构与突发存取长度

Bank意指DRAM颗粒可单独运作的储存单元。DDR5采用八个Bank群组而成的32Bank,是DDR4两倍。DRAM因储存原理是需定时刷新(Refresh)数据的电容,DDR4与前代刷新时无法执行其他操作,但DDR5可透过Same Bank Refresh (REFsb)命令,允许系统刷新某些Bank时,可存取其他Bank的数据。

换言之,DDR5存取可用性起码是DDR4两倍。

DDR5另一个规格面重大变化(也许是最重要者),在于将双通道实作于单模组。过去DDR都是72位元(64位元数据+8位元ECC),但DDR5变成两组40位元(32位元数据+8位元ECC)。两个较小独立通道可提高存储器存取效率,特别是缩短存取延迟。分而治之的结构,也可便于提高信号完整性。

e8e7ec36-0d9a-11ef-9118-92fbcf53809c.png

看起来似乎好棒?但对服务器会用到的ECC模组就不是这样了,因拆成两边都需要完整ECC,会增加额外颗粒数量,例如原本18个颗粒的ECC模组就可能变成20颗,意味更高成本。

e8fcba12-0d9a-11ef-9118-92fbcf53809c.png

再来就是跟以上双通道结构息息相关的突发存取长度(Burst Length)了,这数字决定单一读写指令可存取的数据量。DDR5的BL从DDR4八倍增到16,这对时下的主流处理器是个「魔术数字」。为何?DDR5的双通道结构让单次数据存取宽度变成32位元(4 Byte),BL16就代表「可一次填充处理器的64 Byte快取存储器区块」。

换句话说,一条DDR5模组可同时满足两个64 Byte快取区块的需求,是DDR4两倍。

Chrent更高的存储器有效带宽比例

一般来说,JEDECSDRAM的存储器有效带宽比例,多半是约定俗成的80%(理论和实际毕竟有差距),但DDR5结合这么多架构改进,按某些存储器模组厂商估算,这次有机会达85%~90%,很接近Rambus水准(号称90%以上)。搞了这么多年,JEDEC SDRAM「总算」看到Rambus的车尾灯,值得大书特书一下。

笔者不得不先谈谈Rambus这个英特尔芯片组发展史的黑历史了。Rambus发展出一系列所谓「Protocol-Based DRAM」将传统总线的定址、控制与数据,都包在类似网络封包的Packet内,然后DRAM内部整合大多数控制单元功能,每颗DRAM如同一个网络装置,连接一条超高速序列(Serial)总线。也因此,Rambus DRAM不能有空存储器模组,未使用存储器模组须安装「假的」CRIMM(Continuity RIMM)当终端。

e92231c0-0d9a-11ef-9118-92fbcf53809c.png

Protocol-Based DRAM可用更少数据线就达成更高存储器频宽,也会有更高存储器有效带宽。Rambus的缺点也很明显,更长存取延迟、高昂制造成本、更高发热量,以及Rambus恶名昭彰的授权费。与PC133 SDRAM相比,同容量Rambus价格多达2~3倍。日后FB-DIMM(Fully-Buffered DIMM)也继承类似Rambus的精神,终究难逃相同的命运。

e93875ac-0d9a-11ef-9118-92fbcf53809c.png

Chrent更高的数据可靠度

以电容为储存原理的DRAM,颗粒容量及储存密度成长,背后藏着诸多潜在风险,如像构成地球低强度背景辐射的带电粒子,引起位元翻转的存储器软错误(Soft Error),这也成为潜在安全攻击目标。这也是为何高效能非挥发性存储器一直视为迟早取代DRAM的主因之一(虽然迟迟没有发生)。

为了强化稳定性,DDR5支持晶粒内建纠错(On-DieECC)机制,每128位元数据就附带8位元纠错码。不过笔者并不认为这能取代标准ECC模组,只能说确保容量更大的DDR5颗粒可维持和过去同等级的数据可靠度。

这会增加多少潜在颗粒成本,只有原厂自己心知肚明。总之谈钱伤感情,就干脆不谈了。

Chrent

同场加映:英特尔Atom x6000系列的In-Band ECC

既然全文提到这么多次ECC,笔者就同场加映谈谈英特尔新一代Atom x6000处理器(代号Elkhart Lake)导入的In-Band ECC(或称In-Line ECC)技术,不需要ECC存储器模组也能达到相似数据可靠度。

针对工业自动化的相关应用,英特尔Atom x6000系列补强不少新功能,如工业级时间敏感网络(TimeSensitive Networking,TSN)和时间协调运算(Time Coordinated Computing,TCC),安全性和管理性也丝毫不含糊。基本上,论针对特定生态系统的解决方案完整度,也是现阶段AMD依旧不及英特尔的先天弱点。

e9512f8e-0d9a-11ef-9118-92fbcf53809c.png

说穿了,In-BandECC藉由DRAM内分割一块特定区域,存放存储器数据的ECC码。以Atom x6000为例,每64 Byte数据分配到2 Byte ECC,存储器容量预留1/32放置后者。处理器存储器控制也势必多出相关后继处理步骤。

e97c34a4-0d9a-11ef-9118-92fbcf53809c.png

但天底下没有免费的午餐,In-Band ECC固然达成「低成本的高可靠度」,但前提是牺牲存储器的读写性能。照英特尔官方说法,启动In-Band ECC后,存储器读取效能剧降至原本一半,存储器写入更下探到三分之一。话说回来,这对工业物联网应用,或许的确是值得的代价。

Chrent最后

最后,终于是升级存储器的好时机了吗?

e9896b1a-0d9a-11ef-9118-92fbcf53809c.png

秉持勤俭持家的原则,笔者死守DDR3多年,连现在用的主机板都刻意选支持DDR3的华硕Z170M-3 D3,死撑活撑,直到最近微软Windows 11判了确定无法升级的死刑。看在迟早得面对现实升级整台桌机的份上,看到DDR5明显演化,说不想直奔DDR5绝对是骗人的。

但时下世界正处于史上前所未见的「万物缺料」,什么都涨,DDR5价格何时才能降到可负担的水准,笔者实在毫无乐观的理由,只能继续看硬件测试网站的效能测试数据过过干瘾了。


ChrentDDR5系统的实际测试视频由JEDEC JC40.5小组委员会主席 Randy White主讲,介绍了DDR5系统的实际测试,Randy参与了DDR总线测试规范制定。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • DRAM
    +关注

    关注

    40

    文章

    2297

    浏览量

    183191
  • 储存
    +关注

    关注

    3

    文章

    198

    浏览量

    22342
  • DDR5
    +关注

    关注

    1

    文章

    416

    浏览量

    24072
收藏 人收藏

    评论

    相关推荐

    DDR5内存面临涨价潮,存储巨头转向HBM生产

    产能布局,将大量资源转向生产面向AI需求的高频宽内存(HBM),导致DDR5等常规内存规格的生产量急剧减少。
    的头像 发表于 08-15 10:19 642次阅读

    Introspect DDR5/LPDDR5总线协议分析仪

    DDR5 RDIMM及支持下一代MR-DIMM单体测试验证系统 (DDR5 MR-DIMM Module Test System), 支持的速率可高达17.4Gbps. DDR5内存测试系统
    发表于 08-06 12:03

    DDR5内存条上的时钟走线

    DDR5标准JESD79-5文件中没有明确的控制阻抗建议,DDR4时代基本内存条上时钟阻抗还是跟着芯片、主板走的70-80欧姆。线宽相对而言比较细。不知道你开始使用DDR5没有,你有关
    的头像 发表于 07-16 17:47 1550次阅读
    <b class='flag-5'>DDR5</b>内存条上的时钟走线

    0706线下活动 I DDR4/DDR5内存技术高速信号专题设计技术交流活动

    01活动主题DDR4/DDR5内存技术高速信号专题设计技术交流活动时间:2024年7月6日(本周六)10:00地点:深圳市南山区科技南十二路曙光大厦1002(深圳地铁1号线,高新园地铁
    的头像 发表于 07-06 08:12 267次阅读
    0706线下活动 I <b class='flag-5'>DDR</b>4/<b class='flag-5'>DDR5</b>内存<b class='flag-5'>技术</b>高速信号专题设计<b class='flag-5'>技术</b>交流活动

    DDR5测试技术更新漫谈

    工业类设备,从终端产品到数据中心,用于CPU进行数据处理运算的缓存。近20多年来,经历了从SDRAM发展到DDR RAM,又从DDR发展到目前的DDR5,每一代 DDR
    的头像 发表于 04-01 11:37 915次阅读
    <b class='flag-5'>DDR5</b>测试<b class='flag-5'>技术</b>更新漫谈

    DDR5内存接口芯片组如何利用DDR5 for DIMM的优势?

    2021 年,JEDEC 宣布发布 JESD79-5 DDR5 SDRAM 标准,标志着行业向 DDR5 dual-inline memory modules (DIMM) 的过渡。
    的头像 发表于 03-17 09:50 2715次阅读
    <b class='flag-5'>DDR5</b>内存接口芯片组如何利用<b class='flag-5'>DDR5</b> for DIMM的优势?

    DDR6和DDR5内存的区别有多大?怎么选择更好?

    DDR6和DDR5内存的区别有多大?怎么选择更好? DDR6和DDR5是两种不同的内存技术,它们各自在性能、功耗、带宽等方面都有不同的特点。
    的头像 发表于 01-12 16:43 7871次阅读

    澜起科技宣布推出DDR5第四子代RCD芯片

    澜起科技,一直致力于引领内存接口芯片领域的创新,近日再次实现了重大突破。经过不断的技术积累和产品升级,他们成功研发出DDR5第四子代RCD芯片(DDR5 RCD04),进一步巩固了其在这一领域的领先地位。
    的头像 发表于 01-07 16:30 869次阅读

    澜起科技发布DDR5第四子代寄存时钟驱动器芯片

    澜起科技,这一在内存技术领域具有领先地位的公司,近日发布了一款引人注目的新产品——DDR5第四子代寄存时钟驱动器芯片(DDR5 RCD04)。这款新产品的最大亮点在于其高达7200 MT/s的数据速率,相较于
    的头像 发表于 01-07 16:28 854次阅读

    lpddr5时序比ddr5慢多少

    LPDDR5DDR5是两种不同类型的内存,它们在时序和性能方面有一些差异。尽管它们都是最新一代的内存标准,但它们面向不同的应用场景,并且在设计上有一些不同。 首先,让我们来了解一下LPDDR5
    的头像 发表于 01-04 10:22 4198次阅读

    澜起科技宣布推出DDR5第四子代寄存时钟驱动器芯片(DDR5 RCD04)

    近日,澜起科技宣布推出DDR5第四子代寄存时钟驱动器芯片(DDR5 RCD04),该芯片支持高达7200 MT/s的数据速率,较DDR5第一子代RCD速率提升50%,
    的头像 发表于 01-04 09:26 607次阅读

    DDR5 SDRAM规范

    JESD79-5B DDR5 SDRAM-2022 JEDEC
    发表于 12-25 09:51 16次下载

    DDR5接收机一致性表征和测试

    如今,各行业正在加速向DDR5新纪元迈进,无论是PC、笔记本电脑还是人工智能,都对DDR5有强烈的需求。随着内存市场需求的回暖,内存芯片供应商们已着手在今年第 4 季度全面拉高 DDR5 产能,逐步取代现今的
    的头像 发表于 12-13 14:31 612次阅读
    <b class='flag-5'>DDR5</b>接收机一致性表征和测试

    ddr5为什么能跑得那么稳呢

    随着DDR5信号速率的增加和芯片生产工艺难度的加大,DRAM内存出现单位错误的风险也随之增加,为进一步改善内存信道,纠正DRAM芯片中可能出现的位错误,DDR5引入了片上ECC技术,将ECC集成到
    发表于 11-30 14:49 347次阅读
    <b class='flag-5'>ddr5</b>为什么能跑得那么稳呢

    存储器厂强攻DDR5产品 后市可期

    对于ddr5市场的发展,威刚表示,现阶段观察到需求端春燕来临,主要来自pc,随着顾客需求的明显好转和pc内存内容的提高,明年上半年ddr5将超过ddr4,形成黄金交叉。目前在现货市场上,ddr
    的头像 发表于 11-24 10:38 490次阅读