0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

算能全系列RISC-V处理器进入PLCT实验室6.6内核维护工程

算能开发者社区 2024-05-22 08:33 次阅读

近日,PLCT实验室RISC-V内核维护(RVLK)小队确认,将与算能软件团队紧密合作,计划在202410之前完成算能SG2380SG204xSG200x等系列全部RISC-V处理器Linux内核6.6 LTS分支的升级并进行长期维护;与此同时,继续推动算能RISC-V相关补丁进入Linux内核上游(upstream)。

RVLK小队是PLCT实验室最年轻的小队,诞生于20244月,由PLCT实验室多个内核相关的工作小组整合而成。RVLK小队愿景和使命是帮助国内RISC-V厂商和全球开源RISC-V社区的IP/SoC进入Kernel上游(Upstream,从而获得更加广泛和便利的开源软件生态支持。RVLK小队致力于提供开源公共基础设施,最大程度地降低国内RISC-V厂商的内核代码维护成本。

算能(Sophgo)是RISC-V领域世界领先的处理器制造商,2023年初推出的SG2042处理器是目前性能最强的可以购买到的RISC-V处理器。20238RISC-V中国峰会期间算能现场展示了全球首台1024RISC-V核心的计算机柜,在高性能计算领域将RISC-V推动了一大步。基于算能CV180x/SG200x系列的Milk-V Duo是一款能够运行Linux并具有TPU算力的经济实惠型RISC-V开发板,在嵌入式及高校教学竞赛领域都得到了丰富的应用。

PLCT实验室积极参与内核社区中Sophgo内核upstream工作,并已经有了一定的工作基础:

-针对SG2042Linux Kernel 6.7中开始加入Milk-V Pioneer的基础支持,包括基础设备树,多核Bootup以及串口支持;6.9中加入了Reset驱动支持。目前正在开发和review的补丁还包括Clock/MMC部分。

-针对CV180x/SG2002/SG2000系列,PLCT实验室也积极参与,提交了RTC/Timer/Watchdog/PWM/SPI-Nor等相关补丁。

-积极参与Sophgo upstream补丁的维护和审核工作,从6.8的内核版本开始,(PLCT实验室的汪辰老师)和其他社区活跃贡献者共同承担了(设备树中)sophgo产品maintainer工作,并专门设立和维护了一个sophgo的内核代码仓库[1] https://github.com/sophgo/linux,从而可以在每个内核代码的合并窗口主动向(设备树/上游)的子系统发出合并代码的请求,很大程度推动了算能内核的主线化工作。作为maintainer工作的一部分,制定了较为详细的补丁提交流程(https://github.com/sophgo/linux/wiki/PR-Process-(cn))。此外还维护了Sophgo upstream工作的wiki网站(https://github.com/sophgo/linux/wiki)

算能与PLCT实验室均为甲辰计划的成员。双方在甲辰计划的组织范围内进行了多项合作,涵盖Linux内核支持、发行版适配、工具链优化、图形栈增强、开源社区建设等方面。欢迎更多的企业伙伴加入到甲辰计划中来,用一纪的时间,在所有基础关键行业领域完成面向RISC-V的适配与优化,并形成超过壹万人的顶尖人才网络

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    19159

    浏览量

    229113
  • LINUX内核
    +关注

    关注

    1

    文章

    316

    浏览量

    21617
  • RISC-V
    +关注

    关注

    44

    文章

    2228

    浏览量

    46025
收藏 人收藏

    评论

    相关推荐

    RISC-V,即将进入应用的爆发期

    计算机由控制整体的CPU(中央处理器)和加速两部分构成。在AI计算中,功耗和效率是两个关键因素。RISC-V架构通过其简洁的设计和定制化的扩展,可以实现高效的能量使用。该架构能够通过小型且高效的
    发表于 10-31 16:06

    思尔芯加入甲辰计划,持续助力共推 RISC-V 生态

    的高性能RISC-V处理器及IP提供演示平台,助力业界开发符合各类商业应用的解决方案。“甲辰计划”由ASE实验室PLCT实验室
    的头像 发表于 09-05 08:05 435次阅读
    思尔芯加入甲辰计划,持续助力共推 <b class='flag-5'>RISC-V</b> 生态

    如意香山笔记本软件适配工作稳步推进,成功运行多款Linux发行版及国产办公套件

    在上周刚结束的第四届 RISC-V 中国峰会(RISC-V Summit China 2024)上,中国科学院软件研究所主导研发的如意香山笔记本——全球首台采用香山开源RISC-V高性能处理器
    发表于 09-02 11:33

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,赋RISC-V高效落地

    定、技术创新、社区建设、人才培养等方面全方位推动RISC-V生态发展,让本土RISC-V创新成果走出国门,让世界听到RISC-V的中国声音。 关于沁恒 南京沁恒微电子股份有限公司专注于连接技术和微
    发表于 08-30 17:37

    助力RISC-V技术探索,《微处理器与系统设计》课程圆满结课

    。课程内容在上半年,能与PLCT实验室汪辰老师积极配合范老师进行课程开发和验证,课程分成几个模块:首先是介绍微处理器的相关知识,从概念到历史,着重介绍了
    的头像 发表于 08-14 08:34 404次阅读
    <b class='flag-5'>算</b><b class='flag-5'>能</b>助力<b class='flag-5'>RISC-V</b>技术探索,《微<b class='flag-5'>处理器</b>与系统设计》课程圆满结课

    开源芯片系列讲座第22期:异步电路机制为RISC-V处理器

    鹭岛论坛开源芯片系列讲座第22期「异步电路机制为RISC-V处理器」明晚(31号)20:00精彩开播期待与您云相聚,共襄学术盛宴!|直播信息报告题目异步电路机制为
    的头像 发表于 07-31 08:37 348次阅读
    开源芯片<b class='flag-5'>系列</b>讲座第22期:异步电路机制为<b class='flag-5'>RISC-V</b><b class='flag-5'>处理器</b>赋<b class='flag-5'>能</b>

    国产RISC-V MCU推荐

    ,非常打。 官网显示,CH32V系列是基于沁恒微自研的青稞V4F 微处理器内核设计的工业级通用
    发表于 04-17 11:00

    SiFive 加入甲辰计划,共创 RISC-V 生态繁荣

    SiFive加入甲辰计划,共创RISC-V生态繁荣甲辰计划(RISC-VProsperity2036)是由ASE实验室PLCT实验室
    的头像 发表于 04-17 08:34 485次阅读
    SiFive 加入甲辰计划,共创 <b class='flag-5'>RISC-V</b> 生态繁荣

    fpga和risc-v处理器的区别

    FPGA(现场可编程门阵列)和RISC-V处理器在多个方面存在显著的区别。
    的头像 发表于 03-27 14:21 1042次阅读

    芯来科技发布超低功耗嵌入式RISC-V处理器CPU IP—NS100系列内核

    本土RISC-V CPU IP领军企业——芯来科技正式发布针对信息安全的超低功耗嵌入式RISC-V处理器CPU IP——NS100系列内核
    的头像 发表于 03-04 11:19 1264次阅读
    芯来科技发布超低功耗嵌入式<b class='flag-5'>RISC-V</b><b class='flag-5'>处理器</b>CPU IP—NS100<b class='flag-5'>系列</b><b class='flag-5'>内核</b>

    芯来科技发布AI专用RISC-V处理器内核NI900系列

    在AI技术迅速发展的当下,RISC-V CPU IP领域的领军企业芯来科技,正式发布了针对人工智能应用的专用处理器产品线——Nuclei Intelligence (NI)系列。作为该系列
    的头像 发表于 02-26 09:36 711次阅读

    ASE实验室PLCT实验室携手共同发起甲辰计划!

    值此辞旧迎新之际,我们很高兴的向所有参与和关注RISC-V生态建设的伙伴们分享一个新项目的诞生:甲辰计划(英文:RISC-VProsperity2036)。该计划由ASE实验室PLCT
    的头像 发表于 02-19 13:07 1698次阅读
    ASE<b class='flag-5'>实验室</b>、<b class='flag-5'>PLCT</b><b class='flag-5'>实验室</b>和<b class='flag-5'>算</b><b class='flag-5'>能</b>携手共同发起甲辰计划!

    携手软件所PLCT实验室联合举办RISC-V 软件移植优化锦标赛

    软件生态为重点,在编译、运行时环境、智能软件栈等多个方面公开提出一系列比赛题目,邀请全球开发者完成挑战并赢取奖金。       近日,作为首家赞助厂商加入「
    的头像 发表于 02-06 10:50 593次阅读
    <b class='flag-5'>算</b><b class='flag-5'>能</b>携手软件所<b class='flag-5'>PLCT</b><b class='flag-5'>实验室</b>联合举办<b class='flag-5'>RISC-V</b> 软件移植优化锦标赛

    RISC-V处理器对应什么开发环境?

    RISC-V处理器是开源的,那开发环境需要厂商自己开发还是沿用传统的开发环境呢?比如keil
    发表于 01-13 19:18

    瑞萨推出首款基于RISC-V指令集架构的处理器内核

    嵌入式硬件专家瑞萨电子宣布推出首款基于免费开放的 RISC-V 指令集架构 (ISA) 的完全自主研发的处理器内核
    的头像 发表于 12-01 17:28 1453次阅读
    瑞萨推出首款基于<b class='flag-5'>RISC-V</b>指令集架构的<b class='flag-5'>处理器</b><b class='flag-5'>内核</b>