◎ Catapult AI NN是一款全面解决方案,能够帮助软件工程师综合AI神经网络
◎ 软件开发团队能够将使用Python设计的AI模型无缝转换为基于芯片的实现,与标准处理器相比,有助于更快、更节能的执行
NEWS
西门子数字化工业软件日前推出Catapult AI NN软件,可帮助神经网络加速器在专用集成电路(ASIC)和芯片级系统(So)上进行高层次综合(HLS)。
Catapult AI NN是一个综合性解决方案,它能够获取AI框架中的神经网络描述,然后将其转换为C++代码,并合成为Verilog或VHDL语言的RTL加速器,以便在芯片中实现。
Catapult AI NN集成了用于机器学习硬件加速的开源软件包hls4ml,以及用于高层次综合的西门子Catapult HLS软件。
Catapult AI NN由西门子与美国能源部费米实验室以及其他为 hls4ml 做出贡献的机构合作开发,能满足机器学习加速器设计对于定制芯片功耗、性能和面积(PPA)方面的独特要求。
无论是神经网络模型的交接过程,还是其向硬件实现的手动转换,效率都非常很低,并且耗时、容易出错,特别是在创建和验证针对特定性能、功耗和面积定制的硬件加速器变体时。通过让科学家和AI专家充分利用行业标准的AI框架(例如神经网络模型设计),并将这些模型无缝综合到已经经过PPA优化的硬件设计中,我们能够为AI/ML软件工程师创造更多可能。使用西门子新的Catapult AI NN解决方案,开发人员能够在软件开发过程中自动实现神经网络模型,同时进行PPA优化,有效提升AI的开发效率,并实现加速创新。
——Mo Movahed
副总裁兼高层次设计、验证和功耗总经理
西门子数字化工业软件
随着runtime AI和机器学习任务从数据中心迁移至消费电器、医疗设备等领域,客户对合适大小的AI硬件的需求也在快速增长,以减少功耗,降低成本,并实现终端产品差异化。
然而,比起可综合的C++、Verilog或VHDL,多数机器学习专家更习惯使用TensorFlow、PyTorch或Keras等工具。过去,AI专家要在合适大小的ASIC或SoC实现中加快机器学习应用,其实并没有捷径可走。
hls4ml计划旨在将TensorFlow、PyTorch或Keras等AI框架中的神经网络描述生成C++代码,帮助弥补这一缺陷。随后即可部署这些C++代码,用于FPGA、ASIC或SoC实现。
Catapult AI NN能够将hls4ml的功能扩展到ASIC和SoC设计,它包括针对ASIC设计量身定制的专用C++机器学习功能资源库。使用这些功能,设计人员能够在各个C++代码实现之间进行延时和资源方面的权衡,从而实现PPA的优化。此外,设计人员现在还能够评估不同神经网络设计的影响,以确定硬件的理想神经网络结构。
粒子探测器有非常严格的边缘AI约束条件,我们与西门子合作开发Catapult AI NN,这种综合性框架充分利用了我们的科学家和AI专家的专业知识,即便他们并不是ASIC设计人员。此外,这种框架也非常适合经验丰富的硬件专家使用。
——Panagiotis Spentzouris
新兴技术主管
费米实验室
Catapult AI NN目前已向早期采用者提供,并将于2024年第4季度向所有用户开放。
-
加速器
+关注
关注
2文章
795浏览量
37740 -
西门子
+关注
关注
93文章
3007浏览量
115611 -
AI
+关注
关注
87文章
30072浏览量
268334
原文标题:西门子推出Catapult AI NN以简化先进芯片级系统设计中的AI加速器开发
文章出处:【微信号:Mentor明导,微信公众号:西门子EDA】欢迎添加关注!文章转载请注明出处。
发布评论请先 登录
相关推荐
评论