0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Allegro X 23.11 版本更新 I PCB 设计:DFA_BOUND 用于 DFA 规则设定

深圳(耀创)电子科技有限公司 2024-06-29 08:12 次阅读

在 23.11 版本之前,我们都是使用 Place Bound 这一层来作为器件的几何尺寸的指代,并将其用于设置 DFA 的相应规则。然而,随着 DFA 规则越来越精细、越来越多,我们需要启用 DFA_BOUND 层面来表示器件的几何尺寸,这将有利于在后面设计中 3DX 器件相应规则的检查。

在 23.11 版本的 Allegro X PCB Designer 中,DFA 规则设定是规则管理器(Constraint Manager)中的独立板块,并且不再以表格的形式进行加载,而是将所有规则融合在规则管理器中。


通过【PkgToPkg Spacing】功能,我们可以设定与 DFA_BOUND 相关的封装到封装之间的间距检查规则,避免很多 DFA 问题的出现,从而减少对布局(包括布线、丝印等)的反复修改,提高布局工作的质量和效率。

下一期内容将继续介绍系统级 PCB 设计亮点:Allegro X PCB Desginer 的焊盘设计(带偏移量粘贴),敬请关注!

Allegro X 23.1.1 版本是在 Allegro X 23.1 版本基础上的又一次更新升级!

Allegro X 23.1 版本为 PCB 和系统设计的工程师提供集成了逻辑/物理设计、系统分析和设计数据管理的系统设计平台和新的技术升级。


全新的 EE 控制面板,可进行版图规划和输入分析;集成的 X AI 技术,能自动完成元件放置、电源网络分配和布线;升级更新的 Allegro X System Capture、Allegro X Pulse 数据管理和云连接等主要产品,能确保您获得迄今为止最强大的 Allegro 性能,将整体设计生产力提高 4 倍。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • PCB设计
    +关注

    关注

    394

    文章

    4599

    浏览量

    83838
  • allegro
    +关注

    关注

    42

    文章

    633

    浏览量

    144286
  • 管理器
    +关注

    关注

    0

    文章

    237

    浏览量

    18395
收藏 人收藏

    评论

    相关推荐

    Cadence快板PCB培训

    Allegro环境介绍Allegro环境设定 焊盘制作 元件封装制作 电路板创建PCB叠层设置和网表导入 约束规则管理布局 布线 覆铜
    发表于 07-02 17:22 0次下载

    高速pcb布线规则有哪些

    高速pcb布线规则有哪些 高速PCB布线规则 摘要:随着电子技术的快速发展,高速PCB设计变得越来越重要。为了确保信号完整性和电磁兼容性,遵
    的头像 发表于 06-10 17:33 251次阅读

    Allegro X 23.11 版本更新 - 亮点概要

    近日,AllegroX软件最新发布了一系列的产品更新(23.1.1release)。本文将通过图文形式让您深入了解AllegroXSystemCapture、AllegroXPCBEditor
    的头像 发表于 06-08 08:13 210次阅读
    <b class='flag-5'>Allegro</b> X <b class='flag-5'>23.11</b> <b class='flag-5'>版本</b><b class='flag-5'>更新</b> - 亮点概要

    2024 Allegro X 23.1.1 版本更新——亮点概要

    近日,AllegroX软件最新发布了一系列的产品更新(23.1.1)。接下来,我们将陆续介绍各个产品更新亮点。之后每周更会通过实例讲解、视频演示让您详细、深入
    的头像 发表于 05-25 08:12 826次阅读
    2024 <b class='flag-5'>Allegro</b> X 23.1.1 <b class='flag-5'>版本</b><b class='flag-5'>更新</b>——亮点概要

    Cadence携手Intel代工厂研发先进封装流程,助力HPC、AI及移动设备

    Cadence Allegro® X APD(用以实现元件布局、信号/电源/接地布线、设计同步电气分析、DFM/DFA及最后制造输出)、Integrity™ 3D-IC Platform 及其对应的Integrity System Planner(负责系统级设计聚合、规划
    的头像 发表于 03-13 10:05 305次阅读

    PCB设计优化丨布线布局必须掌握的检查项

    为确保电路板的性能和制造可行性,一般会通过规范检查: 电气规则、布线与布局、元器件封装、机械尺寸与定位,以及生产制造与装配检查、EMC/EMI合规性、DFM/DFA评估、文档完整性 等,来降低后期
    的头像 发表于 02-27 18:22 1342次阅读
    <b class='flag-5'>PCB</b>设计优化丨布线布局必须掌握的检查项

    如何优化 PCB 布线规则

    本文要点在PCB布线中不使用规则可能会出现的问题。设计中可使用的不同类型PCB布线规则。如何在PCB布线中应用
    的头像 发表于 02-19 13:00 789次阅读
    如何优化 <b class='flag-5'>PCB</b> 布线<b class='flag-5'>规则</b>?

    pcb设计布局布线原则及规则

    一站式PCBA智造厂家今天为大家讲讲pcb设计布局布线原则及规则有哪些?PCB设计六大布线规则。在PCB设计中,布线是至关重要的一步。合理有
    的头像 发表于 01-22 09:23 1428次阅读

    pcb走线的规则设置方法介绍

    随着电子产品的迅速发展,PCB(Printed Circuit Board)在电子设计中扮演着重要的角色。设计PCB走线时,合理设置规则是确保电路在安全、稳定、高效工作的基础。本文将详细介绍P
    的头像 发表于 01-09 10:45 1324次阅读

    PCB焊盘大小的DFA可焊性设计

    SMT的组装质量与PCB焊盘设计有直接的关系,焊盘的大小比例十分重要。如果PCB焊盘设计正确,贴装时少量的歪斜可以再次回流焊纠正(称为自定位或自校正效应),相反,如果PCB焊盘设计不正确,即使
    的头像 发表于 01-06 08:12 255次阅读
    <b class='flag-5'>PCB</b>焊盘大小的<b class='flag-5'>DFA</b>可焊性设计

    DRC规则是指什么?怎样使用DRC规则减少PCB改版次数呢?

    DRC规则是工程师根据审生产制造标准设定的一些约束,PCB设计工程师都需要遵守这些规则,这样可以确保设计出来的产品功能正常、可靠、并且可以到达量产生产的标准。
    的头像 发表于 11-17 10:05 4864次阅读
    DRC<b class='flag-5'>规则</b>是指什么?怎样使用DRC<b class='flag-5'>规则</b>减少<b class='flag-5'>PCB</b>改版次数呢?

    Cadence_Allegro_PCB设计详细教程

    Cadence_Allegro_PCB_设计详细教程全集下载
    发表于 09-28 07:13

    Allegro_PCB_设计详细教程

    Cadence_Allegro_PCB_设计详细教程全集下载
    发表于 09-27 06:02

    PCB布局、布线、规则设计的高级技巧

    PCB布局、布线、规则设计的高级技巧
    的头像 发表于 09-09 08:14 2804次阅读
    <b class='flag-5'>PCB</b>布局、布线、<b class='flag-5'>规则</b>设计的高级技巧

    如何理解PCB布线的3W规则

    如何理解PCB布线的3W规则
    的头像 发表于 07-15 08:55 1755次阅读