0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高速信号传输链路的损耗和均衡

泰克科技 来源:泰克科技 2024-07-03 10:00 次阅读

前情回顾

在《做信号链,你需要了解的高速信号知识(二)》中,我们探讨了高速信号传输中的抖动和眼图测量。通过泰克示波器TekExpress软件,工程师们可以测量和分析抖动成分,从而优化设计,确保信号传输的可靠性和完整性。接下来,我们将深入讨论高速信号传输链路的损耗和均衡。

引言

高速总线升级迭代的矛盾在于,消费者对性能的需求驱动着信号速率成倍的增长,消费者对便捷性的需求使得传输线无法缩短,消费者对低成本的追求要求PCB板材和传输线不能太贵,这就导致ISI抖动变得越来越严重。均衡(Equalization)就是为了应对ISI抖动,而被广泛应用的黑科技。既然ISI抖动的根源,是传输链路对不同频率信号损耗的差异,均衡就是要想办法补偿掉这个差异,让不同频率信号的幅度都能保持均匀。根据均衡技术所使用的位置,一般分为发送端均衡(Tx EQ)和接收端均衡(Rx EQ)。

发送端均衡(Tx EQ)

发送端均衡一般采用前向均衡(FFE, Feed Forward Equalization) 技术,用一组移位寄存器配合乘法器和加法器,根据当前bit位r(n)受到前若干bits r(n-1) 、r(n-2) 、r(n-3)…的影响,来修正r(n)的电压值。典型的表达式是:

e(n)=r(n)*k1+r(n-1)*k2+…

这个表达式有N项,就称之为N阶FFE,代表当前bit的电平,受到自身及前(N-1) bits的影响。在高速串行中应用最广泛的“预加重/去加重“(Pre/De-emphasis)技术,就是一个二阶的FFE,它会根据当前bit和前1 bit的逻辑状态,来调整当前bit的电平。

发送端均衡案例

我们来看一个Pre-emphasis的真实案例。当发送端的信号不做任何处理时,发送端眼图是很完美的;一旦信号经过长背板传输之后,严重的ISI抖动会导致眼图几乎闭合(例1)。当发送端增加3.5dB预加重时,会将频率较高的跳变沿信号(Transition Bits,指的是与前一bit逻辑状态不同的bit,如01码型中的1,或110码型中的0等)的幅度增强3.5dB。这些预先的增强会部分抵消长背板的损耗,从而不同码型的电平在到达接收端时基本相等,ISI抖动就大幅降低了。接收端的眼图无论是眼高眼宽,还是抖动,都有非常明显的改善(例2)。

c2aca7c6-2fa2-11ef-a4c8-92fbcf53809c.png

图20:发送端均衡对眼图的影响

接收端均衡(Rx EQ)

如果说发送端均衡是未雨绸缪,那么接收端均衡就是亡羊补牢。当ISI 抖动已经传递到了接收端,接收端应该如何进行均衡,尝试得到更好的眼图呢?接收端均衡一般采用CTLE(连续时间线性均衡)或DFE(负反馈均衡),或二者结合的方式,来降低数据的ISI抖动。

DFE均衡和FFE类似,不同的是DFE有负反馈调节功能。通过负反馈,可以自适应均衡系数,以达到最佳的均衡效果。同时,DFE不仅能消除ISI抖动,对于通道间的串扰也能提供一定的补偿效果,对于信号完整性的提升用处很大。

CTLE的实现方法和FIR滤波器有点像,实现的是一个近似带通滤波器的效果。下图是一组典型的CTLE滤波器,低频衰减大,而高频衰减小。这个滤波曲线,和传输链路的损耗正好形成互补(传输链路插入损耗是低频衰减小,而高频衰减大)。在接收端,实现了不同频率间均匀的总体损耗,从而降低了ISI抖动。CTLE和DFE/FFE不同,它不依赖参考时钟,在连续时间域上对信号进行均衡;而DFE/FFE是数字域上的均衡,必须要先有参考时钟,来区分不同的bit,才能进行均衡。接收端常常使用CTLE和DFE的组合,先用CTLE打开近乎闭合的眼图,恢复出时钟,再用DFE进一步均衡补偿。

c31933e6-2fa2-11ef-a4c8-92fbcf53809c.png

图21:典型的CTLE均衡类似于带通滤波器

链路损耗与均衡技术的综合考虑

设计工程师为了解决ISI问题,常常需要在链路损耗和均衡技术之间做出综合考虑。泰克的SDLA软件可以模拟发送端的Tx EQ和接收端的Rx EQ,还能模拟传输链路的不同损耗。

c35d3afa-2fa2-11ef-a4c8-92fbcf53809c.png

图22:SDLA软件支持发送端、接收端均衡,以及链路嵌入/去嵌模拟

让你在产品设计的初期,就能预估链路的ISI抖动,探索和尝试最佳的均衡组合以降低ISI抖动,大幅减少产品研发的时间。

c3f1835e-2fa2-11ef-a4c8-92fbcf53809c.jpg

图23:发送端眼图,通过SDLA通道嵌入得到的接收端眼图,通过SDLA接收机均衡得到的最终眼图

将您的灵感变为现实

我们提供专业的测量洞见信息,旨在帮助您提高绩效以及将各种可能性转化为现实。

泰克设计和制造能够帮助您测试和测量各种解决方案,从而突破复杂性的层层壁垒,加快您的全局创新步伐。我们携手共进,一定能够帮助各级工程师更方便、更快速、更准确地创造和实现技术进步。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 示波器
    +关注

    关注

    112

    文章

    5971

    浏览量

    182562
  • 高速信号
    +关注

    关注

    1

    文章

    201

    浏览量

    17640
  • 泰克科技
    +关注

    关注

    2

    文章

    162

    浏览量

    18977

原文标题:【做信号链,你需要了解的高速信号知识(三)】高速的挑战 – 传输链路的损耗和均衡

文章出处:【微信号:泰克科技,微信公众号:泰克科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    JESD204B 串行均衡器优化

    `描述采用均衡技术可以有效地补偿数据转换器的 JESD204B 高速串行接口中的信道损耗。此参考设计采用了 ADC16DX370 双 16 位 370 MSPS 模数转换器 (ADC),该转换器利用
    发表于 05-11 10:40

    Narda-Miteq 光纤技术

    。最近,这些链接被广泛应用于建筑物和办公室校园环境中,以分发蜂窝信号,而不会产生相位失真、信号丢失和EMI的有害影响。由于光纤的最小群延迟和低
    发表于 07-03 10:13

    12Gbps 4通道SAS-3扩展器含设计文件

    描述此参考设计使用可配置的均衡、去加重和输出电压来扩大高速 SAS-3 数据路径的距离和损耗预算。它通过 miniSAS-HD 接口支持
    发表于 12-19 14:23

    高速信号编码8B/10B

    作者:黄刚前面文章说过,在高速中导致接收端眼图闭合的原因,很大部分并不是由于高频的损耗太大了,而是由于高低频的损耗差异过大,导致码间干扰
    发表于 07-19 07:45

    浅析均衡器CTLE

    作者:黄刚 CTLE是什么?上篇文章也提到了,直白的翻译为连续时间线性均衡。它是在接收端芯片上的一种技术。之前也提到了,CTLE的作用可以在传输损耗较大的
    发表于 07-23 06:50

    PCIe 3.0/4.0的均衡的工作原理

    动态均衡技术,在spec中被称作“Link Equalizati on”(均衡,简称为LEQ)。本文理论篇主要介绍PCIe 3.0/4.0的
    发表于 11-25 06:19

    Rx均衡的测试和调试

    接收端均衡测试(Rx LEQ)进入环回模式进行误码率测试
    发表于 12-02 06:49

    高速串行系统对信号的影响是什么?

    高速串行系统对信号的影响是什么?常用的补偿技术有哪些?
    发表于 06-10 06:20

    均衡的data信号!第一手DDR5仿真资料(下)

    各种均衡,我们在之前的文章(很多篇文章)都给大家介绍过很多了。其实总结来说就是由于高速信号达到一定的速率后,本身的衰减会急剧增大,另外由
    发表于 08-27 16:39

    时钟抖动对高速性能的影响

    本文介绍时钟抖动对高速性能的影响。我们将重点介绍抖动预算基础。 用于在更远距离对日益增长的海量数据进行传输的一些标准不断出现。来自各行业的工程师们组成了各种委员会和标准机构,根据其
    发表于 11-23 06:59

    及空间无线传播损耗计算

    及空间无线传播损耗计算预算上行和下行都有
    发表于 12-05 14:57 140次下载
    <b class='flag-5'>链</b><b class='flag-5'>路</b>及空间无线传播<b class='flag-5'>损耗</b>计算

    高速PCB损耗性能的影响分析

    性能的影响强弱,探讨了如何降低高速PCB的插入损耗,可为高速PCB的选材和加工工艺设计提供参考。 关键词:高速电路板;高速材料;加工工艺;插
    的头像 发表于 11-23 16:39 9420次阅读
    <b class='flag-5'>高速</b>PCB<b class='flag-5'>损耗</b>性能的影响分析

    浅谈ODN损耗预算

    ODN路检测步骤中的总损耗预算。总损耗预算根据部署的PON类型,测试前应认真检查ODN网络的每个元件,ODN
    的头像 发表于 12-30 10:17 1302次阅读

    泰克科技深度解析高速信号均衡技术

    随着高速串行信号的数据速率的越来越高,如PCIE6.0的数据速率已经达到64GT/s,USB4.0 V2的信号速率已经达到80Gb/s。高速信号
    的头像 发表于 06-07 17:27 1109次阅读
    泰克科技深度解析<b class='flag-5'>高速</b><b class='flag-5'>信号</b><b class='flag-5'>均衡</b>技术

    光纤损耗,应变温度还能测量吗?

    当光纤存在光信号损耗时会影响光纤传感测试,在一些光纤传感测试工况中,光纤中不可避免存在宏
    的头像 发表于 04-07 15:14 447次阅读
    光纤<b class='flag-5'>链</b><b class='flag-5'>路</b>有<b class='flag-5'>损耗</b>,应变温度还能测量吗?