0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技针对主要代工厂提供丰富多样的UCIe IP解决方案

新思科技 来源:新思科技 2024-07-03 15:16 次阅读

如今,摩尔定律逐渐放缓,开发者凭借自身的聪明才智,探索到了一些突破物理极限的创新方法。Multi-Die设计便是其中之一,能够异构集成多个半导体芯片,提供更出色的带宽、性能和良率。而Multi-Die设计之所以成为可能,除了封装技术的进步之外,用于Die-to-Die连接的通用芯粒互连技术(UCIe)标准也是一大关键。

通过混合搭配来自不同供应商,甚至基于不同代工厂工艺节点的多个芯片或小芯片,芯片开发者可以灵活地针对特定目标功能,选择特定的芯片来满足需求。并非所有功能都需要采用最先进的节点,因此开发者可以在节省部分成本的同时,更轻松地调整芯片设计以适应不同的产品版本。UCIe IP使Die-to-Die连接实现了标准化,并使不同的芯片之间能够相互通信

此外,从单个供应商处采购IP有助于充分利用完整的芯片设计和验证流程,其中包含了适用于各种工艺技术的IP,即便设计中包含了多个供应商和代工厂工艺节点的芯片,也能保障协同工作。这种方法的优势还包括:

缩短设计时间,降低设计风险

提高结果质量

更快获得结果

新思科技提供了丰富多样的UCIe IP解决方案,针对主要代工厂及标准和先进封装进行了优化,并已在主要代工厂中发挥了上述优势。在本文中,我们将进一步讨论在单个封装中混合搭配芯片的好处,并探讨来自单个供应商且支持多个代工厂和多个节点的UCIe IP如何帮助开发者成功设计出芯片。

UCIe协议推动Multi-Die芯片的发展

Multi-Die设计持续普及,高带宽应用对此倍加青睐,这其中,UCIe提供的可靠保障功不可没。尽管越来越受到关注,但Multi-Die架构还是令很多人心存疑虑,毕竟相对而言,这还属于新鲜事物。相比于其他新出现的Die-to-Die规范,UCIe为Die-to-Die互连定义了完整的堆栈。得益于此,UCIe为互操作性和无缝连接提供了保障。此外,随着更多的芯片被集成到单个封装中,延迟也会相应增大。UCIe IP有助于维持原有的延迟,同时降低功耗并提高性能。UCIe规范在PHY的两侧之间设有冗余通道,确保了高可靠性,并支持通过这些额外通道进行修复。

开发者熟悉了某个供应商的IP后,就能够继续使用该供应商的其他IP解决方案,从而保持方法和流程的一致性。在不同节点上采用一组类似的IP相关产品还可以加快设计实施和验证过程。

新思科技熟知Multi-Die设计所带来的特有挑战,并致力于让设计过程变得更加轻松。新思科技UCIe IP中包含控制器、PHY和验证IP,已在众多代工厂工艺节点上成功设计出了芯片;同时,我们正在与代工厂合作伙伴展开合作,力求为更多工艺节点开发UCIe IP,以便让开发者能够灵活地发挥在单个封装中混合搭配异构芯片的优势。

格芯:新思科技和格芯携手合作,在格芯12LP和12LP+工艺技术上开发UCIe IP,助力汽车、人工智能物联网AIoT)及航空航天和政府应用发挥Multi-Die设计的能效和性能优势。

英特尔代工厂:英特尔与新思科技扩大合作,力求在英特尔先进工艺节点上实现业界领先的IP。此外还涉及针对英特尔先进工艺节点开发UCIe IP。

三星代工厂:新思科技与三星鼎力合作,提供了一系列新思科技IP组合。UCIe标准IP在三星SF5A工艺上的成功流片使得客户能够无缝转向Multi-Die设计。与此同时,新思科技和三星代工厂正在多个节点上开发UCIe标准IP和UCIe先进IP。

台积公司:新思科技与台积公司通力合作,在台积公司N3E和N5工艺技术上运用UCIe IP成功设计出芯片,支持先进封装技术,并且运行时的数据速率最高可达24Gbps。

制定UCIe标准

自2022年发布以来,UCIe标准采用率的持续增长,并且一直在不断发展和完善。虽然此前主要用作Die-to-Die通信规范,但UCIe有望成为一套更全面的小芯片规范,用于定义Die-to-Die接口的合规性,指导如何管理和控制小芯片,并就小芯片和Multi-Die设计的安全性做出规定。

作为UCIe联盟的成员,新思科技将与其他行业领先企业积极合作,共同推动UCIe标准的发展。凭借在IP开发及Multi-Die设计方面积累的专业知识,我们致力于推动Multi-Die概念走向成功的彼岸。Multi-Die设计为摩尔定律注入了新的活力,UCIe有望成为引领半导体行业发展的关键力量。

审核编辑:彭菁z

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 封装
    +关注

    关注

    127

    文章

    7990

    浏览量

    143329
  • 物联网
    +关注

    关注

    2913

    文章

    44915

    浏览量

    376333
  • 新思科技
    +关注

    关注

    5

    文章

    807

    浏览量

    50410
  • UCIe
    +关注

    关注

    0

    文章

    48

    浏览量

    1645

原文标题:想要在一个封装中混合搭配多个芯片?UCIe给出了答案

文章出处:【微信号:Synopsys_CN,微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    飞利浦将旗下MEMS代工厂Xiver出售,该厂为ASML光刻机提供组件

    近日,飞利浦已将其位于荷兰埃因霍温的 MEMS 晶圆厂和代工厂出售给一个荷兰投资者财团,交易金额不详。该代工厂为 ASML 光刻机等公司提供产品,并已更名为 Xiver。 该 MEMS 代工厂
    的头像 发表于 01-16 18:29 428次阅读

    思科技发布40G UCIe IP,加速多芯片系统设计

    思科技近日宣布了一项重大技术突破,正式推出全球领先的40G UCIe(Universal Chiplet Interconnect Express)IP全面解决方案。这一创新成果以每
    的头像 发表于 09-11 17:18 660次阅读

    思科技发布全球领先的40G UCIe IP,助力多芯片系统设计全面提速

    思科技40G UCIe IP 全面解决方案为高性能人工智能数据中心芯片中的芯片到芯片连接提供全球领先的带宽 摘要: 业界首个完整的 40G
    发表于 09-10 13:45 439次阅读

    工厂局域网设备IP冲突的解决方案

    工厂存在多品牌、多型号的新旧设备,每台设备的IP地址出厂前便被设定好IP地址,便有很大概率出现相同重复IP。 对此,物通博联提供基于网段隔离
    的头像 发表于 07-30 15:45 388次阅读
    <b class='flag-5'>工厂</b>局域网设备<b class='flag-5'>IP</b>冲突的<b class='flag-5'>解决方案</b>

    思科技PCIe 7.0验证IP(VIP)的特性

    在近期的博文《新思科技率先推出PCIe 7.0 IP解决方案,加速HPC和AI等万亿参数领域的芯片设计》中,新思科技宣布推出综合全面的PCIe Express Gen 7(PCIe 7
    的头像 发表于 07-24 10:11 818次阅读
    新<b class='flag-5'>思科</b>技PCIe 7.0验证<b class='flag-5'>IP</b>(VIP)的特性

    思科技携手英特尔推出可量产Multi-Die芯片设计解决方案

    思科技(Synopsys)近日宣布推出面向英特尔代工EMIB先进封装技术的可量产多裸晶芯片设计参考流程,该流程采用了Synopsys.ai EDA全面解决方案和新思科
    的头像 发表于 07-16 09:42 625次阅读

    思科技面向英特尔代工推出可量产的多裸晶芯片设计参考流程,加速芯片创新

    3DIC Compiler协同设计与分析解决方案结合新思科IP,加速英特尔代工EMIB技术的异构集成 摘要: 新思科技人工智能(AI)驱动
    发表于 07-09 13:42 819次阅读

    智慧工厂视频监控解决方案 OpenCV

    智能工厂视频监控解决方案以地区生态环境和工厂污染物为关键监控目标。智能工厂视频监控解决方案根据线上监控人工智能技术剖析,智能
    的头像 发表于 07-03 23:00 356次阅读
    智慧<b class='flag-5'>工厂</b>视频监控<b class='flag-5'>解决方案</b> OpenCV

    思科技推出业界首款PCIe 7.0 IP解决方案

    PCIe 7.0 IP解决方案,加速万亿参数领域的芯片设计 新思科技推出业界首款完整的PCIe 7.0 IP解决
    的头像 发表于 06-29 15:13 677次阅读

    思科技推出业界首款PCIe 7.0 IP解决方案

    思科技(Synopsys)近日宣布,推出业界首款完整的PCIe 7.0 IP解决方案,包括控制器、IDE安全模块、PHY和验证IP。该解决方案
    的头像 发表于 06-25 09:46 543次阅读

    2024年最新全球EMS代工厂50强(TOP 50)

    在科技产业中,EMS(ElectronicManufacturingServices,电子制造服务)代工厂扮演着至关重要的角色。它们为全球各地的品牌商提供从设计到生产、组装、测试到最终出货的全方位
    的头像 发表于 04-24 16:56 9318次阅读
    2024年最新全球EMS<b class='flag-5'>代工厂</b>50强(TOP 50)

    思科技与英特尔在UCIe互操作性测试进展

    英特尔的测试芯片Pike Creek由基于Intel 3技术制造的英特尔UCIe IP小芯片组成。它与采用台积电公司N3工艺制造的新思科UCIe
    的头像 发表于 04-18 14:22 818次阅读

    台湾代工厂加大支出,AI PC和服务器成主要驱动力

    产品相关的建厂和设备投资。   鸿海   先以龙头厂商鸿海精密来看,作为目前英伟达AI服务器系统的主要代工厂之一,其去年的资本支出达到1117亿新台币,同比增长14%,鸿海预计今年的资本支出将继续增长,维持连续四年增长的态势,且增幅甚至会高于去
    的头像 发表于 03-25 09:22 2878次阅读
    台湾<b class='flag-5'>代工厂</b>加大支出,AI PC和服务器成<b class='flag-5'>主要</b>驱动力

    思科技正式推出业界首个1.6T以太网IP整体解决方案

    思科技1.6T以太网IP整体解决方案现已上市并被多家客户用,与现有实现方案相比,其互连功耗最多可降低50%
    的头像 发表于 03-19 10:23 524次阅读

    和硕集团拟在印度设立PC代工厂,响应政策鼓励本土制造

    当前,中国台湾大型电子代工厂并未在印度设立PC产线,主要与该国的伟创力、本地厂商如Bhagwati、Dixon进行合作。此外,宏碁为争取商业订单,甚至已在印度租赁厂房自行生产桌面电脑,但若和硕能在当地设立PC代工厂,将成为中国台
    的头像 发表于 02-26 09:40 872次阅读