0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

英特尔代工合作伙伴为EMIB先进封装技术提供参考流程

looger123 来源:looger123 作者:looger123 2024-07-09 16:32 次阅读

在摩尔定律的旅程中,先进封装技术正发挥着越来越重要的作用,通过堆叠技术的创新,可以在单个设备中集成更多的晶体管。目前的大多数芯片都采用了异构架构设计,先进封装技术也让设备中采用不同制程技术、来自不同厂商、执行不同功能的芯粒能够在一起妥善工作,从而提高性能并降低功耗。

EMIB(嵌入式多芯片互连桥接)是英特尔的一种2.5D先进封装技术,支持把不同的芯片放在同一块平面上相互连接。传统的2.5D封装是在芯片和基板间的硅中介层上进行布线,EMIB则是通过一个嵌入基板内部的单独芯片完成互连。

wKgZomaM9bOAbjkJAAaF8rsD3c8495.png

作为一种高成本效益的方法,EMIB简化了设计流程,并带来了设计灵活性。EMIB技术已在英特尔自己的产品中得到了验证,如第四代英特尔®至强®处理器、至强6处理器和英特尔Stratix®10 FPGA。代工客户也对EMIB技术越来越感兴趣。

为了让客户能够利用这项技术,英特尔代工正积极与EDA和IP伙伴合作,确保他们的异构设计工具、流程、方法以及可重复使用的IP块都得到了充分的启用和资格认证。Ansys、Cadence、Siemens和Synopsys已宣布,为英特尔EMIB先进封装技术提供参考流程:

●Ansys正在与英特尔代工合作,以完成对EMIB技术热完整性、电源完整性和机械可靠性的签发验证,范围涵盖先进制程节点和不同的异构封装平台。

●Cadence宣布,完整的EMIB 2.5D封装流程,用于Intel 18A的数字和定制/模拟流程,以及用于Intel 18A的设计IP均已可用。

●Siemens宣布将向英特尔代工客户开放EMIB参考流程,此前,Siemens还宣布了面向Intel 16、Intel 3和Intel 18A节点的Solido™模拟套件验证。

●Synopsys宣布为英特尔代工的EMIB先进封装技术提供AI驱动的多芯片参考流程,以加速多芯片产品的设计开发。

IP和EDA生态系统对任何代工业务都至关重要,英特尔代工一直在努力打造强大的代工生态系统,并将继续通过代工服务让客户能够更轻松、快速地优化、制造和组装其SOC(系统级芯片)设计,同时为其设计人员提供经过验证的EDA工具、设计流程和IP组合,以实现硅通孔封装设计。

在AI时代,芯片架构越来越需要在单个封装中集成多个CPUGPU和NPU以满足性能要求。英特尔的系统级代工能够帮助客户在堆栈的每一层级进行创新,从而满足AI时代复杂的计算需求,加速推出下一代芯片产品。

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 英特尔
    +关注

    关注

    60

    文章

    9811

    浏览量

    171046
  • 封装
    +关注

    关注

    126

    文章

    7637

    浏览量

    142416
  • EMIB
    +关注

    关注

    0

    文章

    12

    浏览量

    3899
收藏 人收藏

    评论

    相关推荐

    四家公司英特尔EMIB先进封装技术提供参考流程

    在摩尔定律的旅程中,先进封装技术正发挥着越来越重要的作用,通过堆叠技术的创新,可以在单个设备中集成更多的晶体管。目前的大多数芯片都采用了异构架构设计,
    的头像 发表于 08-16 15:20 502次阅读

    新思科技面向英特尔代工推出可量产的多裸晶芯片设计参考流程,加速芯片创新

    英特尔代工(Intel Foundry)的EMIB先进封装技术,可提升异构集成的结果质量; 新思
    发表于 07-09 13:42 737次阅读

    英特尔携手日企加码先进封装技术

    英特尔公司近日在半导体技术领域再有大动作,加码先进封装技术,并与14家日本企业达成深度合作。此次
    的头像 发表于 06-11 09:43 337次阅读

    Cadence与Intel代工合作通过EMIB封装技术实现异构集成

    Cadence 与 Intel 代工合作开发并验证了一项集成的先进封装流程。该流程能利用嵌入式
    的头像 发表于 03-11 11:48 695次阅读

    Ansys和英特尔代工合作开发多物理场签核解决方案

    Ansys携手英特尔代工,共同打造2.5D芯片先进封装技术的多物理场签核解决方案。此次合作,将借
    的头像 发表于 03-11 11:24 546次阅读

    新思科技与英特尔深化合作加速先进芯片设计

    近日,新思科技与英特尔宣布深化合作,共同加速先进芯片设计的步伐。据悉,新思科技的人工智能驱动的数字和模拟设计流程已经成功通过英特尔
    的头像 发表于 03-06 10:33 547次阅读

    英特尔首推面向AI时代的系统级代工

    英特尔宣布全新制程技术路线图、客户及生态伙伴合作,以实现2030年成全球第二大代工厂的目标。
    的头像 发表于 02-26 15:41 308次阅读
    <b class='flag-5'>英特尔</b>首推面向AI时代的系统级<b class='flag-5'>代工</b>

    英特尔首推面向AI时代的系统级代工英特尔代工

    英特尔首推面向AI时代的系统级代工——英特尔代工(Intel Foundry),在技术、韧性和可持续性方面均处于领先地位。
    的头像 发表于 02-25 10:38 450次阅读
    <b class='flag-5'>英特尔</b>首推面向AI时代的系统级<b class='flag-5'>代工</b>—<b class='flag-5'>英特尔</b><b class='flag-5'>代工</b>

    英特尔推出面向AI时代的系统级代工,并更新制程技术路线图

    英特尔公司近日宣布,将推出全新的系统级代工服务——英特尔代工(Intel Foundry),以满足AI时代对先进制程
    的头像 发表于 02-23 18:23 1423次阅读

    Sarcina Technology加入英特尔联盟

    来源:Silicon Semiconductor 《半导体芯科技》编译 Sarcina Technology是一家致力于提供领先的特定应用高级封装服务(ASAP)的公司,加入了英特尔代工
    的头像 发表于 02-05 12:05 333次阅读

    英特尔实现先进半导体封装技术芯片的大规模生产

    当前,由于整个半导体产业步入将多个‘芯粒’(Chiplets)整合于单一封装的新世代,芬柯斯(Foveros)与 EMIB(嵌入式多芯片互联桥接)等英特尔先进
    的头像 发表于 01-25 14:47 637次阅读

    英特尔实现3D先进封装技术的大规模量产

    英特尔宣布已实现基于业界领先的半导体封装解决方案的大规模生产,其中包括英特尔突破性的3D封装技术Foveros,该
    的头像 发表于 01-25 14:24 243次阅读

    制程架构并驾齐驱,软件硬件双核驱动 英特尔携手合作伙伴兑现AI PC承诺

    处理器及其打造的AI PC,以及英特尔与操作系统厂商、独立软件开发商独立硬件开发商等合作伙伴在PC软硬件方面的创新,进行了更加深入和细致的分享。        英特尔执行副总裁兼客户端计算事业部总经理
    的头像 发表于 01-10 11:11 284次阅读
    制程架构并驾齐驱,软件硬件双核驱动 <b class='flag-5'>英特尔</b>携手<b class='flag-5'>合作伙伴</b>兑现AI PC承诺

    Valens与英特尔合作开发下一代A-PHY产品

    Valens与英特尔代工服务部门共同宣布,英特尔代工服务部门将利用其先进的制程技术,生产Vale
    的头像 发表于 01-09 14:30 542次阅读

    英特尔2月21日发布新工艺路线图,或将引入RibbonFET环栅晶体管 

    英特尔对此次活动的定位如下: “诚挚邀请您倾听英特尔高层精英、技术专才以及各方合作伙伴深度解读我们的战略布局、卓越工艺技术、尖端
    的头像 发表于 01-05 09:40 619次阅读