0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

扇入型和扇出型晶圆级封装的区别

长电科技 来源:长电科技 2024-07-19 17:56 次阅读

晶圆级封装是一种先进的半导体封装技术,被广泛应用在存储器、传感器电源管理等对尺寸和成本要求较高的领域中。在这些领域中,这种技术能够满足现代对电子设备的小型化、多功能、低成本需求,为半导体制造商提供了创新的解决方案,更好地应对市场的需求和挑战。

晶圆级封装技术有两种不同的封装方式,一种是扇入型封装,一种是扇出型封装。下面我们就来深入探讨一下这两种不同封装方式的特点和对应的封装工艺。

扇入型晶圆级封装(FIWLP)

小尺寸芯片的互联

直接在晶圆上进行大部分或全部的封装、测试程序,然后再进行安装焊球并切割,从而产出一颗颗的IC成品单元。该种方式适用于I/O数量相对较少的芯片,因为其空间受限于芯片尺寸,相对来说减少了工艺成本。

工艺流程

从晶圆代工厂(Foundry)生产完成的晶圆(Wafer)经过测试后进入生产线

为了将晶圆上的接口(I/O)引出至方便焊接的位置,在晶圆上通过金属布线工艺制作再布线层(RDL)

为使芯片成品更轻薄,对晶圆进行减薄加工

之后在再布线层(RDL)所连接的金属焊盘上进行植球,方便后续芯片在印刷电路板(PCB)上的焊接,最后将晶圆进行切割,以得到独立的芯片

芯片产品通过最终测试后,即可出厂成为芯片成品

扇出型晶圆级封装(FOWLP)

高性能芯片的扩展

扇出型晶圆级封装技术无需使用中介层或硅通孔(TSV),即可实现外形尺寸更小芯片的封装异构集成。在扇出型晶圆级封装技术的加持下,具有成千上万I/O点的半导体器件可通过两到五微米间隔线实现无缝连接,从而使互连密度最大化。

工艺流程

从晶圆代工厂(Foundry)生产完成的晶圆(Wafer)经过测试后进入生产线类似传统封装,扇出型封装第一步也需要将来料晶圆切割成为裸晶。

扇出型封装的主要特点是将切割后的裸晶组合成为重构晶圆,与来料晶圆相比,重构晶圆上裸晶之间的距离相对更大,因此方便构造单位面积更大,输入输出(I/O)更多的芯片成品。

塑封、去除载片:完成重构晶圆的贴片后,对重构晶圆进行塑封以固定和保护裸晶。然后将重构晶圆载片移除,从而将裸晶对外的输入输出接口(I/O)露出。

制作再布线层:为了将裸晶上的接口(I/O)引出至方便焊接的位置,在晶圆上通过金属布线工艺制作再布线层(RDL)。

晶圆减薄:为使芯片成品更轻薄,对晶圆进行减薄加工。

植球:在再布线层(RDL)所连接的金属焊盘上进行植球,方便后续芯片在印刷电路板(PCB)上的焊接。

晶圆切割、芯片成品:最后将重构晶圆进行切割,以得到独立的芯片。

随着技术的发展,这两种晶圆级封装方式也在不断创新和优化,以满足日益增长的性能和市场需求。长电科技在提供全方位的晶圆级技术解决方案平台方面处于行业领先地位,提供的解决方案包括扇入型晶圆级封装(FIWLP)、扇出型晶圆级封装(FOWLP)、集成无源器件(IPD)、硅通孔(TSV)、包封芯片封装(ECP)、射频识别(RFID)。

长电科技是全球领先的集成电路制造和技术服务提供商,提供全方位的芯片成品制造一站式服务,包括集成电路的系统集成、设计仿真、技术开发、产品认证、晶圆中测、晶圆级中道封装测试、系统级封装测试、芯片成品测试并可向世界各地的半导体客户提供直运服务。

通过高集成度的晶圆级(WLP)、2.5D/3D、系统级(SiP)封装技术和高性能的倒装芯片和引线互联封装技术,长电科技的产品、服务和技术涵盖了主流集成电路系统应用,包括网络通讯、移动终端、高性能计算、车载电子、大数据存储、人工智能物联网工业智造等领域。长电科技在中国、韩国和新加坡设有六大生产基地和两大研发中心,在20多个国家和地区设有业务机构,可与全球客户进行紧密的技术合作并提供高效的产业链支持。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    450

    文章

    49631

    浏览量

    417106
  • 半导体
    +关注

    关注

    334

    文章

    26311

    浏览量

    209940
  • 封装技术
    +关注

    关注

    12

    文章

    523

    浏览量

    67911
  • 晶圆级封装
    +关注

    关注

    5

    文章

    33

    浏览量

    11496

原文标题:科普进阶 | 扇入型和扇出型晶圆级封装有什么不同?

文章出处:【微信号:gh_0837f8870e15,微信公众号:长电科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    扇出封装封装可靠性问题与思考

    在 FOWLP 中存在两个重要概念, 即扇出封装
    的头像 发表于 04-07 08:41 1381次阅读
    <b class='flag-5'>扇出</b><b class='flag-5'>型</b><b class='flag-5'>封装</b><b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>可靠性问题与思考

    一文详解扇出封装技术

    扇出封装技术采取在芯片尺寸以外的区域做I/O接点的布线设计,提高I/O接点数量。采用RD
    发表于 09-25 09:38 1368次阅读
    一文详解<b class='flag-5'>扇出</b><b class='flag-5'>型</b><b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>技术

    封装的基本流程

    介绍了封装的基本流程。本篇文章将侧重介绍不同
    的头像 发表于 11-08 09:20 8076次阅读
    <b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>的基本流程

    解析扇入封装扇出封装区别

    扇出封装一般是指,/面板
    的头像 发表于 11-27 16:02 9650次阅读
    解析<b class='flag-5'>扇入</b><b class='flag-5'>型</b><b class='flag-5'>封装</b>和<b class='flag-5'>扇出</b><b class='flag-5'>型</b><b class='flag-5'>封装</b>的<b class='flag-5'>区别</b>

    用于扇出封装的铜电沉积

      随着集成电路设计师将更复杂的功能嵌入更狭小的空间,异构集成包括器件的3D堆叠已成为混合与连接各种功能技术的一种更为实用且经济的方式。作为异构集成平台之一,高密度扇出
    发表于 07-07 11:04

    iPhone7采用的扇出封装技术是什么?

    传苹果在2016年秋天即将推出的新款智能手机iPhone 7(暂订)上,将搭载采用扇出
    发表于 05-06 17:59 4674次阅读

    扇出封装能否延续摩尔定律

     摩尔定律在工艺制程方面已是强弩之末,此时先进的封装技术拿起了接力棒。扇出
    发表于 11-12 16:55 856次阅读

    FuzionSC提升扇出封装的工艺产量

    扇出封装最大的优势,就是令具有成千上万I/O点的半导体器件,通过二到五微米间隔线实现无缝
    的头像 发表于 03-23 14:02 2052次阅读

    扇入封装是什么?

    封装技术可定义为:直接在上进行大部分或全部的封装
    发表于 07-10 11:23 1612次阅读

    三星电子已加紧布局扇出(FO)封装领域

    据业内人士透露,三星电子已加紧布局扇出(FO)封装领域,并计划在日本设立相关生产线。
    的头像 发表于 04-10 09:06 1727次阅读

    激光解键合在扇出封装中的应用

    来源;《半导体芯科技》杂志 作者:黄泰源、罗长诚、钟兴进,广东鸿浩半导体设备有限公司 摘要 扇出封装广泛应用于手机、车载等电子产品上。
    的头像 发表于 04-28 17:44 1543次阅读
    激光解键合在<b class='flag-5'>扇出</b><b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>中的应用

    半导体后端工艺:封装工艺(上)

    封装是指切割前的工艺。
    的头像 发表于 10-18 09:31 2511次阅读
    半导体后端工艺:<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>工艺(上)

    扇出封装技术的优势分析

    扇出封装技术的优势在于能够利用高密度布线制造工艺,形成功率损耗更低、功能性更强的芯片
    发表于 10-25 15:16 645次阅读
    <b class='flag-5'>扇出</b><b class='flag-5'>型</b><b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>技术的优势分析

    一文看懂封装

    分为扇入芯片封装(Fan-In WLCSP)和扇出
    的头像 发表于 03-05 08:42 1011次阅读
    一文看懂<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>

    详解不同封装的工艺流程

    在本系列第七篇文章中,介绍了封装的基本流程。本篇文章将侧重介绍不同
    的头像 发表于 08-21 15:10 665次阅读
    详解不同<b class='flag-5'>晶</b><b class='flag-5'>圆</b><b class='flag-5'>级</b><b class='flag-5'>封装</b>的工艺流程