0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高速信号的定义和仿真验证分析

巨霖 来源:巨霖 2024-07-23 11:37 次阅读

高速信号的定义

数字电路中,高速信号通常指的是指在超过信号传输线上限频率时会发生失真、波形变形或者数据丢失的信号。这种高速信号的频率通常超过几十兆赫兹,甚至可以达到几个G赫兹。对于高速信号的传输,传统的数字逻辑设计已经不能满足需求,因此需要深入了解高速信号传输的方式和原理,此文不对此做详细的介绍。

以下几种针对高速信号的定义,在某种意义上都具有合理性,比如:

A.当信号的上升时间小于6倍信号的传输延时是高速信号

B.当频率大于50MHZ的信号是高速信号

C.当信号的边沿时间小于100PS的时候被认为是高速信号

D.考虑趋肤效应和电离损耗带来的影响时的信号是高速信号

以上不同的应用场景都可以作为高速信号的判别标准,此文我们重点讨论一下A场景:上升时间小于6倍信号传输延时。传输延时按照信号的总长度除以信号传播速度进行计算,信号传播速度约等于6mil/ps。信号的上升时间一般可以通过IBIS模型或是数据手册获取(通常信号的上升时间取电平幅度值从10%上升到90%的时间范围,在IBIS模型中给出的上升时间取的是电平幅度变化值的20~80%)。对于上升时间和传播时延可参考如下图:

wKgaomafJaeAZ-QhAADIKnWCXGc080.jpg

SIDesigner 验证分析

在这里我们用巨霖科技的软件工具SIDesigner设计了两个小案例,利用最常见的阻抗不匹配产生反射,并查看反射造成的影响来验证场景A的说法。

验证一:相同的上升沿下降沿时间,不同的传输时延(传输距离不同)

当信号的边沿时间都是100ps,传输时延分别设置为10P和100P,传输延时是10ps,10(传输延时)*6<100(信号边沿时间),因此此信号线不属于高速信号。传输延时是100ps,100(传输延时)*6>100(信号边沿时间),此信号线属于高速信号。

wKgZomafJaeAbuE5AADhU1NKRQg389.jpg

分别查看net7和net8两个观测点,观测这两路波形。可以清楚的判别出,当波形7不作为高速信号考虑的时候,波形方正,阻抗带来的影响并没有表现出来。而作为高速信号的波形8,波形波动较大,看来阻抗不匹配带来了恶劣的影响。

wKgZomafJaeACxH_AADl76-CAME222.jpg

验证二:同等传输时延(传输距离),不同的信号上升沿下降沿时间

我们将两组走线的传输延时调节为100PS (约长度为600mil的传输线),不同之处在于,作为对比的net15和net16两个信号的边沿上升时间分别为100ps与1000ps。同样根据我们的计算公式,对于net15信号:1006>100,满足高速信号的定义。对于net16信号:1006<1000,不满足高速信号的定义。

wKgaomafJaeAVj52AAElGBBOtuY251.jpg

看上图结果也是和理论值相吻合的,满足高速信号定义的net15,阻抗不匹配带来明显反射。不满足高速信号定义的net16,信号受到的影响很小,波形无大的失真。

wKgZomafJaeAf7U0AAENhHtYBng039.jpg

结论总结:

判断是否属于高速信号,使用的是边沿时间,而不是更为大家接受的频率。这是因为高频不一定等于高速,同样,低频信号也不能完全忽略它不会产生信号完整性的问题。比如一个30MHZ的信号,如果其上升沿非常陡峭,达到了我们关于高速信号的定义,一样需要注意其信号完整性的问题。

当一个信号不满足高速信号的定义时,很多引起信号质量问题的因素都可以忽略。这也是为什么在早期的电路中没有信号完整性这个概念,早期的器件由于生产工艺等多种原因,决定了信号的边沿上升时间缓慢,达不到需要考虑传输线效应的地步。

之所以一再强调边沿时间,是由于信号中的低频分量主要影响信号的幅度,而高频分量影响边沿。一个信号的边沿越陡峭,其含有的高频分量也就越多。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 数字电路
    +关注

    关注

    193

    文章

    1577

    浏览量

    80172
  • 高速信号
    +关注

    关注

    1

    文章

    214

    浏览量

    17648
  • 仿真验证
    +关注

    关注

    0

    文章

    25

    浏览量

    8113

原文标题:高速信号简介及仿真验证分析

文章出处:【微信号:巨霖,微信公众号:巨霖】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    高速电路信号完整性分析与设计—信号完整性仿真

    高速电路信号完整性分析与设计—信号完整性仿真仿真中有两类信号
    发表于 09-12 10:31

    【转帖】PCB仿真分析解决方案

    `随着PCB高速信号设计越发普遍,电子电路的设计越发面临信号完整性、电源完整性、热、电磁兼容等问题挑战。在设计中引入仿真验证手段,将大大提升
    发表于 02-13 13:57

    【转载】Allegro SI 高速信号完整性仿真连载之二(附详细流程)

    、钻孔数据文件。 后仿真验证信号完整性(SI)后仿真,电源完整性(PI)后仿真,电磁兼容性(EMI)后
    发表于 11-19 19:14

    为什么说现在具备高速信号仿真知识非常重要?

    设计成败的关键,也是“攻城狮”毕生的修行。而借助仿真工具进行信号完整性的分析和预测,并通过准确有效的测试测量工具进行验证和调试已经是公认的重要设计
    发表于 11-22 14:35

    为什么说现在具备高速信号仿真知识非常重要?

    设计成败的关键,也是“攻城狮”毕生的修行。而借助仿真工具进行信号完整性的分析和预测,并通过准确有效的测试测量工具进行验证和调试已经是公认的重要设计
    发表于 12-06 13:50

    仿真小技巧~高速信号如何选择走线层?

    简述和实例简述优化分析7. Cadence17.4系列课程-L7:CMS® Libstudio 电子设计资源库管理介绍和演示 高速仿真信号课程推荐李增《
    发表于 03-09 10:57

    【论文】基于信号完整性分析高速PCB仿真与设计_曾爱凤

    本文针对以上问题对本人设计的主板PCB的高速信号基本噪声,高速内存时序和电源分配系统噪声进行分析和设计;采用软件仿真的方法对问题进行
    发表于 08-04 10:02

    高速电路信号完整性分析与设计—信号完整性仿真

    高速电路信号完整性分析与设计—信号完整性仿真:仿真信号
    发表于 10-06 11:19 0次下载

    PCB中过孔对高速信号传输的影响

    分析了过孔的等效模型以及其长度、直径变化对高频信号的影响,采用Ansoft HFSS对其仿真验证,提出在高速PCB设计中具有指导作用的建议。
    发表于 01-16 16:24 56次下载
    PCB中过孔对<b class='flag-5'>高速</b><b class='flag-5'>信号</b>传输的影响

    高速信号完整性测试和验证技术

    高速信号完整性测试和验证技术
    发表于 01-14 02:53 25次下载

    高速 PCB 信号完整性仿真分析.pdf

    高速 PCB 信号完整性仿真分析.pdf
    发表于 05-07 14:52 50次下载

    PADS分析工具可以进行仿真验证的原因分析

    了解 PADS 分析工具如何通过设计仿真,识别电路的关键区域。我们将考察如何分析并快速实现信号与电源完整性,并找出 PADS 最适合用于桌面仿真
    的头像 发表于 05-16 06:25 1.1w次阅读
    PADS<b class='flag-5'>分析</b>工具可以进行<b class='flag-5'>仿真</b>和<b class='flag-5'>验证</b>的原因<b class='flag-5'>分析</b>

    看待高速信号的不同定义

    切换有用信号来传输准确的信息。 让我们尝试找出如何确定高速信号。从信号完整性专家的角度来看,它与 常规电信号有何不同。
    的头像 发表于 10-12 20:42 2616次阅读
    看待<b class='flag-5'>高速</b><b class='flag-5'>信号</b>的不同<b class='flag-5'>定义</b>

    高速电路信号完整性分析与设计—信号完整性仿真

    高速电路信号完整性分析与设计—信号完整性仿真
    发表于 02-10 17:29 0次下载

    高速电路板设计与仿真--信号与电源完整性分析.zip

    高速电路板设计与仿真--信号与电源完整性分析
    发表于 12-30 09:22 89次下载