0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

DDR4的单、双DIE兼容,不做仿真行不行?

edadoc 来源:edadoc 作者:edadoc 2024-08-05 17:04 次阅读

高速先生成员--姜杰

地址信号一驱五的DDR4拓扑很常见,可是,一驱五拓扑还要求单DIE、双DIE颗粒兼容的你有见过吗?

案例开讲之前,先简单介绍下DIE,英语学的好的同学都知道这个词的意思不太吉利,不过,芯片设计领域的DIE(裸晶)是另外一个意思,它通常指的是芯片内部一个单独的晶圆区域,包含了芯片的一个或一组完整功能单元,大致可以理解为去掉了封装和引脚的芯片。芯片根据功能和规模由一个或多个DIE构成。

wKgaomawlX-ANeFBAAAtsOxi4pc395.jpg

了解了芯片DIE的概念,相信各位已经能意识到我们这个案例兼容双DIE颗粒的难度了,没错,相比于单DIE方案,双DIE方案相当于接收端数量直接翻番,信号路径更加复杂,负载也更重,信号质量的恶化基本可以预见。

wKgZomawlYCAI1b7AABfysDy1JI381.jpg

让高速先生略感欣慰的是,客户也认可双DIE颗粒的实现难度,因此,可以在保证单DIE颗粒3200Mbps速率的基础上,再考虑兼容双DIE颗粒。

遇到如此善解人意的客户,高速先生丝毫没有放松,首先对一驱五拓扑的单DIE颗粒方案进行优化。熟悉高速先生文章的同学一定还记得,对于一驱多Clamshell拓扑而言,反射会在靠近主控芯片处的近端颗粒处积累,因此,我们会重点关注信号质量较差的近端颗粒。原始眼图确实不尽如人意,无论是信号质量还是时序,都满足不了协议要求。

wKgaomawlYGAKyAdAAEjvy0A-MQ210.jpg

通过对PCB设计进行一系列的优化,近端信号质量大有改善。

wKgZomawlYKAEfGxAADza16A1jg321.jpg

不得不说,眼见信号质量由坏变好,高速先生还是蛮有成就感的。只不过,愉悦的心情没有持续太久,因为很快就看到了当前设计上的双DIE颗粒仿真结果。和预期的一样,双DIE颗粒的信号质量惨不忍睹,连信号质量最好的远端颗粒都达不到有效眼高。

wKgaomawlYKASzFrAAE1DENX-zI321.jpg

不过,通过观察对比,还是能发现双DIE颗粒容性较大的特点,下面是单DIE方案的远端颗粒眼图,相比上图,信号的上升沿明显陡峭很多。

wKgZomawlYOANd_EAAD4CPj57Sc646.jpg

为了能更清楚的说明这个问题,高速先生分别在近端和远端对比了单、双DIE颗粒在相同激励下的信号上升时间。

wKgaomawlYSACX0sAABmRMmeeHc782.jpg

通过比较,我们可以得到两个信息:一是对于不同类型的颗粒,双DIE颗粒容性更强,对信号上升沿衰减更大;二是对于相同类型的颗粒,由于容性负载效应,远端颗粒的上升沿衰减比近端颗粒大。

接下来的事情就是针对双DIE颗粒的拓扑进行设计优化了。在仿真过程中,高速先生发现,适用于单DIE颗粒的端接电阻Rtt阻值,却未必能用在双DIE颗粒的方案上。比如,对于单DIE颗粒,Rtt 33.2ohm时信号质量优于Rtt 24.9ohm的情况;而对于双DIE颗粒,Rtt 24.9ohm时信号质量却比Rtt 33.2ohm时要好。

wKgZomawlYSAUzJWAACR3QCw9Tk580.jpg

关于端接电阻对DDR地址信号的影响,高速先生之前专门写过一篇文章,感兴趣的同学可以看看《端接电阻没选对,DDR颗粒白费?》

和以往的剧情不同,对于该案例的双DIE颗粒,虽然尝试了各种优化方法,最终也未能找到一个两全其美的兼容方案,客户无奈接受了双DIE颗粒需要降频的现实。

本案例一方面说明了没有万能的拓扑,同样的设计,不同DDR颗粒的结果可能不同;另一方面,从积极的角度来看,不同的主控芯片、不同的颗粒数量,对结果也都会有影响,所以,本案例无法实现并不代表其它案例的单、双DIE兼容无法达成。

回到本文题目的问题,相信大家已经有了答案。仿真不是万能的,比如这个案例中的双DIE方案;仿真也不是没有用,比如本案例中的单DIE方案,经过仿真优化才最终达到目标速率。总而言之一句话,道阻且长,仿真护航。

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 仿真
    +关注

    关注

    50

    文章

    3964

    浏览量

    132903
  • DDR4
    +关注

    关注

    12

    文章

    317

    浏览量

    40532
收藏 人收藏

    评论

    相关推荐

    DDR4时序参数介绍

    DDR4(Double Data Rate 4)时序参数是描述DDR4内存模块在执行读写操作时所需时间的一组关键参数,它们直接影响到内存的性能和稳定性。以下是对DDR4时序参数的详细解
    的头像 发表于 09-04 14:18 169次阅读

    什么是DDR4内存的工作频率

    DDR4内存的工作频率是指DDR4内存条在运行时所能达到的速度,它是衡量DDR4内存性能的一个重要指标。DDR4内存作为目前广泛使用的内存类型之一,其工作频率经历了从最初的低频率到当前
    的头像 发表于 09-04 12:45 188次阅读

    DDR4的主要参数

    DDR4(Double Data Rate 4)作为当前主流的计算机内存技术,相较于其前身DDR3,在性能、功耗、容量等多个方面都有了显著提升。
    的头像 发表于 09-04 12:43 234次阅读

    DDR4的结构和寻址方式

    DDR4DDR4-SDRAM,即第4DDR-SDRAM)作为当前电子系统架构中使用最为广泛的RAM存储器,其结构和寻址方式对于理解其高性能和存储容量至关重要。
    的头像 发表于 09-04 12:42 115次阅读

    DDR4寻址原理详解

    DDR4(Double Data Rate 4th Generation Synchronous Dynamic Random Access Memory,即第四代双倍速率同步动态随机存取存储器
    的头像 发表于 09-04 12:38 132次阅读

    DDR4内存频率最高多少

    DDR4内存频率的最高值是一个随着技术进步而不断演变的指标。目前,DDR4内存的频率已经取得了显著的提升,但具体到最高频率,则需要结合多个方面来讨论。
    的头像 发表于 09-04 12:37 243次阅读

    什么是DDR4内存模块

    DDR4内存模块是计算机内存技术的一项重要进步,它是Double Data Rate(双倍数据速率)第四代内存技术的具体实现形式。
    的头像 发表于 09-04 12:35 145次阅读

    DDR4时钟频率和速率的关系

    DDR4(第四代双倍数据率同步动态随机存取存储器)的时钟频率和速率之间存在着紧密的关系,这种关系对于理解DDR4内存的性能特性至关重要。以下将详细探讨DDR4时钟频率和速率之间的关系,包括它们如何相互影响、如何衡量以及在实际应用
    的头像 发表于 09-04 11:44 330次阅读

    DDR4的基本概念和特性

    DDR4,即第四代双倍数据率同步动态随机存取存储器(Double Data Rate Synchronous Dynamic Random Access Memory),是计算机内存技术的一个重要
    的头像 发表于 09-04 11:43 297次阅读

    DDR4DIE兼容不做仿真行不行

    高速先生成员--姜杰 地址信号一驱五的DDR4拓扑很常见,可是,一驱五拓扑还要求DIEDIE颗粒
    发表于 08-05 17:05

    DDR4信号完整性测试要求

    DDR5已经开始商用,但是有的产品还才开始使用DDR4。本文分享一些DDR4的测试内容。DDR4 和前代的 DDR3 相比, 它的速度大幅提
    的头像 发表于 01-08 09:18 1438次阅读
    <b class='flag-5'>DDR4</b>信号完整性测试要求

    PCB的DDR4布线指南和PCB的架构改进

    PCB的DDR4布线指南和PCB的架构改进
    的头像 发表于 12-07 15:15 2068次阅读

    DDR4DDR3内存都有哪些区别?

    DDR4DDR3内存都有哪些区别? 随着计算机的日益发展,内存也越来越重要。DDR3和DDR4是两种用于计算机内存的标准。随着DDR4内存
    的头像 发表于 10-30 09:22 9711次阅读

    ddr4 3200和3600差别大吗

     DDR4 3200和3600是内存模块的频率标准,表示其频率值,具有以下差异
    发表于 09-26 15:24 2.3w次阅读

    DDR4DDR3的不同之处 DDR4设计与仿真案例

    相对于DDR3, DDR4首先在外表上就有一些变化,比如DDR4将内存下部设计为中间稍微突出,边缘变矮的形状,在中央的高点和两端的低点以平滑曲线过渡,这样的设计可以保证金手指和内存插槽有足够的接触面
    发表于 09-19 14:49 2964次阅读
    <b class='flag-5'>DDR4</b>与<b class='flag-5'>DDR</b>3的不同之处 <b class='flag-5'>DDR4</b>设计与<b class='flag-5'>仿真</b>案例