0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

降低半导体金属线电阻的沉积和刻蚀技术

半导体芯科技SiSC 来源:半导体芯科技SiSC 作者:半导体芯科技SiS 2024-08-19 11:49 次阅读

作者:泛林集团 Semiverse Solutions 部门软件应用工程师 Timothy Yang 博士

01 介绍

铜的电阻率由其晶体结构、空隙体积、晶界和材料界面失配决定,并随尺寸缩小而显著提升。通常,铜线的制作流程是用沟槽刻蚀工艺在低介电二氧化硅里刻蚀沟槽图形,然后通过大马士革流程用铜填充沟槽。但这种方法会生出带有明显晶界和空隙的多晶结构,从而增加铜线电阻。为防止大马士革退火工艺中的铜扩散,此工艺还使用了高电阻率的氮化钽内衬材料。

我们可以使用物理气相沉积 (PVD) 以10至100电子伏特的高动能沉积铜,得到电阻低、密度高的单晶结构。但PVD的局限在于覆盖性比较差,且只能在平面上均匀沉积,不能用于填充深孔或沟槽(图1a)。

要得到独立的金属线,首先需要在平面上沉积均匀的铜层,随后用离子束进行物理刻蚀。铜与活性气体不产生挥发性化合物,因此不能使用反应离子刻蚀工艺。如果入射角非常高,离子束刻蚀 (IBE) 中产生的加速氩离子可以去除铜。但由于掩膜结构的遮挡效应,可刻蚀的区域将会受限。图1b展示了当掩膜垂直于入射离子束时的不可刻蚀区域(红色),这是由于掩膜遮挡导致的原子喷射路径受阻所造成的。当掩膜与离子路径平行时,所有未被掩盖的区域都能被刻蚀。因此,IBE仅限于刻蚀任意长度的线形掩膜。

wKgZombCwNOAZx2MAABVHjwx3qQ605.jpgwKgaombCwNSAPsmKAABRn_4GeDg948.jpg

02 工艺步骤与虚拟制造工艺

为了解沉积与刻蚀对线电阻的影响,我们使用SEMulator3D®可视性沉积和刻蚀功能模拟PVD和IBE工艺。借助SEMulator3D,我们使用30°分散角的可视性沉积工艺再现PVD,该流程准确模拟出轰击中喷射出的铜原子与氩离子的随机状态。同时,我们使用2°分散角与60°倾斜角的可视性刻蚀模拟出IBE,实现以较低的离子束发散反映网格加速离子的行为。两个模拟都将晶圆视为在工艺过程中自由旋转,并为适应IBE和PVD的局限之处,对其他工艺步骤进行了调整。图2展示了使用大马士革铜填充工艺(图2a)和PVD/IBE工艺(图2b)创建出的相同结构。为适应PVD/IBE的某些局限之处,并为所需的最终结构创建相同的形状,我们还加入了额外的工艺步骤。

wKgZombCwNSAYR-JAAC5e3QsVTk008.jpg

实验证明,即使存在这些局限,依然可以用PVD/IBE线制造出同等的16nm SRAM(静态随机存取存储器)电路单元。所有线路中段以上的金属层都在平面上制作,所以它优于FinFET(鳍式场效应晶体管)器件复杂的互连拓扑结构,是PVD/IBE金属线的可选方案。图3展示了每个金属层的独立结构,以及使用PVD/IBE制作三层金属FinFET结构的必要步骤。

wKgaombCwNiAaTN3AACzDc91Ymw056.jpgwKgZombCwNuAK0vsAAFa_UJgvS8870.jpg

图3a和b展示了每个金属层的独立结构,以及使用PVD/IBE创建三层金属FinFET结构的必要步骤。

l 图3a:左图展示成型的中段制程16nm FinFET结构,右图展示具有三个完整金属层的FinFET结构。中段制程之后表面是平坦的,铜PVD和IBE可以在该步骤进行。

l 图 3b:该图展示了用PVD/IBE制造每个金属层的步骤,并演示出在PVD和IBE存在局限的情况下为制造三个金属层探索工艺和集成路径的过程。每层都有相应配图分步解析制造流程,且都部分涉及柱状结构形成、铜PVD、化学机械抛光(CMP)、线与间隔的形成、氧化物填充、IBE刻蚀、原子层沉积 (ALD)、铜PVD及其他图示的独立工艺步骤。

为形成分隔开的金属线,需要制造间隔和台面充当绝缘阻挡层。磨平沉积物后,可以进行线和间隔的图形化,以及X或Y方向上的任意长度刻蚀,从而制造对应方向的线。在制造通孔时,可进行交叉刻蚀,避免X和Y方向的线掩膜交叉受到刻蚀。不需要通孔的区域则可在金属沉积前覆盖绝缘间隔结构。

03 电阻结果与结论

随后,我们测量了大马士革流程和PVD两种工艺下,最顶层金属到FinFET结构P和N沟道通孔的线电阻。图4展示P和N通道电阻测量的起点和终点(其他所有绝缘材料透明)。为弥补氮化钽内衬层和铜线间的接触电阻,计算铜电阻时我们考虑了电子的表面散射效应,离氮化钽界面越近,铜电阻率越高,电阻率的衰减长度设置为1nm。因为大马士革填充铜沉积预计不是全晶,所以铜的电阻率提升50%。PVD/IBE铜工艺不使用氮化钽内衬层,因此未应用指数衰减函数,并在此模型中使用了铜的体电阻率。图4包含大马士革流程与PVD的电阻率比较表格。

wKgaombCwNuAEHNvAADmbj1uPAQ749.jpg

图4展示了采用大马士革流程和PVD工艺的FinFET器件3D模型图,这些模型画出P和N沟道的电阻测量点。3D模型下方的表格比较了P和N沟道的大马士革和PVD电阻值。表格显示,相比大马士革沉积,使用IBE/PVD可降低67%的电阻。

从模型计算得出的电阻值表明,与传统的沟槽刻蚀+大马士革沉积方法相比,采用IBE/PVD制造方法可使电阻降低67%。这是因为IBE/PVD不需要氮化钽内衬层,且该过程中铜线电阻率较低。该结果表明,在金属线制造过程中,与大马士革填充相比,IBE/PVD可以降低电阻率,但代价是制造工艺更为复杂。

【近期会议】

10月30-31日,由宽禁带半导体国家工程研究中心主办的“化合物半导体先进技术及应用大会”将首次与大家在江苏·常州相见,邀您齐聚常州新城希尔顿酒店,解耦产业链市场布局!https://w.lwc.cn/s/uueAru

11月28-29日,“第二届半导体先进封测产业技术创新大会”将再次与各位相见于厦门,秉承“延续去年,创新今年”的思想,仍将由云天半导体与厦门大学联合主办,雅时国际商讯承办,邀您齐聚厦门·海沧融信华邑酒店共探行业发展!诚邀您报名参会:https://w.lwc.cn/s/n6FFne


声明:本网站部分文章转载自网络,转发仅为更大范围传播。 转载文章版权归原作者所有,如有异议,请联系我们修改或删除。联系邮箱:viviz@actintl.com.hk, 电话:0755-25988573

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 半导体
    +关注

    关注

    334

    文章

    27543

    浏览量

    220188
  • 刻蚀
    +关注

    关注

    2

    文章

    190

    浏览量

    13154
收藏 人收藏

    评论

    相关推荐

    深入剖析半导体湿法刻蚀过程中残留物形成的机理

    半导体湿法刻蚀过程中残留物的形成,其背后的机制涵盖了化学反应、表面交互作用以及侧壁防护等多个层面,下面是对这些机制的深入剖析: 化学反应层面 1 刻蚀剂与半导体材料的交互:湿法
    的头像 发表于 01-08 16:57 235次阅读

    半导体湿法刻蚀残留物的原理

    半导体湿法刻蚀残留物的原理涉及化学反应、表面反应、侧壁保护等多个方面。 以下是对半导体湿法刻蚀残留物原理的详细阐述: 化学反应 刻蚀剂与材料
    的头像 发表于 01-02 13:49 82次阅读

    【「大话芯片制造」阅读体验】+ 芯片制造过程和生产工艺

    保留半导体电路图。这一步骤需要借助液体、气体或等离子体等物质,通过湿法刻蚀或干法刻蚀等方法,精确去除选定的多余部分。 薄膜沉积将含有特定分子或原子单元的薄膜材料,通过一系列
    发表于 12-30 18:15

    半导体湿法和干法刻蚀

    什么是刻蚀刻蚀是指通过物理或化学方法对材料进行选择性的去除,从而实现设计的结构图形的一种技术。蚀刻是半导体制造及微纳加工工艺中相当重要的步骤,自1948年发明晶体管到现在,在微电子学
    的头像 发表于 12-20 16:03 266次阅读
    <b class='flag-5'>半导体</b>湿法和干法<b class='flag-5'>刻蚀</b>

    半导体湿法刻蚀设备加热器的作用

    其实在半导体湿法刻蚀整个设备中有一个比较重要部件,或许你是专业的,第一反应就是它。没错,加热器!但是也有不少刚入行,或者了解不深的人好奇,半导体湿法刻蚀设备加热器的作用是什么呢? 没错
    的头像 发表于 12-13 14:00 146次阅读

    晶圆表面温度对干法刻蚀的影响

    ,影响刻蚀速率和选择性。温度影响聚合物的沉积速率和稳定性,高温可使沉积层分解或减少,低温则会增加聚合物沉积。   选择性 :刻蚀材料和掩膜材
    的头像 发表于 12-03 10:48 406次阅读
    晶圆表面温度对干法<b class='flag-5'>刻蚀</b>的影响

    一文详解半导体薄膜沉积工艺

    半导体薄膜沉积工艺是现代微电子技术的重要组成部分。这些薄膜可以是金属、绝缘体或半导体材料,它们在芯片的各个层次中发挥着不同的作用,如导电、绝
    的头像 发表于 10-31 15:57 838次阅读
    一文详解<b class='flag-5'>半导体</b>薄膜<b class='flag-5'>沉积</b>工艺

    半导体干法刻蚀技术解析

    主要介绍几种常用于工业制备的刻蚀技术,其中包括离子束刻蚀(IBE)、反应离子刻蚀(RIE)、以及后来基于高密度等离子体反应离子的电子回旋共振等离子体
    的头像 发表于 10-18 15:20 672次阅读
    <b class='flag-5'>半导体</b>干法<b class='flag-5'>刻蚀</b><b class='flag-5'>技术</b>解析

    半导体制造过程解析

    在这篇文章中,我们将学习基本的半导体制造过程。为了将晶圆转化为半导体芯片,它需要经历一系列复杂的制造过程,包括氧化、光刻、刻蚀沉积、离子注入、金属
    的头像 发表于 10-16 14:52 737次阅读
    <b class='flag-5'>半导体</b>制造过程解析

    半导体靶材:推动半导体技术飞跃的核心力量

    半导体靶材是半导体材料制备过程中的重要原料,它们在薄膜沉积、物理气相沉积(PVD)、化学气相沉积(CVD)等多种
    的头像 发表于 09-02 11:43 672次阅读
    <b class='flag-5'>半导体</b>靶材:推动<b class='flag-5'>半导体</b><b class='flag-5'>技术</b>飞跃的核心力量

    金属导体电阻与什么无关

    金属导体电阻与其材料性质、形状、温度等因素有关,但与一些其他因素无关。下面将介绍金属导体电阻
    的头像 发表于 08-25 09:22 566次阅读

    降低半导体金属线电阻沉积刻蚀技术

    摘要 :使用SEMulator3D®可视性沉积刻蚀功能研究金属线制造工艺,实现电阻的大幅降低 作者:泛林集团 Semiverse Solu
    发表于 08-15 16:01 876次阅读
     <b class='flag-5'>降低</b><b class='flag-5'>半导体</b><b class='flag-5'>金属线</b><b class='flag-5'>电阻</b>的<b class='flag-5'>沉积</b>和<b class='flag-5'>刻蚀</b><b class='flag-5'>技术</b>

    通过工艺建模进行后段制程金属方案分析

    电阻率增加问题,半导体行业正在寻找替代铜的金属线材料。 l 在较小尺寸中,钌的性能优于铜和钴,因此是较有潜力的替代材料。 随着互连尺寸缩减,阻挡层占总体线体积的比例逐渐增大。因此,
    的头像 发表于 04-09 17:11 445次阅读
    通过工艺建模进行后段制程<b class='flag-5'>金属</b>方案分析

    流量控制器在半导体加工工艺化学气相沉积(CVD)的应用

    薄膜沉积是在半导体的主要衬底材料上镀一层膜。这层膜可以有各种各样的材料,比如绝缘化合物二氧化硅,半导体多晶硅、金属铜等。用来镀膜的这个设备就叫薄膜
    的头像 发表于 03-28 14:22 939次阅读
    流量控制器在<b class='flag-5'>半导体</b>加工工艺化学气相<b class='flag-5'>沉积</b>(CVD)的应用

    Stratacache Micro LED产线引入Lumiode背板沉积技术

    近日,美国知名数字标牌解决方案供应商Stratacache与半导体技术公司Lumiode达成战略合作,共同推动Micro LED技术的进一步发展。Stratacache计划将Lumiode的背板
    的头像 发表于 02-05 17:07 1113次阅读