0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

RISC-V+AI是大方向,国产芯片进展如何?

Felix分析 来源:电子发烧友 作者:吴子鹏 2024-08-27 00:25 次阅读

电子发烧友网报道(文/吴子鹏)截至2023年,RISC-V在主流应用中占比约30%,在主流市场年增长率超过40%,几乎用10年时间完成了Arm架构30年的历程。后续RISC-V架构该怎么走?产业界几乎都认为,AI是RISC-V芯片后续发展的重要方向之一。


此前,AI芯片新创公司Tenstorrent推出了高性能AI芯片Wormhole n150,这款基于RISC-V架构的高性能芯片引起了广泛的关注,主频虽然只有1GHz,但运行功率高达160W,可提供262 FP8 TFLOPS算力。另外,Tenstorrent还在板级融合了两颗Wormhole n150,打造了Wormhole n300 PCIe加速卡,算力可达466 FP8 TFLOPS,板载24 GB GDDR6,传输速率为576 GB/s。

在发展方向上,全球对于RISC-V+AI的认同是较为一致的,因此近一段时间以来,国内基于RISC-V架构的AI芯片也取得了积极的进展。在四届滴水湖中国RISC-V产业论坛上,今年推介的10款国产RSIC-V芯片里,有多款芯片是和AI相关的,且都有各自的特色。

双DIE互联的奕斯伟EIC7702X

刚刚提到了Tenstorrent基于两颗Wormhole n150打造了PCIe加速卡Wormhole n300,奕斯伟EIC7702X则是全球首款搭载64位RISC-V乱序执行CPU及自研高性能NPU的双DIE互联AI SoC。

EIC7702X将64位RISC-V多性能CPU与自研NPU结合,可提供39.9TOPS的AI计算性能,且支持FP16精度。EIC7702X搭载的GPU可提供高性能3D图形处理能力,丰富的接口资源包括USB 3.0/2.0、以太网RGMII、PCIE 3.0、I2CHDMI等。另外,奕斯伟EIC7702X具有高安全性,硬件加密引擎支持TEE、TRNG、RSA4096、ECDSA、AES、DES、HMAC、SM4、CRC32等算法

北京奕斯伟计算技术股份有限公司智能计算事业部交付中心长路向峰表示,EIC7702X支持全栈浮点计算,具有丰富的外围扩展接口,功能非常强大,能够满足AI PC和云计算环境中复杂的计算需求。

全球首款8核64位RISC-V AI CPU

在四届滴水湖中国RISC-V产业论坛上,进迭时空获得推荐的是该公司打造的全球首款8核64位RISC-V AI CPU——SpacemiT K1。

进迭时空SpacemiT Key Stone™ K1基于SpacemiTX60™Core智算核打造,这颗智算核是一款双发按序的多核多簇RISC-VRVA22处理器核,搭载256bitRISC-VVector1.0向量扩展及SpacemiTIME(IntegratedMatrix Extensions)智算扩展技术,专为边缘泛AI应用进行了优化设计。SpacemiTX60™Core有着强大的AI算力与 DSP能力,能够有效满足现代边缘计算设备对性能与功耗的双重需求,尤其适合对芯片的AI算力以及多媒体处理算力要求高的场景,适合应用在智能机器人、边缘智能计算、智能计算网关等场景。

基于SpacemiTX60™Core,SpacemiT Key Stone™ K1提供50KDMIPS CPU算力和2.0TOPSAI算力,单核CPU算力領先ARMA55 30%以上;全球首款支持RVA22 Profile、支持256bit RVV1.0标准的RISC-VCPU,提供2倍于Neon的SIMD并行处理算力。

进迭时空(杭州)科技有限公司品牌营销与公众关系总监段佳惠表示,SpacemiT Key Stone™ K1芯片的应用场景包括SBC、NAS、笔记本电脑、智能机器人、工业控制、边缘计算等。

除了SpacemiTX60™Core智算核,进迭时空还打造了一颗SpacemiTX100™高性能核,是一款4发射乱序的多核多簇RISC-VRVA23处理器核,面向服务器等高性能场景进行了全面优化,有着完整的高性能场景解决方案,适合应用在云计算CPU、云计算DPU、云端AI推理芯片主控、自动驾驶等场景。

RISC-V+AI后续怎么走?

当然,要想实现RISC-V+AI更好地落地,光有芯片还不够,生态也很重要。北京大学讲席教授、RISC-V国际基金会人工智能机器学习专委会主席谢涛表示,RISC-V+AI走“全开放”的道路,全世界一起来建生态。在基于RISC-V构建AI算力方向上会有两种主要模式:Integrated 模式(紧耦合)和Attached 模式(松耦合)。其中,Integrated 模式以 CPU主干为骨架,集成在CPU内部,共享 PC(program counter)、寄存器堆等流水线单元,只是在执行单元部分增加了矩阵或向量单元;Attached 模式外挂在 CPU上的,会有自己独立的流水线、寄存器堆、缓存等,属于“协处理器”,它可以接收来自一个或多个CPU的指令,异步地执行不同CPU提交过来的任务。

同时,谢涛指出,RISC-V国际基金会推标准是自底向上的,我们共同追求目标。推标准不是目的、是手段,推成标准之后各大国际开源主流社区,就自然地支持这项标准并更新迭代、自己维护。和英伟达CUDA生态不同,RISC-V不是一个排他的思路。比如,也有一些国际公司很看好Triton生态,为它壮大生态,在大烟囱下面做成了小烟囱,包括英伟达也是积极地支持Triton生态,大家合力将开源的Triton生态做大。

达摩院(上海)科技有限公司研发总监梁中书认为,硬件层面AI的算力必然会走向端用化,目前的支持当然还是在“核内”,是紧耦合的,RISC-V+相关AI加速器则是松耦合的。

结语

目前,国内外相关企业在基于RISC-V的AI芯片方面态度积极,进展也非常快。和我们原来预想的不同,产业界对于用通用RISC-V MCU替代通用ARM MCU的兴趣有限,特殊功能的RISC-V MCU取得了一定的成长。后续,RISC-V+AI将成为产业新的重点,在产业成长的过程中,不仅要有芯片,构建配套生态也是非常关键的。


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • RISC-V
    +关注

    关注

    44

    文章

    2227

    浏览量

    46000
收藏 人收藏

    评论

    相关推荐

    RISC-V,即将进入应用的爆发期

    RISC-V是一种开放标准指令集架构 (ISA),最初由加州大学伯克利分校的研究人员于2010年开发。业界称,这种开源特性为芯片设计者提供了极大的灵活性,可以根据具体需求定制AI加速器。 而A
    发表于 10-31 16:06

    RISC-V如何支持不同的AI和机器学习框架和库?

    RISC-V如何支持不同的AI和机器学习框架和库?还请坛友们多多指教一下。
    发表于 10-10 22:24

    万物智联时代,RISC-VAI的融合之路该如何走?

    人工智能与机器学习专委会主席谢涛发表了《万物智联时代RISC-V+AI之路》演讲,分析了RISC-VAI技术的结合及其发展路径探索。他在发言中,尽管国产
    的头像 发表于 08-31 08:06 560次阅读
    万物智联时代,<b class='flag-5'>RISC-V</b>与<b class='flag-5'>AI</b>的融合之路该如何走?

    通用MCU市场遇阻,RISC-V如何从垂直市场谋求发展?

    有很大的偏差。当前,已经初步取得成功的RISC-V企业基本是在垂直领域找到了市场空间,比如专注于蓝牙耳机和音频市场的中科蓝讯。   在第四届滴水湖中国RISC-V产业论坛上,获得推介的10款RISC-V
    的头像 发表于 08-28 00:25 3409次阅读

    RISC-V最重要的方向AI,但如何构建RISC-V+AI生态系统?

    普遍认为RISC-V+AI是未来的大方向。在第四届滴水湖中国RISC-V产业论坛上,圆桌论坛环节也着重聊到了RISC-V+AI这个话题。   随着A
    的头像 发表于 08-19 14:02 1096次阅读

    北京大学谢涛:基于RISC-V构建AI算力的优势和两种模式

    电子发烧友网报道(文/吴子鹏)第四届滴水湖中国RISC-V产业论坛上,北京大学讲席教授、RISC-V国际基金会人工智能与机器学习专委会主席谢涛教授进行了题为《万物智联时代的RISC-V+AI算力之路
    的头像 发表于 08-19 10:41 1079次阅读

    建设进展 | 全球首家 RISC-V 开源创新中心落地深圳

    RISC-V开源创新中心/建设进展芯片设计正走向开放,灵活、开源的RISC-V有望成为改变一切的芯片设计。”
    的头像 发表于 07-25 08:36 363次阅读
    建设<b class='flag-5'>进展</b> | 全球首家 <b class='flag-5'>RISC-V</b> 开源创新中心落地深圳

    科华数据携手希姆计算,推动国产RISC-V开源AI算力快速发展

    AI服务,满足各行各业对AI算力和AI解决方案的需求。同时,基于希姆计算的开源RISC-V算力平台,共同打造RISC-VAI生态。
    的头像 发表于 06-30 08:36 448次阅读
    科华数据携手希姆计算,推动<b class='flag-5'>国产</b><b class='flag-5'>RISC-V</b>开源<b class='flag-5'>AI</b>算力快速发展

    科华数据携手希姆计算,推动国产RISC-V开源AI算力快速发展

    AI服务,满足各行各业对AI算力和AI解决方案的需求。同时,基于希姆计算的开源RISC-V算力平台,共同打造RISC-VAI生态。
    的头像 发表于 06-26 08:36 494次阅读
    科华数据携手希姆计算,推动<b class='flag-5'>国产</b><b class='flag-5'>RISC-V</b>开源<b class='flag-5'>AI</b>算力快速发展

    国产RISC-V芯片性能稳定吗?

    想使用国产RISC-V架构的芯片做无人机投送快递的方案,可行性高吗?国产RISC-V MCU稳定么?
    发表于 05-20 15:43

    risc-v多核芯片AI方面的应用

    RISC-V多核芯片AI方面的应用主要体现在其低功耗、低成本、灵活可扩展以及能够更好地适应AI算法的不同需求等特点上。 首先,RISC-V
    发表于 04-28 09:20

    国产RISC-V MCU推荐

    高速PHY收发器(480Mbps)、千兆以太网MAC及10兆物理层收发器等。 沁恒的另一颗芯片 xiaolinen认为在选择国产RISC-V MCU时,需要重点考虑生态问题,碰到问题是否能快速的找到
    发表于 04-17 11:00

    不只专攻国内市场,RISC-V芯片出海大有可为

      电子发烧友网报道(文/周凯扬)从各自相关政策以及国产RISC-V芯片爆发以来,国内大力发展RISC-V这一架构的趋势已经很明显了。然而,国内市场并不是
    的头像 发表于 03-07 00:22 3404次阅读

    拇指大小的RISC-V+AI Linux全能小钢炮

    拇指大小的开发板到底能有多全能?RISC-V跨界全能小钢炮-LicheeRVNano来咯!仅仅在SD大小(22x36mm)的尺寸下,集成了几乎所有开发者需要的外设资源。全能型RISC
    的头像 发表于 02-19 12:08 1672次阅读
    拇指大小的<b class='flag-5'>RISC-V+AI</b> Linux全能小钢炮

    国产EDA如何发展?芯片行业的三大方向

    首先看RISC-V。作为一个开源的芯片架构,拥有免授权费和设计简约性等优势的RISC-V在过去几年于全球掀起了发展热潮。尤其是进入最近几年,在地缘政治的影响下,RISC-V的崛起势头更
    发表于 12-13 14:08 1099次阅读