0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

国产RFSoC 47DR/28DR/27DR核心板

jf_60352890 来源:jf_60352890 作者:jf_60352890 2024-09-03 17:08 次阅读

采用FDW复旦微电子FMZQ28DR- RFSoC处理器,兼容Gen1 ZU28/27、Gen3 ZU48/47DR RFSoC,拥有8个RF-ADC、8个RF-DAC通道。提供完整的应用示例源代码和性能分析工具, 主要用于小尺寸、低功耗、实时处理RF系统的快速集成与应用部署,缩短产品开发周期。

wKgaombW0Y6AE6QbAAJuG8EIVac400.pngwKgZombW0Y-AORQHAAJGsoPZNQY043.png

主要技术指标:
 核心处理器:Gen3 ZU48(47)DR- 2FSVG1517I RFSoC
 8xADCs, 14-bit up to 5GSPS;

 8x SD-FEC硬核(47无此硬核)8

 x DACs, 14-bit up to 9.85GSPS;

 RF Input Freq. Max:6GHz;

 Quad-core Arm Cortex-A53 MPCore with CoreSight;

 Dual-core Arm Cortex-R5F with CoreSight;

 PS I/O:支持UARTCAN2.0B,USB2.0,I2C,GigeE10/100/1000,SDIO,SPI 协议;
 4x PS-GTR:支持PCIe Gen1/2、Serial ATA 3.1、DisplayPort 1.2a、USB 3.0 和 SGMII 协议;
 16x PL-GTY:PCIe Gen4、100G Ethernet、150G Interlaken 等协议;
 72x PL-GPIO:用户自定义 IO;

 调试接口:JTAG、usb2UART、PMBus;
 适配 Gen1 ZU28(27)DR RFSoC 芯片时,变化参数如下:
 8x ADCs, 12-bit up to 4.096GSPS
 8x DACs, 14-bit up to 6.554GSPS

 RF Input Freq. Max:4GHz

 8x SD-FEC 硬核(27无此硬核)

 16x PL-GTY:支持PCIe Gen3、100G Ethernet、150G Interlaken 等协议

 板载存储:
 2 组 4GB 64bit DDR4 @ Programmable Logic

 32GB eMMC Persistent Storage

 4GB 64bit DDR4 @ Processor Subsystem

 1Gb QSPI Boot Storage

 独立时钟管理网络
 超低抖动可编程时钟网络:外部或板载参考 100MHz(可更换)可选;

 支持板间时钟同步;

 33.33MHz@PS、200MHz@PL 独立工作时钟;

wKgaombW0a-AOyYXAAIdUJF2VxY396.png

机械结构与供电
 12V 供电,过压、过流、超温监测与管理;

 机械尺寸:127.0mm * 101.6mm(老款),77.1mm*101.6mm(新款);

信号接口:2xRFMC,FMC+

 配套明细
 参考例程:ADC/DAC 例程;PL 例程;PS 例程;OS 镜像;时钟管理例程;

 RF Analyzer(ADC 性能评估软件);

 PCIE 规范标准测试用底板(选配)

应用领域

 相控阵雷达
 5G大规模MIMO
 混合波束成形
 卫星通信
 空间信号检测与干扰
 多通道射频仪表
 宽域频谱监测与射电天文

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    18927

    浏览量

    227252
  • 核心板
    +关注

    关注

    5

    文章

    927

    浏览量

    29522
  • RFSoC
    +关注

    关注

    0

    文章

    25

    浏览量

    2706
收藏 人收藏

    评论

    相关推荐

    求助,LM2904DR的波形问题求解

    我有LM2904DR的问题 方块图如下 当我输入是72V时,我的NCP431会产生约2.2V出来给2904的N- 目前我量测R4电阻(黄框)的端点波形时,量测到下图 请问此波型是否能优化为正常的方波?抑或2904的比较波形即是如此?
    发表于 08-12 07:23

    请问LM358DR环会过温保护吗?

    LM358DR工作温度0-70度,现测试环境温度达到75-80度,会出现掉数据吗?或是其他问题出现
    发表于 08-06 07:20

    AN75664是否可以将DMA_WM_THn用作DR_DATA状态下的转换方程?

    在 AN75664(GPIF2 设计器用户指南)的\"GPIF II 转换方程和触发器\" 章节中,我看到 DR_DATA 和 IN_DATA 操作都能产生
    发表于 06-04 11:57

    国产FPGA核心板!米尔紫光同创Logos-2和Xilinx Artix-7核心板

    PG2L100H的MYC-J2L100H核心板及开发、基于Xilinx Artix-7系列的MYC-J7A100T核心板及开发国产
    发表于 05-31 17:40

    成都工业学院选购我司HS-DR-5导热系数测试仪

    在科技创新日益成为国家发展重要引擎的今天,高等学府作为科学研究的前沿阵地,不断提升实验设备水平,以满足日益增长的网络化、智能化科研需求。近日,成都工业学院与时俱进,精心选购了我司的HS-DR-5导热
    的头像 发表于 05-31 10:24 169次阅读
    成都工业学院选购我司HS-<b class='flag-5'>DR</b>-5导热系数测试仪

    stm8l151的usart的DR寄存器无法写入是怎么回事?

    在线调试stm8l151处理器是,发现usart的dr寄存器无法写入,手动写寄存器也写不进去,会提示write operation to usart1_DR failed,但是同时写其他寄存器没有问题,请问各位大侠怎么回事啊?
    发表于 05-07 06:28

    易飞扬推出16W功耗的800G OSFP DR8/DR8+ &amp; 2×FR4/2×LR4硅光模块

    为响应国内外AI数据中心800G架构的规模化商用和技术先进性的综合目标,易飞扬即日宣布推出基于7nm DSP功耗16W的800G OSFP DR8/DR8+/DR8++& 800G OSFP 2×FR4/2×LR4 系列硅光模块
    的头像 发表于 05-06 17:44 686次阅读
    易飞扬推出16W功耗的800G OSFP <b class='flag-5'>DR</b>8/<b class='flag-5'>DR</b>8+ &amp; 2×FR4/2×LR4硅光模块

    易飞扬创新推出线性400G DR4 CPO硅光学引擎

    易飞扬近日宣告推出一款基于线性直驱技术的400G DR4 CPO硅光学引擎,这是易飞扬面向下一个光网络时代创新产品的一个子集
    的头像 发表于 03-26 11:12 316次阅读
    易飞扬创新推出线性400G <b class='flag-5'>DR</b>4 CPO硅光学引擎

    山东省鲁北地质工程勘察院选购我司HS-DR-5导热系数测试仪

    近日,山东省鲁北地质工程勘察院正式选购了我司研发的HS-DR-5导热系数测试仪,感谢山东省鲁北地质工程勘察对我司产品的认可。山东省鲁北地质工程勘察院山东省鲁北地质工程勘察院作为地质工程勘察机构,一直
    的头像 发表于 03-01 11:30 377次阅读
    山东省鲁北地质工程勘察院选购我司HS-<b class='flag-5'>DR</b>-5导热系数测试仪

    如何利用PCIE在d2000开发平台和28dr上进行数据交互?

    我现在的d2000和28dr已经是pcie物理互联了,我该怎么样去通过pcie来在这两个板子上进行数据的传输呢?
    发表于 02-27 16:34

    立讯技术发布800G OSFP SiPh DR8 LRO光模块

    立讯技术发布了800G OSFP SiPh DR8 LRO(Linear Receiver Pluggable Optics)产品,该产品发射端沿用传统的DSP解决方案,而接收端则取消了DSP
    的头像 发表于 02-26 18:08 2547次阅读
    立讯技术发布800G OSFP SiPh <b class='flag-5'>DR</b>8 LRO光模块

    在CCG5代码中怎么实现DR_SWAP?

    请教个问题,在 CCG5代码中怎么实现DR_SWAP?我们配置了端口 0 作为源对外充电,但是我们希望 PORT0 做了 UFP。我们是这样写的代码:案例 APP_EVT_PD_合同谈判_完成
    发表于 02-26 06:27

    DR单边漫反射光栅手册

    电子发烧友网站提供《DR单边漫反射光栅手册.pdf》资料免费下载
    发表于 12-21 10:09 0次下载

    sn74hc165dr工作原理

    SN74HC165DR是一种8位串行至并行移位寄存器。它是一款集成电路芯片,通常用于将并行输入转换为串行输出。在这篇文章中,我们将详细介绍SN74HC165DR的工作原理,包括其内部结构和关键功能
    的头像 发表于 12-20 14:56 1246次阅读

    TPS54331DR DCDC芯片的优势是什么?

    为什么TPS54331DR这个DCDC芯片这么多人用的,有什么优势?
    发表于 10-27 06:13