0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

测试中遇到的25MHz时钟信号回沟问题汇总

wFVr_Hardware_1 来源:互联网 作者:佚名 2017-09-19 07:41 次阅读

【摘要】

本文结合实际测试中遇到的时钟信号回沟问题介绍了高速信号的概念,进一步阐述了高速信号与高频信号的区别,分析了25MHz时钟信号沿上的回沟等细节的测试准确度问题,并给出了高速信号测试时合理选择示波器的一些建议。

【关键词】

高速信号示波器时钟回沟带宽采样率

一、问题的提出

下图1为一个25MHz时钟信号的测试结果截图:

1使用一个1G带宽、10GS/S的示波器测试一个25M的时钟信号的频率、上升时间等测试结果

测得上升时间为485ps,时钟频率为25MHz左右。从这个测试结果图上我们并不能看出什么问题来,时钟频率的偏差也很小。对于时钟信号,我们通常是使用其上升沿或者下降沿的中间电平位置来采样数据,因此时钟信号上升沿或者下降沿的单调性就显得非常重要。下图2为该时钟上升沿的细节,从该图上我们可以清楚的看到示波器对该信号的采样点位置及采样点个数。

2使用一个1G带宽、10GS/S的示波器测试一个25M的时钟上升沿的测试结果

从图2上我们可以看到波形上升沿比较平滑,单调性很好。

那么如果我们用一个更高带宽、更高采样率的示波器来测这个时钟会有什么样的变化呢?下图3用一个6G带宽的示波器,20GS/s采样率去测量该时钟信号,我们发现在该时钟信号的上升沿的中点位置处明显有一个回沟,说明事实上该时钟信号的上升沿是非完全单调的!

3使用一个6G带宽、20GS/S的示波器测试一个25M的时钟上升沿的测试结果

那么到底是由于示波器带宽的原因还是由于示波器采样率的原因导致该时钟信号在1G带宽的示波器上和6G带宽的示波器上测试结果的差异呢?下图4为用一个6G带宽的示波器,10GS/s采样率去测量该时钟信号的测试结果图:

4使用一个6G带宽、10GS/S的示波器测试一个25M的时钟上升沿的测试结果

从图4中我们可以看到,波形的回沟已经变得很不明显,和1G带宽,10GS/s采样率的示波器测得的结果很类似,另外我们还将6GHz带宽的示波器带宽限制到了1GHz ,当使用10Gs/s的采样率的时候,上升沿上看不到回沟;当使用20Gs/s的采样率的时候,能够看到回沟,通过分析比较我们应该可以认为该时钟信号的非单调边沿未能准确测试主要原因应该是示波器采样率不足,示波器带宽也可能有一定的影响,但是影响应该很小。谈到这里我们可能会有几个较难理解的问题:

11G带宽的示波器测量一个频率为25MHz的时钟是否足够?因为通常来讲示波器的带宽是被测信号带宽的5倍左右就能非常精确的测试这个信号。

2)对于特定带宽的示波器,比如说1GHz,最大采样率为10GS/s是否足够,采样率是不是越大越好,我们通常会认为对于一定的带宽的示波器,采样率做的特别高没有太大的意义,因为示波器的带宽是一定的。带着这些问题我们先来简单了解一下高速信号和高频信号的概念。

二、高速电路和高速信号的基本概念

信号上升时间与传输时间

通常认为当信号的传输延时小于其上升时间(或者下降时间)的1/6的时候,该电路会呈现出分布系统的特性,也将该电路称高速电路,相关的信号叫做高速信号。

即使一个信号频率很低,如只有25MHz,也可能因为它的上升时间很陡而将其归入高速信号的范畴,应以处理高速信号的方法去处理它们。在高速设计中上升时间是衡量高速信号的一个很重要的特性。

三、信号上升时间与信号功率谱的关系

Howard Johnson的《High-Speed Digital Design》这篇经典之作的第一章对该问题进行了阐述和分析,给出了转折频率的概念以及其与信号上升时间的关系。

5一个随机数字波形及其功率谱

上图5中信号的上升时间Tr为时钟周期的1/100。从功率谱图中我们看到,当频率高于转折频率(Fknee)后,信号能量以远高于20dB/decade的速度下降,该频点后的能量在信号总能量中占有比例很小。

Howard给出了这个转折频率与信号上升时间的关系:Fknee=0.5/Tr(注:有的文献中也会按照0.35/Tr或者0.4/Tr来计算),从该式中我们可以看出该转折频率只与信号的上升时间有关。因此说,信号的上升时间对信号的能量分布范围起到很关键的作用,上升时间越小(信号沿越陡),信号主要能量集中的范围越宽,如果要更加准确的测量信号,则需要示波器的带宽也越宽;反之,上升时间越大(信号沿越缓),信号主要能量集中的范围越窄,带宽较窄的示波器也能比较准确的测量信号。

四、上述25MHZ时钟测试问题的解释

从上面的测试结果截图中我们可以看到,测量得到的时钟信号的上升时间约为600ps左右,除去示波器和探头的影响,信号本身的实际上升时间大约为500ps左右。那么代入公式Fknee=0.5/Tr可以得到该信号的功率谱的转折频率约为1GHz;也就是说,用1GHz带宽的示波器去测试该信号应该可以得到很好的精度,然而实际情况是用1GHz的示波器测试该时钟信号时上升沿处的回沟并没有完全被体现出来;因此根据上述分析可以初步认为示波器带宽对该回沟的影响不应该是主要因素。采样率过低也可能导致回沟问题的一个主要原因。

我们仔细分析在20Gs/s采样率下测得的信号,发现回沟时间恰好为100ps左右;而当采样率为10Gs/s时,两个采样点之间的时间间隔也正好为100ps左右,因此示波器在采样时很有可能不能正确地采集到回沟处的点,从而使得信号沿的回沟不能正确的得到显示。为了很准确的测量信号的沿,需要有相对应的采样率,下图描述了信号上升沿与采样点间隔的关系,当采样率固定的情况下,信号上升沿越陡,两个采样点之间的盲区就越大,该盲区的细节就会得不到正确的显示。

6信号上升沿与示波器采样点间隔的关系

五、合理选择测量示波器的建议

1、首先,需要仔细分析需要测量的信号,不仅仅是频率,还应该关注信号的上升时间;因为一个基本的信号是由数个频率不同的正弦信号构成,信号沿越陡,信号中包含的高频正弦信号分离就越多,如果我们需要准确的测量信号则首先必须准确的测量这些高频正弦分量,这些正弦高频分量通常比信号本身的频率要高,具体有多高,则可以根据上升时间去估测。

所以,该测试过程中,虽然第一次测试1GHz的带宽满足了系统的要求,但是采样率并不满足,但是由于1GHz带宽的示波器,一般采样率也有限,我们必须选用更高采样能力的示波器进行采样(只有选用更高带宽的示波器)。

2、要明确需要关注的信号的细节的程度,即信号在多大的时间间隔内出现不稳定因素如单调性、过冲等可能会给系统带来问题,然后再结合信号的上升时间来选取测试示波器的采样率。

也就是在这个测试过程中出现的回沟是否需要解决,应该是分析后续逻辑电路的,采样电平,包括响应速度,这个回沟是否会导致误码,数字信号错误等情况,来决定是否需要解决。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 测试测量
    +关注

    关注

    25

    文章

    895

    浏览量

    90644
  • 示波器
    +关注

    关注

    113

    文章

    6267

    浏览量

    185386
  • 信号处理
    +关注

    关注

    48

    文章

    1034

    浏览量

    103320

原文标题:一个25MHZ时钟信号的单调性问题测试分析

文章出处:【微信号:Hardware_10W,微信公众号:硬件十万个为什么】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    请问三块ads1178采用25mhz和21mhz能跑程序吗?

    三块ads1178菊花链模式连接在一起,使用spi模式,单片机时钟25mhz,spi的时钟21mhz,程序跑下来,在硬件的drdy下,有时候时间不够,数据发生错误。请问三块ads78
    发表于 01-03 07:01

    LSF0108在输入25MHz时钟时输出波形非常异常,什么原因引起的?

    , 同时EN和VreB通过一200K的电阻与3.3V相连,如下图所示 CH2 25M输入 CH325M输出 在输入25MHz时钟时输出波形非常异常。不明白原因在哪?是由于此款芯片是FET结构,不能应用在高速率场合吗? 请大家帮
    发表于 01-02 06:03

    DP83869HM如何才能输出125MHz时钟

    我司新开发一款产品,用到TI的DP83869HM这颗芯片,现在我们需要CLK_OUT(PIN40)输出125MHz时钟,看手册是可以有25MHz和125MHz两种频率的
    发表于 12-03 06:11

    ADC3663 50M采样率下DDC在Bypass时输出的时钟FCLK占空比不为50%,是什么原因造成的?

    不是25MHz且其占空不为50%的时钟信号,后进行其他采样率测试只要DDC使用bypass,发现AD的FCLK输出均不为占空比50%的时钟
    发表于 11-22 08:08

    DAC71416 SPI的时钟信号SCLK为25MHz时,一半端口没输出是怎么回事?

    spi周期的波形 主要问题应该不是spi不行,因为有一半端口是正常输出的,但时钟频率不算高,说明书能到50MHz。修改时钟到12.5MHz就所有端口都正常。
    发表于 11-19 06:01

    想用CDCI6214输出4个156.25MHz的LVDS时钟,参考时钟用的是25MHz晶振,该如何配置?

    想用CDCI6214输出4个156.25MHz的LVDS时钟,参考时钟用的是25MHz晶振,该如何配置那?
    发表于 11-13 06:38

    PCM3168A用外接时钟时,外接25MHZ时钟是否可用正常工作?

    请问,PCM用外接时钟时,外接25MHZ时钟是否可用正常工作?当外接时钟时,CPU端没有SCKI是否可用正常工作?
    发表于 10-18 06:26

    比较器在模拟信号处理的应用

    比较器在模拟信号处理扮演着重要角色,其独特的滞特性使得它在处理复杂、多变的模拟信号时具有显著的优势。以下将详细探讨滞
    的头像 发表于 08-08 15:54 1190次阅读

    YXC扬兴 宽温振荡器,频点25MHZ,2520封装,应用于SSD固态硬盘

    SSD在消费技术解决方案的使用正在迅速上升。随着物联网、VR/AR、5G、在线技术和机器学习等技术的发展变得越来越普遍,预计这种需求将继续下去。在实际使用过程,固态硬盘一般会选择2520晶振封装或者更小尺寸,常用的频率有25MHz
    的头像 发表于 07-24 15:28 455次阅读
    YXC扬兴 宽温振荡器,频点<b class='flag-5'>25MHZ</b>,2520封装,应用于SSD固态硬盘

    DS90UB913A-Q1 25MHz至100MHz 10/12位FPD-link III串行器数据表

    电子发烧友网站提供《DS90UB913A-Q1 25MHz至100MHz 10/12位FPD-link III串行器数据表.pdf》资料免费下载
    发表于 07-02 09:36 0次下载
    DS90UB913A-Q1 <b class='flag-5'>25MHz</b>至100<b class='flag-5'>MHz</b> 10/12位FPD-link III串行器数据表

    DS90UB914A-Q1 25MHz转100MHz 10/12位FPD-link III解串器数据表

    电子发烧友网站提供《DS90UB914A-Q1 25MHz转100MHz 10/12位FPD-link III解串器数据表.pdf》资料免费下载
    发表于 06-29 14:16 0次下载
    DS90UB914A-Q1 <b class='flag-5'>25MHz</b>转100<b class='flag-5'>MHz</b> 10/12位FPD-link III解串器数据表

    工业级SMD3225 25MHz晶振 应用于Wi-Fi 6方案

    科技引领未来工业级网关宽温晶振25MHz与芯片组成振荡电路,是电路板上负责开机诊断及网络数据的重要时钟信号源,它在网络通信、工业自动化等领域发挥着至关重要的作用,精度高的晶振网络数据信号
    的头像 发表于 06-28 08:34 626次阅读
    工业级SMD3225 <b class='flag-5'>25MHz</b>晶振 应用于Wi-Fi 6方案

    STM32H743外部时钟输入采用25MHz有源晶振,设备正常工作一段时间后STM32不再工作的原因?

    STM32H743外部时钟输入采用25MHz有源晶振,目前出现的问题是:设备正常工作一段时间后(时间不定,有时几分钟,有时二十多分钟),STM32不再工作(通过外部的一个LED指示灯闪烁可知,正常
    发表于 03-22 12:08

    stm32cubeIDE使用外部25MHz时钟debug一直停在HardFault_Handler(),怎么处理?

    使用外部25MHz时钟debug一直停在HardFault_Handler();函数里,很栓 Q.....
    发表于 03-19 07:51

    为什么我用高带宽探头测试出来的信号幅度“不准”?

    最近收到一个客户的问题,说用探头测量一个晶振出来的 25MHz时钟信号,分别用三种探头测量,测试出来的幅度值有明显差异,使用无源探头 N2873A 和 1131A
    的头像 发表于 01-12 11:05 471次阅读
    为什么我用高带宽探头<b class='flag-5'>测试</b>出来的<b class='flag-5'>信号</b>幅度“不准”?