0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

国产时钟芯片LMK04828概述

全芯时代 来源:全芯时代 2024-09-14 15:03 次阅读

导读

对于数据处理速率与准确度需求较高,且功能较多、信息交互复杂的应用场景,往往需要时钟芯片的存在,如通讯基站、交换机、数据中心服务器、汽车、工业控制等。今天给大家推荐一款国产时钟芯片,可完全替代TI的LMK04828。

一、概述

该芯片是高性能时钟调节器,支持JEDEC JESD204B。当使用设备和SYSREF时钟时,PLL2的14个时钟输出可配置去驱动7个JESD204B转换器或其他逻辑设备。

SYSREF可以使用直流和交流耦合来提供,不仅限于JESD204B应用。14个输出均可单独配置为传统高性能时钟系统输出。

该芯片具有高性能与功耗平衡以及双VCO,动态数字延迟, 信号丢失保持特性,是提供灵活的高性能时钟树的理想选择。

二、主要性能

1.支持JEDECJESD204B

2.超低RMS抖动

76fs RMS Jitter (10kHz到20MHz) -162dBc/Hz@245.76 MHz

3.PLL2可提供多达14路差分时钟

最多7个SYSREEF时钟 时钟最大输出频率3.1GHz 支持LVPECL,LVDS,HSDS,LVPECL等输出接口

4.模式:双PLL,单PLL,时钟分布

5.PLL1提供一个VCXO/Crystal缓冲输出,支持LVPECL,LVDS,2路LVCMOS等输出接口

6.PLL1

3个备用的输入时钟

自动或者人工切换模式

无中断切换和LOS

集成低噪声的晶体振荡电路

具有输入时钟丢失的保持模式

7.PLL2

相位检测速率:=<155MHz 

2路集成低噪声VCO

8.占空比50%输出分配为1到32整数分频

9.23ps步进模拟延迟,QFN-64封装

10.工作温度:-40°C到85°C,工作电压:3.15V到3.45V

三、应用场景

1. 无线基础设施

2.数据交换时钟

3.网络,SONET/SDH,DSLAM

4. 医疗/视频

5.测量

全芯时代致力于为企业提供从芯片选型到批量供应的一站式服务,深耕汽车电子工业自动化、光伏储能、通信等领域。累计服务终端企业超1000家,为客户平均降本30%以上。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 交换机
    +关注

    关注

    20

    文章

    2610

    浏览量

    99052
  • 时钟芯片
    +关注

    关注

    2

    文章

    242

    浏览量

    39806
  • 时钟系统
    +关注

    关注

    1

    文章

    98

    浏览量

    11678

原文标题:替代LMK04828,国产时钟芯片推荐

文章出处:【微信号:quanxin100,微信公众号:全芯时代】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    求助 LMK040010B时钟芯片问题

    有谁用过时钟芯片LMK040010B时钟芯片 有些问题想请教求助
    发表于 10-17 11:09

    可实现JESD204B千兆次采样ADC的同步基于Xilinx平台的相位阵列雷达系统包含BOM,参考指南及光绘文件

    传播延迟。主要特色通过展示 JESD204B 千兆采样 ADC 的同步来演示典型的相控阵列雷达子系统详细介绍了所用的 LMK04828 时钟解决方案测试结果显示出 50ps 内的同步,未使用任何特性化电缆,也未校准传播延迟讨论了 Xilinx 固件开发,从而明确要求此子系
    发表于 08-15 07:16

    160MHz带宽标准无线信号测试仪的IF子系统包括BOM及层图

    and generator PLL (LMK04828). Measurements using modulated signals demonstrate reception of the signal
    发表于 09-18 09:05

    5G无线测试仪高通道数JESD204B时钟生成参考设计

    JESD204B 同步时钟。此设计可提供多通道 JESD204B 时钟,采用 TI LMK04828 时钟抖动清除器和带有集成式 VCO 的 LMX2594 宽带 PLL,能够实现低
    发表于 10-15 15:09

    ADC3000 GUI配置adc43jxx无法产生sysref信号

    在使用ADC 3000 GUI配置 adc34jxx 的LMK04828时钟芯片时候遇到了无法产生sysref 信号的问题:设定了sysref deivider 后,在sysref continus
    发表于 03-04 13:58

    ADC12J2700EVM订货***

    。EVM上包括LMX2581时钟合成器和LMK04828 JESD204B时钟生成器,可以配置为为完整的JESD204B子类1时钟解决方案提供超低抖动ADC设备
    发表于 04-09 09:44

    LMK04832-SP时钟抖动清除器

    SYSREF分频器SYSREF时钟的25ps步进模拟延迟设备时钟和SYSREF的数字延迟和动态数字延迟PLL1的保持模式PLL1或PLL2的0延迟环境温度范围:–55°C至125°CLMK5C33216LMK04816LMK04808
    发表于 03-24 16:13

    EVM的不同时钟配置的概述和如何在LMK04828作为ADS42JB9时钟源的概述

    ADS42JB69EVM包括LMK048 28抖动清除时钟解决方案。该应用笔记提供了EVM的不同时钟配置的概述,并演示了如何在使用LMK04828
    发表于 05-16 17:41 63次下载
    EVM的不同<b class='flag-5'>时钟</b>配置的<b class='flag-5'>概述</b>和如何在<b class='flag-5'>LMK04828</b>作为ADS42JB9<b class='flag-5'>时钟</b>源的<b class='flag-5'>概述</b>

    LMK04828 超低抖动合成器和抖动消除器

    电子发烧友网为你提供TI(TI)LMK04828相关产品参数、数据手册,更有LMK04828的引脚图、接线图、封装手册、中文资料、英文资料,LMK04828真值表,LMK04828管脚
    发表于 04-18 22:48

    基于JESD204B的LMK04821芯片项目开发

    LMK0482X系列是德州仪器推出的高性能时钟调节芯片系列,该芯片目前有三种,分别为LMK04821、L
    的头像 发表于 01-05 11:03 982次阅读

    超低噪声时钟调节器介绍

      全芯时代,国产好芯不定期推荐。今日为大家介绍一款国产超低噪声时钟调节器,pin to pin替代TI的LMK04828 一、概述
    的头像 发表于 06-25 10:15 604次阅读

    国产超低噪声时钟调节器LMK04828产品介绍

    芯片是高性能时钟调节器,支持JEDEC JESD204B。当使用设备和 SYSREF 时钟时,PLL2 的 14 个时钟输出可配置去驱动 7 个JESD204B 转换器或其他逻辑设备
    发表于 06-25 10:13 1847次阅读

    高性价比的时钟解决方案——SC6301,兼容LMK04828

    高性价比的时钟解决方案——SC6301,兼容LMK04828
    的头像 发表于 04-12 10:06 505次阅读
    高性价比的<b class='flag-5'>时钟</b>解决方案——SC6301,兼容<b class='flag-5'>LMK04828</b>

    LMK04828-EP时钟调节器数据表

    电子发烧友网站提供《LMK04828-EP时钟调节器数据表.pdf》资料免费下载
    发表于 08-20 09:11 0次下载
    <b class='flag-5'>LMK04828</b>-EP<b class='flag-5'>时钟</b>调节器数据表

    LMK04828作为ADS42JB69的时钟

    电子发烧友网站提供《LMK04828作为ADS42JB69的时钟源.pdf》资料免费下载
    发表于 10-17 09:22 0次下载
    <b class='flag-5'>LMK04828</b>作为ADS42JB69的<b class='flag-5'>时钟</b>源