0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

学得好不如做的巧,这些高频电路设计技巧助你事半功倍

电子设计 来源:互联网 作者:佚名 2017-11-14 15:18 次阅读

如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占到了整个电子系统一定的份量(比如说1/3),通常就称为高频电路。高频电路设计是一个非常复杂的设计过程,其布线对整个设计至关重要!

6.png

【第一招】多层板布线

高频电路往往集成度较高,布线密度大,采用多层板既是布线所必须,也是降低干扰的有效手段。在PCBLayout阶段,合理的选择一定层数的印制板尺寸,能充分利用中间层来设置屏蔽,更好地实现就近接地,并有效地降低寄生电感和缩短信号的传输长度,同时还能大幅度地降低信号的交叉干扰等,所有这些方法都对高频电路的可靠性有利。有资料显示,同种材料时,四层板要比双面板的噪声低20dB。但是,同时也存在一个问题,PCB半层数越高,制造工艺越复杂,单位成本也就越高,这就要求我们在进行PCB Layout时,除了选择合适的层数的PCB板,还需要进行合理的元器件布局规划,并采用正确的布线规则来完成设计。

【第二招】高速电子器件管脚间的引线弯折越少越好

高频电路布线的引线最好采用全直线,需要转折,可用45度折线或者圆弧转折,这种要求在低频电路中仅

仅用于提高铜箔的固着强度,而在高频电路中,满足这一要求却可以减少高频信号对外的发射和相互间的耦合

【第三招】高频电路器件管脚间的引线越短越好

信号的辐射强度是和信号线的走线长度成正比的,高频的信号引线越长,它就越容易耦合到靠近它的元器件上去,所以对于诸如信号的时钟、晶振、DDR的数据、LVDS线、USB线、HDMI线等高频信号线都是要求尽可能的走线越短越好。

【第四招】高频电路器件管脚间的引线层间交替越少越好

所谓“引线的层间交替越少越好”是指元件连接过程中所用的过孔(Via)越少越好。据侧,一个过孔可带来约0.5pF的分布电容,减少过孔数能显著提高速度和减少数据出错的可能性。

【第五招】注意信号线近距离平行走线引入的“串扰”

高频电路布线要注意信号线近距离平行走线所引入的“串扰”,串扰是指没有直接连接的信号线之间的耦合现象。由于高频信号沿着传输线是以电磁波的形式传输的,信号线会起到天线的作用,电磁场的能量会在传输线的周围发射,信号之间由于电磁场的相互耦合而产生的不期望的噪声信号称为串扰(Crosstalk)。PCB板层的参数、信号线的间距、驱动端和接收端的电气特性以及信号线端接方式对串扰都有一定的影响。所以为了减少高频信号的串扰,在布线的时候要求尽可能的做到以下几点:

在布线空间允许的条件下,在串扰较严重的两条线之间插入一条地线或地平面,可以起到隔离的作用而减少串扰。当信号线周围的空间本身就存在时变的电磁场时,若无法避免平行分布,可在平行信号线的反面布置大面积“地”来大幅减少干扰。

在布线空间许可的前提下,加大相邻信号线间的间距,减小信号线的平行长度,时钟线尽量与关键信号线垂直而不要平行。如果同一层内的平行走线几乎无法避免,在相邻两个层,走线的方向务必却为相互垂直。

数字电路中,通常的时钟信号都是边沿变化快的信号,对外串扰大。所以在设计中,时钟线宜用地线包围起来并多打地线孔来减少分布电容,从而减少串扰。对高频信号时钟尽量使用低电压差分时钟信号并包地方式,需要注意包地打孔的完整性。

闲置不用的输入端不要悬空,而是将其接地或接电源(电源在高频信号回路中也是地),因为悬空的线有可能等效于发射天线,接地就能抑制发射。实践证明,用这种办法消除串扰有时能立即见效。

【第六招】集成电路块的电源引脚增加高频退藕电容

每个集成电路块的电源引脚就近增一个高频退藕电容。增加电源引脚的高频退藕电容,可以有效地抑制电源引脚上的高频谐波形成干扰。

【第七招】高频数字信号的地线和模拟信号地线做隔离

模拟地线、数字地线等接往公共地线时要用高频扼流磁珠连接或者直接隔离并选择合适的地方单点互联。高频数字信号的地线的地电位一般是不一致的,两者直接常常存在一定的电压差,而且,高频数字信号的地线还常常带有非常丰富的高频信号的谐波分量,当直接连接数字信号地线和模拟信号地线时,高频信号的谐波就会通过地线耦合的方式对模拟信号进行干扰。所以通常情况下,对高频数字信号的地线和模拟信号的地线是要做隔离的,可以采用在合适位置单点互联的方式,或者采用高频扼流磁珠互联的方式。

【第八招】避免走线形成的环路

各类高频信号走线尽量不要形成环路,若无法避免则应使环路面积尽量小。

【第九招】必须保证良好的信号阻抗匹配

信号在传输的过程中,当阻抗不匹配的时候,信号就会在传输通道中发生信号的反射,反射会使合成信号形成过冲,导致信号在逻辑门限附近波动。

消除反射的根本办法是使传输信号的阻抗良好匹配,由于负载阻抗与传输线的特性阻抗相差越大反射也越大,所以应尽可能使信号传输线的特性阻抗与负载阻抗相等。同时还要注意PCB上的传输线不能出现突变或拐角,尽量保持传输线各点阻抗连续,否则在传输线各段之间也将会出现反射。这就要求在进行高速PCB布线时,必须要遵守以下布线规则:

USB布线规则。要求USB信号差分走线,线宽10mil,线距6mil,地线和信号线距6mil。

HDMI布线规则。要求HDMI信号差分走线,线宽10mil,线距6mil,每两组HDMI差分信号对的间距超过20mil。

LVDS布线规则。要求LVDS信号差分走线,线宽7mil,线距6mil,目的是控制HDMI的差分信号对阻抗为100+-15%欧姆

DDR布线规则。DDR1走线要求信号尽量不走过孔,信号线等宽,线与线等距,走线必须满足2W原则,以减少信号间的串扰,对DDR2及以上的高速器件,还要求高频数据走线等长,以保证信号的阻抗匹配。

【第十招】保持信号传输的完整性

保持信号传输的完整性,防止由于地线分割引起的“地弹现象”。

PCB即印制电路板,是电子电路的承载体,同时,也是电路设计的最后一个环节。现在的电子产品中,内部构造都要使用到PCB。PCB如此重要,我们应该如何系统、完善地学习PCB印制板设计?

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
收藏 人收藏

    评论

    相关推荐

    介电常数在高频信号中的表现

    介电常数在高频信号中的表现具有一些独特的特点,这些特点对于高频电路的设计和优化至关重要。以下是对介电常数在高频信号中表现的分析: 一、频率依
    的头像 发表于 11-25 14:28 394次阅读

    硬件电路设计的思路介绍

    目录: 1、根据需求,先去找参考电路 2、没有参考设计,自主设计 3、样品制作 4、电路调试与测试 1、根据需求,先去找参考电路 若能找到那再好不过,比如类似产品的样品,
    的头像 发表于 11-24 11:02 303次阅读
    硬件<b class='flag-5'>电路设计</b>的思路介绍

    硬件电路设计的一般思路

    目录: 1、根据需求,先去找参考电路 2、没有参考设计,自主设计 3、样品制作 4、电路调试与测试 1、根据需求,先去找参考电路 若能找到那再好不过,比如类似产品的样品,
    的头像 发表于 11-21 11:39 239次阅读
    硬件<b class='flag-5'>电路设计</b>的一般思路

    极间电容和分布电容对高频影响

    极间电容和分布电容是电子电路中常见的电容类型,它们对高频信号的影响至关重要。在高频电路设计中,这些电容的特性会对信号的传输、放大和处理产生显
    的头像 发表于 09-27 10:30 1157次阅读

    高频电路设计中的串扰问题

    高频电路的精密布局中,信号线的近距离平行布线往往成为引发“串扰”现象的潜在因素。串扰,这一术语描述的是未直接相连的信号线间因电磁耦合而产生的不期望噪声信号,它如同电路中的隐形干扰源,对信号完整性
    的头像 发表于 09-25 16:04 256次阅读

    高频电路设计中的关键指标

    为了确保高频电路的高效运行和可靠性,一系列性能指标被提出并严格遵循。这些性能指标涵盖了增益、通频带、选择性、噪声系数和稳定性等多个方面,下面将逐一探讨这些关键指标及其在
    的头像 发表于 09-20 16:31 522次阅读

    在单电源进行传感信号的放大电路设计需要注意些什么?运放在单电源工作下不如双电源性能好吗?

    比如现在有一款AD623芯片,它是轨至轨输出仪表运放,可以单电源也可以双电源工作。但是在很多应用中没有负压,增加负压电路意味着增加成本,这时只能用单电源,在单电源进行传感信号的放大电路设计需要注意些什么?运放在单电源工作下不如
    发表于 09-12 08:24

    用AD623应变调理电路,正弦波动和高频毛刺产生的原因和避免的方法?

    问题描述:小弟在用AD623应变调理电路电路如附件示意图中的图1所示,电路由锂电池供电。做好PCB板之后,用示波器发现AD623输出信号中有约50Hz的正选波动,其中还混杂有很多
    发表于 09-10 08:03

    陶瓷电容的高频特性

    陶瓷电容以其小尺寸、高耐压、优良频率和稳定性,在高频电路设计中占据重要地位。其低损耗、低ESR和ESL及稳定温度特性,满足高频电路需求,提升电子设备性能。
    的头像 发表于 08-27 11:40 484次阅读
    陶瓷电容的<b class='flag-5'>高频</b>特性

    陶瓷电容的高频特性

    陶瓷电容以其小尺寸、高耐压、优良频率和稳定性,在高频电路设计中占据重要地位。其低损耗、低ESR和ESL及稳定温度特性,满足高频电路需求,提升电子设备性能。
    的头像 发表于 08-27 11:03 341次阅读
    陶瓷电容的<b class='flag-5'>高频</b>特性

    电路中怎样消除高频干扰

    在电子电路设计中,高频干扰是一个常见的问题,它可能导致电路性能下降、数据传输错误甚至设备损坏。因此,消除或减少高频干扰是电路设计中的一个重要
    的头像 发表于 08-22 11:05 1680次阅读

    获得高频输出的方法AT技术

    (SurfaceAcousticWave)谐振器获得高频输出的方法。使用这些方法虽然可以获得稳定的高频,但各具弱点。例如,锁相环电路能够提供灵活性的同时,振荡
    的头像 发表于 08-15 10:55 261次阅读
    获得<b class='flag-5'>高频</b>输出的方法AT技术

    高频旁路电容的选择原则

    在电子电路设计中,高频旁路电容的选择是一个非常重要的问题。旁路电容的主要作用是滤除高频噪声,提高电路的稳定性和可靠性。在高频
    的头像 发表于 08-09 15:44 706次阅读

    STM32F103在电路板上怎样配套的电路设计呢?

    新手求助: 小弟正在用STM32F103做一个开发,现在正在做硬件部分的电路设计,想求助一下大婶们如果程序用JLink来下载的话,在电路板上怎样配套的电路设计呢? 由于刚开始学习,所
    发表于 05-11 08:14

    【年度精选】2023年度top5榜单——电路设计论坛资料

    在2023年,电路设计论坛发布了一系列精选资料,每个资料都凝聚了开发者们的智慧和经验。这些资料涵盖了电路设计的不同领域。如果你在开发过程中遇到了难题,或是想要深入了解电路设计的某个方面
    发表于 01-17 15:04