0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB板的电源完整性三大考虑详解

MCU开发加油站 2017-11-27 10:24 次阅读

电路设计中,一般我们很关心信号的质量问题,但有时我们往往局限在信号线上进行研究,而把电源和地当成理想的情况来处理,虽然这样做能使问题简化,但在高速设计中,这种简化已经是行不通的了。尽管电路设计比较直接的结果是从信号完整性上表现出来的,但我们绝不能因此忽略了电源完整性设计。因为电源完整性直接影响最终PCB板的信号完整性。电源完整性和信号完整性二者是密切关联的,而且很多情况下,影响信号畸变的主要原因是电源系 统。例如,地反弹噪声太大、去耦电容的设计不合适、回路影响很严重、多电源/地平面的分割不好、地层设计不合理、电流不均匀等等。

1) 去耦电容

我们都知道在电源和地之间加一些电容可以降低系统的噪声,但是到底在电路板上加多少电容?每个电容的容值多大合适?每个电容放在什么位置更好?

类似这些问题我们一般都没有去认真考虑过,只是凭设计者的经验来进行,有时甚至认为电容越少越好。

在高速设计中,我们必须考虑电容的寄生参数,定量的计算出去耦电容的个数以及每个电容的容值和放置的具体的位置,确保系统的阻抗在控制范围之内,一个基本的原则是需要的去耦电容,一个都不能少,多余的电容,一个也不要。

2) 地反弹

当高速器件的边缘速率低于0.5ns时,来自大容量数据总线的 数据交换速率特别快,当它在电源层中产生足以影响信号的强波纹时,就会产生电源不稳定问题。当通过地回路的电流变化时,由于回路电感会产生一个电压,当上 升沿缩短时,电流变化率增大,地反弹电压增加。此时,地平面(地线)已经不是理想的零电平,而电源也不是理想的直流电位。当同时开关的门电路增加时,地反 弹变得更加严重。对于128位的总线,可能有50_100个I/O线在相同的时钟沿切换。这时,反馈到同时切换的I/O驱动器的电源和地回路的电感必须尽 可能的低,否则,连到相同的地上的静止将出现一个电压毛刷。地反弹随处可见,如芯片、封装、连接器或电路板上都有可能会出现地反弹,从而导致电源完整性问题。

从技术的发展角度来看,器件的上升沿将只会减少,总线的宽度将只会增加。保持地反弹在可接受的唯一方法是减少电源和地分布电感。对 于,芯片,意味着,移到一个阵列晶片,尽可能多地放置电源和地,且到封装的连线尽可能短,以减少电感。对于,封装,意味着移动 层封装,使电源的地平面的间距更近,如在BGA封装中用的。对于连接器,意味着使用更多的地引脚或重新设计连接器使其具有内部的电源和地平面,如基于连接 器的带状软线。对于电路板,意味着使相邻的电源和地平面尽可能地近。由于电感和长度成正比,所以尽可能使电源和地的连线短将降低地噪声。

3) 电源分配系统

电源完整性设计是一件十分复杂的事情,但是如何近年控制电源系统(电源和地平面)之间阻抗是设计的关键。理论上讲,电源系统间的阻抗越低越好,阻抗越 低,噪声幅度越小,电压损耗越小。实际设计中我们可以通过规定最大的电压和电源变化范围来确定我们希望达到的目标阻抗,然后,通过调整电路中的相关因素使 电源系统各部分的阻抗(与频率有关)目标阻抗去逼近。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4292

    文章

    22755

    浏览量

    393034

原文标题:PCB设计中的电源信号完整性的考虑

文章出处:【微信号:mcugeek,微信公众号:MCU开发加油站】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    【PDF】电源完整性设计详解

    【PDF】电源完整性设计详解附件:
    发表于 03-03 09:39

    高速信号的电源完整性分析

    高速信号的电源完整性分析在电路设计中,设计好一个高质量的高速PCB,应该从信号完整性(SI——Signal Integrity)和
    发表于 08-02 22:18

    电源完整性设计详解_于博士

    电源完整性设计详解_于博士
    发表于 08-18 08:08

    PCB设计中的电源信号完整性考虑

    本帖最后由 gk320830 于 2015-3-7 13:54 编辑 PCB设计中的电源信号完整性考虑在电路设计中,一般我们很关心信号的质量问题,但有时我们往往局限在信号线上进
    发表于 10-11 11:03

    速率不高的PCB是否需要考虑信号完整性

    有这样一种错误认识,认为速率不高的PCB不用考虑信号完整性问题,可以随便设计。尽管有时候PCB也会出问题,但并不认为是信号完整性的事。信号
    发表于 12-07 10:08

    于博士电源完整性详解(免费学习)

    `于博士电源完整性详解文章学习,还有信号完整性视频以及仿真软件教程等学习资料关注于博士信号完整性,还有更多内容可学习,定时更新学习资料。觉得
    发表于 08-16 10:38

    PCB设计中的电源信号完整性考虑

    直接的结果是从信号完整性上表现出来的,但我们绝不能因此忽略了电源完整性设计。因为电源完整性直接影响最终P
    发表于 09-13 16:00

    详解信号完整性电源完整性

    信号完整性电源完整性分析信号完整性(SI)和电源完整性(PI)是两种不同但领域相关的分析,涉及
    发表于 11-15 06:31

    PCB设计中要考虑电源信号的完整性

    。参考:PCB设计中要考虑电源信号的完整性电源完整性| PC
    发表于 12-27 07:17

    高速电路信号完整性分析与设计—电源完整性分析

    在电路设计中,设计好一个高质量的高速PCB,应该从信号完整性(SISignal Integrity)和电源完整性 (PIPower Int
    发表于 05-29 13:51 2648次阅读

    高速PCB电路的信号完整性设计

    描述了高速PCB电路信号完整性设计方法。 介绍了信号完整性基本理论, 重点讨论了如何采用高速PCB设计方法保证高速数采模块的信号
    发表于 11-08 16:55 0次下载

    设计PCB以获得最佳电源完整性

    在设计 PCB 时,尤其是在涉及多种信号类型和电源方案的情况下,您将面临为电路找到正确的电源完整性解决方案的难题。尽管功率是电信号的属性,
    的头像 发表于 10-10 18:32 1606次阅读

    高速PCB电源完整性设计与分析

    电源噪声抑制和电源配送网络元件的建模与分析,最终借助于 Cadence 电源完整性工具 Allegro PCB PI 完成了实际
    发表于 04-21 09:58 0次下载

    PCB电路中的电源完整性设计

    比较直接的结果是从信号完整性上表现出来的,但我们绝不能因此忽略了电源完整性设计。因为电源完整性直接影响最终
    发表于 01-06 12:28 7次下载
    <b class='flag-5'>PCB</b>电路中的<b class='flag-5'>电源</b><b class='flag-5'>完整性</b>设计

    pcb信号完整性详解

    pcb信号完整性详解 随着电子领域技术日新月异的发展,高速电路已经成为了电路设计的重要领域之一。在高速电路中,信号完整性显得尤为重要。在设计PCB
    的头像 发表于 09-08 11:46 1238次阅读