0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

工程师分享的PCB设计经验

电子设计 来源:互联网 作者:佚名 2017-12-20 15:48 次阅读

印制线路板的设计工艺流程包括原理图的设计、电子元器件数据库登录、设计准备、区块划分、电子元器件配置、配置确认、布线和最终检验。在流程过程中,无论在哪道工序上发现了问题,都必须返回到上道工序,进行重新确认或修正。

布局前的准备:
1查看捕捉点设置是否正确.08工艺为0.1,06工艺为0.05,05工艺为0.025.
2Cell名称不能以数字开头.否则无法做DRACULA检查.
3布局前考虑好出PIN的方向和位置
4布局前分析电路,完成同一功能的MOS管画在一起
5对两层金属走向预先订好。一个图中栅的走向尽量一致,不要有横有竖。
6对pin分类,vdd,vddx注意不要混淆,不同电位(衬底接不同电压)的n井分开.混合信号的电路尤其注意这点.
7在正确的路径下(一般是进到~/opus)打开icfb.
8更改cell时查看路径,一定要在正确的library下更改,以防copy过来的cell是在其他的library下,被改错.
9将不同电位的N井找出来.

布局时注意:
10更改原理图后一定记得checkandsave
11完成每个cell后要归原点
12DEVICE的个数是否和原理图一至(有并联的管子时注意);各DEVICE的尺寸是否和原理图一至。一般在拿到原理图之后,会对布局有大概的规划,先画DEVICE,(DIVECE之间不必用最小间距,根据经验考虑连线空间留出空隙)再连线。画DEVICE后从EXTRACTED中看参数检验对错。对每个device器件的各端从什么方向,什么位置与其他物体连线必须先有考虑(与经验及floorplan的水平有关).
13如果一个cell调用其它cell,被调用的cell的vssx,vddx,vssb,vddb如果没有和外层cell连起来,要打上PIN,否则通不过diva检查.尽量在布局低层cell时就连起来。
14尽量用最上层金属接出PIN。
15接出去的线拉到cell边缘,布局时记得留出走线空间.
16金属连线不宜过长;
17电容一般最后画,在空档处拼凑。
18小尺寸的mos管孔可以少打一点.
19LABEL标识元件时不要用y0层,mapfile不认。
20管子的沟道上尽量不要走线;M2的影响比M1小.
21电容上下级板的电压注意要均匀分布;电容的长宽不宜相差过大。可以多个电阻并联.
22多晶硅栅不能两端都打孔连接金属。
23栅上的孔最好打在栅的中间位置.
24U形的mos管用整片方形的栅覆盖diff层,不要用layergeneration的方法生成U形栅.
25一般打孔最少打两个
26Contact面积允许的情况下,能打越多越好,尤其是input/output部分,因为电流较大.但如果contact阻值远大于diffusion则不适用.传导线越宽越好,因为可以减少电阻值,但也增加了电容值.
27薄氧化层是否有对应的植入层
28金属连接孔可以嵌在diffusion的孔中间.
29两段金属连接处重叠的地方注意金属线最小宽度
30连线接头处一定要重叠,画的时候将该区域放大可避免此错误。
31摆放各个小CELL时注意不要挤得太近,没有留出走线空间。最后线只能从DEVICE上跨过去。
32Text2,y0层只是用来做检查或标志用,不用于光刻制造.
33芯片内部的电源线/地线和ESD上的电源线/地线分开接;数模信号的电源线/地线分开。
34Pad的pass窗口的尺寸画成整数90um.
35连接Esd电路的线不能断,如果改变走向不要换金属层
36Esd电路中无VDDX,VSSX,是VDDB,VSSB.
37PAD和ESD最好使用M1连接,宽度不小于20um;使用M2连接时,pad上不用打VIA孔,在ESD电路上打。
38PAD与芯片内部cell的连线要从ESD电路上接过去。
39Esd电路的SOURCE放两边,DRAIN放中间。
40ESD的D端的孔到poly的间距为4,S端到poly的间距为^+0.2.防止大电流从D端进来时影响poly.
41ESD的pmos管与其他ESD或POWER的nmos管至少相距70um以上。
42大尺寸的pmos/nmos与其他nmos/pmos(非powermos和ESD)的间距不够70um时,但最好不要小于50um,中间加NWELL,打上NTAP.
43NWELL和PTAP的隔离效果有什么不同?NWELL较深,效果较好.
44只有esd电路中的管子才可以用2*2um的孔.怎么判断ESD电路?上拉P管的D/G均接VDD,S接PAD;下拉N管的G/S接VSS,D接PAD.P/N管起二极管的作用.
45摆放ESD时nmos摆在最外缘,pmos在内.
46关于匹配电路,放大电路不需要和下面的电流源匹配。什么是匹配?使需要匹配的管子所处的光刻环境一样。匹配分为横向,纵向,和中心匹配。
1221为纵向匹配,12为中心匹配(把上方1转到下方1时,上方2也达到下方2位置)
21
中心匹配最佳。
47尺寸非常小的匹配管子对匹配画法要求不严格.4个以上的匹配管子,局部和整体都匹配的匹配方式最佳.
48在匹配电路的mos管左右画上dummy,用poly,poly的尺寸与管子尺寸一样,dummy与相邻的第一个polygate的间距等于polygate之间的间距.
49电阻的匹配,例如1,2两电阻需要匹配,仍是1221等方法。电阻dummy两头接地vssx。
50Via不要打在电阻体,电容(poly)边缘上面.
5105工艺中resistor层只是做检查用
52电阻连线处孔越多,各个VIA孔的电阻是并联关系,孔形成的电阻变小.
53电阻的dummy是保证处于边缘的电阻与其他电阻蚀刻环境一样.
54电容的匹配,值,接线,位置的匹配。
55电阻连接fuse的pad的连线要稍宽,因为通过的电流较大.fuse的容丝用最上层金属.
56关于powermos
①powermos一般接pin,要用足够宽的金属线接,
②几种缩小面积的画法。
③栅的间距?无要求。栅的长度不能超过100um
57Powermos要考虑瞬时大电流通过的情况,保证电流到达各处的路径的电阻相差不大.(适应所有存在大电流通过的情况).
58金属层dummy要和金属走向一致,即如果M2横走,M2的dummy也是横走向
59低层cell的pin,label等要整齐,and不要删掉以备后用.
60匹配电路的栅如果横走,之间连接用的金属线会是竖走,用金属一层,和规定的金属走向一致。
61不同宽度金属连接的影响?整个layout面积较大时影响可忽略.
62输出端节电容要小.多个管子并联,有一端是输出时注意做到这点.
63做DRACULA检查时,如果先运行drc,drc检查没有完毕时做了lvs检查,那么drc检查的每一步会比lvs检查的每一步快;反之,lvs会比drc快.
64最终DRACULA通过之后在layout图中空隙处加上ptap,先用thin-oxid将空隙处填满,再打上孔,金属宽度不要超过10,即一行最多8个孔(06工艺)
65为防止信号串扰,在两电路间加上PTAP,此PTAP单独连接VSSPAD.
66金属上走过的电压很大时,为避免尖角放电,拐角处用斜角,不能走90度度的直角.
67如果w=20,可画成两个w=10mos管并联
68并联的管子共用端为S端,或D端;串联的管子共用端为s/d端.

出错检查:
69DEVICE的各端是否都有连线;连线是否正确;
70完成布局检查时要查看每个接线的地方是否都有连线,特别注意VSSX,VDDX
71查线时用SHOTS将线高亮显示,便于找出可以合并或是缩短距离的金属线。
72多个电阻(大于两根)打上DUMMY。保证每根电阻在光刻时所处的环境一样,最外面的电阻的NPIM层要超出EPOLY20.55um,即两根电阻间距的一半。
73无关的MOS管的THIN要断开,不要连在一起
74并联的管子注意漏源合并,不要连错线。一个管子的源端也是另一个管子的源端
75做DRAC检查时最上层的pin的名称用text2标识。Text2的名称要和该pin的名称一样.
76大CELL不要做DIVA检查,用DRACULE.
77Text2层要打在最顶层cell里.如果打在pad上,于最顶层调用此PAD,Dracula无法认出此pin.
78消除电阻dummy的lvs报错,把nimp和RPdummy层移出最边缘的电阻,不要覆盖dummy
7906工艺中M1最小宽度0.8,如果用0.8的M1拐线,虽然diva的drc不报错,但DRACULE的drc会在拐角处报错.要在拐角处加宽金属线.
80最后DRACULA的lvs通过,但是drc没有过,每次改正drc错误前可把layout图存成layout1,再改正.以免改错影响lvs不通过,旧版图也被保存下来了.
81Cell中间的连线尽量在低层cell中连完,不要放在高层cell中连,特别不要在最高层cell中连,因为最高层cell的布局经常会改动,走线容易因为cell的移动变得混乱.
82DRACULA的drc无法检查出pad必须满足pad到与pad无关的物体间距为10这一规则.
83做DRACULA检查时开两个窗口,一个用于lvs,一个用于drc.可同时进行,节省时间.

容易犯的错误
84电阻忘记加dummy
85使用NS功能后没有复原(选取AS),之后又进行整图移动操作,结果被NS的元件没有移动,图形被破坏.
86使用strech功能时错选.每次操作时注意看图左下角提示.
87Op电路中输入放大端的管子的衬底不接vddb/vddx.
88是否按下capslock键后没有还原就操作

节省面积的途径
89电源线下面可以画有器件.节省面积.
90电阻上面可以走线,画电阻的区域可以充分利用。
91电阻的长度画越长越省面积。
92走线时金属线宽走最小可以节省面积.并不需要走孔的宽度.
93做新版本的layout图时,旧图保存,不要改动或删除。减小面积时如果低层CELL的线有与外层CELL相连,可以从更改连线入手,减小走线面积。
94版图中面积被device,device的间隔和走线空间分割。减小面积一般从走线空间入手,更改FLOORPLAN

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4316

    文章

    22987

    浏览量

    396115
收藏 人收藏

    评论

    相关推荐

    杭州招聘产品化工程师PCB设计工程师

    、能够使用AUTOCAD和VISIO画图软件;PCB工程师工作职责: 1、PCB设计,GERBER文件制作,拼版制作 2、器件库维护 3、规范PCB设计流程 任职要求: 1、 有Lay
    发表于 04-17 15:55

    资深工程师PCB设计经验介绍

    作为一个电子工程师设计电路是一项必备的硬功夫,但是原理图设计再完美,如果电路板设计不合理性能将大打折扣,严重时甚至不能正常工作。根据经验,总结出以下一些PCB设计中应该注意的地方,希望能对读者有所
    发表于 04-12 14:57

    PCB设计工程师福利来咯~

    ` 本帖最后由 jfzhangjin 于 2015-4-23 16:32 编辑 PCB设计工程师福利来咯~{:4_103:}细节体现态度,细节决定成败,不管是多么高大上的产品,都离不开
    发表于 03-31 17:16

    有没有在海口的PCB设计工程师

    有没有在海口的PCB设计工程师,有项目,必须要有作品,4层板以上(包括)的PCB设计,是关于无人机方面的项目,有兴趣的,请直接跟我联系。QQ:395315244
    发表于 05-13 09:15

    诚聘PCB设计工程师

    猎头职位:PCB设计工程师【深圳】岗位职责:1、按照PCB/PCBA的工艺设计、电气设计、可测试性、安规、EMC/EMI等设计指导书、规范的要求,2、负责产品的PCB线路设计、投版、归档。3、按照
    发表于 12-30 11:02

    资深工程师PCB设计经验

      作为一个电子工程师设计电路是一项必备的硬功夫,但是原理设计再完美,如果电路板设计不合理性能将大打折扣,严重时甚至不能正常工作。根据我的经验,我总结出以下一些设计中应该注意的地方,希望能对您有
    发表于 11-28 11:32

    工程师需要掌握的PCB布线技巧

    毫无疑问,布线是整个PCB设计中最重要、最费时的工序,直接影响着 PCB 板的性能好坏。作为一名合格的、优秀的PCB设计工程师,除了要把线布通外,更要满足其电气性能、让线整齐美观,而这需要工程
    发表于 01-22 07:27

    布线工程师PCB的设计经验

    一个布线工程师PCB设计经验
    发表于 03-01 10:56

    工程师告诉你如何去做PCB设计

    工程师告诉你如何去做PCB设计?有一份指南请查收。
    发表于 04-26 07:03

    电子工程师高端PCB设计工具:20种完全免费的PCB设计必备工具

    的工作都是不可能完成的。但是,对于电子工程师来说,找到合适的PCB设计软件工具可能是一项相对困难的任务,因为他们都太忙了,而需要筛选的工具太多。所以,我们汇集了20个电子工程师的使用的顶级PC
    发表于 06-21 17:30

    初级工程师PCB设计技巧

    初级工程师PCB设计技巧,需要完整版的小伙伴可以下载附件。
    发表于 08-30 09:47

    PCB设计-布线工程师

    PCB设计布线工程师谈 一般PCB基本设计流程如下:前期准备->PCB结构设计->PCB布局->布线->布线优化和丝印->网络和D
    发表于 09-25 14:22 535次阅读

    PCB布线技术:一个布线工程师PCB设计经验

    PCB布线技术:一个布线工程师PCB设计经验     一般PCB基本设计流程如下:前期准备->
    发表于 09-02 17:15 1190次阅读

    硬件工程师需要了解哪些PCB设计问题

    硬件工程师需要了解的一些PCB设计问题
    的头像 发表于 08-20 10:36 4491次阅读

    PCB布线百问:一个布线工程师PCB设计经验资料下载

    电子发烧友网为你提供PCB布线百问:一个布线工程师PCB设计经验资料下载的电子资料下载,更有其他相关的电路图、源代码、课件教程、中文资料、英文资料、参考设计、用户指南、解决方案等资
    发表于 03-29 16:46 38次下载
    <b class='flag-5'>PCB</b>布线百问:一个布线<b class='flag-5'>工程师</b>谈<b class='flag-5'>PCB设计</b>的<b class='flag-5'>经验</b>资料下载