答:仿真时,为什么不能在程序中强制?
-------------这属于强制问题,和仿真无关。
PLCSIM与实际PLC系统的不同点如下:
1、诊断缓冲区:不能支持所有写入诊断缓冲区的错误信息。例如,CPU的电池电量不足的消息或EEPRON的错误是不能仿真的。但大部分IO程序错误都可以仿真。
2、在改变操作模式输入输出没有安全状态。
3、不支持FM功能模块。
4、不支持点对点通讯
5、PLCSIM与400CPU一样支持4个累加器。在某些情况下PLCSIM上运行的程序与真实的只有2个累加器的300CPU上运行结果不同。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
plc
+关注
关注
5008文章
13146浏览量
461971 -
仿真
+关注
关注
50文章
4036浏览量
133395
原文标题:仿真时,为什么不能在程序中强制?
文章出处:【微信号:PLC-DCS,微信公众号:工控培训】欢迎添加关注!文章转载请注明出处。
发布评论请先 登录
相关推荐
为什么不能在不同的优先级中安装相同的处理程序?
不同的优先级中安装相同的处理程序? 我需要一个解决方案,在不同的优先级中安装相同的处理程序(ISR),以便在我的项目中处理 CAT2 中断,但我不能
发表于 05-31 08:16
DSP2808不能在flash中下载程序
采用的芯片是DSP2808和TPS70351,电路为第三方设计,采用的软件是ccs3.3。用示波器观察3.3v和1.8v的电压都很稳定,且杂波很少。能在RAM中仿真运行!系统时钟也很正常!不知道为什么
发表于 05-14 08:42
PIC18F47J53不能在main中使用循环缓冲区和解析
嗨,我想听一些经验丰富的程序员如何不用循环缓冲区解析长字符串(比如4kB+)的建议。我使用的是PIC18F47J53,我不能在main中使用循环缓冲区和
发表于 08-22 11:34
4个URAT VHDL程序与仿真的资料合集
本文档的主要内容详细介绍的是4个URAT VHDL程序与仿真的资料合集包括了:1. 顶层程序与仿真,2. 波特率发生器
发表于 12-18 16:44
•6次下载
VCS 仿真option 解析
VCS的仿真选项分编译(compile-time)选项和运行(run-time)选项。编译选项用于RTL/TB的编译,一遍是编译了就定了,不能在仿真中更改其特性,例如define等等。
评论