0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

杂散有什么影响?杂散从哪里来?

射频美学 来源:射频通信链 2024-11-05 09:59 次阅读

以下文章来源于射频通信链,作者皮诺曹

说到射频的难点不得不提杂散,杂散也是射频被称为“玄学”的来源。杂散也是学习射频必经的一个难点。本篇文章就来讲一下杂散。

杂散是什么?

杂散(Spurious Emissions),指的是必要带宽之外的一个或多个频率上的发射,其发射电平可以降低而不致影响相应信息的传递。杂散发射包含谐波发射、寄生发射、互调产物及变频产物,但带外发射除外。具体来说,杂散发射是在使用标准信号调制时,在除载频和由于正常调制和切换瞬态引起的边带以及邻道以外离散频率上的辐射。这些杂散信号可能会干扰其他通信系统,降低系统性能,并违反无线电通信法规。

简单来说,杂散(Spurious)指的是不需要的信号或噪声。

70ec6db2-98c6-11ef-a511-92fbcf53809c.png

杂散有什么影响?

杂散的危害有分两大类,一类是对自己的设备有影响;二是对其他设备有影响。

对自己的设备有影响典型的例子就是FDD模式,频分双工,发射的杂散落到接收机,对接收机的灵敏度有影响,降低接收机的灵敏度。

70f35f96-98c6-11ef-a511-92fbcf53809c.png

杂散从哪里来?

要想解决“玄学”问题,必须要知道它从哪里来,不需要的信号都不是凭空产生的,都是有来源的,抓住主要矛盾,就会有应对的方法。

一般来说杂散来源有五个:

一、非线性

功率放大器的非线性,放大器是一个非线性器件,单音输入会产生谐波;双音输入不仅有谐波,还有交调。

71080e00-98c6-11ef-a511-92fbcf53809c.png

二、混频器

71173e7a-98c6-11ef-a511-92fbcf53809c.jpg

混频器是射频电路中的一个关键器件,也是一个典型的非线性器件。它可以产生丰富的混频杂散mRF±nLO.

711acd60-98c6-11ef-a511-92fbcf53809c.png

三、频率源

为了频率的精度,一般电路中都会采用频率源,频率源一般采用锁相环形式,锁相环的原理图如下图所示

711eafc0-98c6-11ef-a511-92fbcf53809c.png

锁相环的组成是通过参考源来调整VCO实现频率的锁定,而鉴相一般就是整数分频或者小数分频,所以锁相环就会有以下杂散

7122579c-98c6-11ef-a511-92fbcf53809c.png

参考杂散:这是PLL中最常见的杂散信号,主要由于电荷泵电流与汇电流的失配、电荷泵漏电流以及电源退耦不够而增大。这些杂散信号会与其他干扰信号混频,可能产生有用信号频率,从而降低接收机的灵敏度。

整数边界杂散:当PLL的输出频率接近参考频率的整数倍时,会产生此类杂散。这种杂散无法被环路滤波器滤除,因此会在输出频率附近产生显著的杂散信号。例如,如果参考输入为20 MHz,而输出频率为1000.1 MHz,那么就会产生1000 MHz的整数杂散。

小数杂散:小数PLL是目前锁相环的主流应用,小数杂散的来源主要有鉴相杂散和泵电流杂散。降低小数杂散主要通过改变小数分频比和鉴相频率,目的是改变小数杂散的相对位置,然后通过低通滤波器进行压制。

电荷泵杂散:PLL电荷泵存在泄漏,如参考频率、鉴相频率、数字时钟干扰等,这些都可能以杂散的形式表现。

电源杂散:电源存在纹波和DC-DC共模干扰,这些也可能引起PLL的杂散。

四、ADC/DAC的杂散

电路中一般都会有AD/DA来实现模拟数字的转换,模拟数字的转换和混频一样,也会产生杂散

ADC会产生混叠杂散

713725c8-98c6-11ef-a511-92fbcf53809c.png

DAC会产生因为非线性,串扰,匹配产生杂散

713aeac8-98c6-11ef-a511-92fbcf53809c.png

五、电源杂散

DCDC电源是通过开关切换实现电源的输出。DCDC的开关有频率,会生成开关频率杂散。

71510e5c-98c6-11ef-a511-92fbcf53809c.png

DC-DC开关频率越高,输出滤波电容容值越小;负载电流越大,输出滤波电容容值越大;输入电压与输出电压差越大,输出滤波电容容值越大。DC-DC效率越高,开关转换速度越快,高次谐波越丰富

杂散的解决

杂散的来源就是以上几个来源,定位到杂散的来源就可以针对性进行优化

1.放大器的非线性杂散

增加滤波器的阶数,实现对谐波的抑制

2.混频器

对于混频杂散,最好的方式是通过频率规划,将杂散规划到离主频较远的地方通过滤波器来抑制。

3.频率源

通过改变环路滤波器设计、泵电流大小、分频比来实现杂散的抑制

4.ADC/DAC杂散

使用抗混叠滤波器、提升采样率、优化阻抗匹配

5.电源杂散

通过优化DCDC滤波器电路,优化纹波设计

杂散的测试

杂散的测试一般采用频谱仪测试,为了测量低电平杂散,通常需要降低分辨率带宽,而这会增加测量时间、也可能会漏掉某些杂散。现在频谱仪厂家都提供了杂散测试模版,根据测试要求可以自动测试杂散幅度和频点。

71661d42-98c6-11ef-a511-92fbcf53809c.png

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 放大器
    +关注

    关注

    143

    文章

    13522

    浏览量

    212839
  • 射频
    +关注

    关注

    104

    文章

    5530

    浏览量

    167420
  • 接收机
    +关注

    关注

    8

    文章

    1177

    浏览量

    53371
  • 混频器
    +关注

    关注

    10

    文章

    678

    浏览量

    45563

原文标题:射频基础—杂散是什么?

文章出处:【微信号:射频美学,微信公众号:射频美学】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    最麻烦的PLL信号——整数边界

    锁相环 (PLL) 和压控振荡器 (VCO) 输出特定频率的RF信号,理想情况下此信号应当是输出中的唯一信号。但事实上,输出中存在干扰信号和相位噪声。本文讨论最麻烦的信号之一—
    的头像 发表于 05-22 11:10 5086次阅读
    最麻烦的PLL<b class='flag-5'>杂</b><b class='flag-5'>散</b>信号——整数边界<b class='flag-5'>杂</b><b class='flag-5'>散</b>

    PCB电容大小计算方法 PCB电容怎么消除

    在整个PCBA生产制造过程中, PCB 设计是至关重要的一部分,今天主要是关于 PCB 电容、影响PCB 电容的因素,PCB
    发表于 09-11 09:41 1539次阅读
    PCB<b class='flag-5'>杂</b><b class='flag-5'>散</b>电容大小计算方法 PCB<b class='flag-5'>杂</b><b class='flag-5'>散</b>电容怎么消除

    求教有关锁相环的问题

    小弟正在调试一款X波段(9.6-10.8GHz)的锁相环,采用的是内部集成VCO的HMC778LP6CE芯片。在调试中,我发现在距中心频率50Hz整数倍的频率处很多,请问各位大神这些
    发表于 07-21 15:47

    问题如何解决?

    考虑由于采用了补偿电路,所以该电路会增加环内的相位噪声。性能上看,在较小的信道间隔(1MHz)上,小数分频的锁相环的
    发表于 04-27 15:58

    ADF4351输出

    我使用ADF4351,其输出在中心频率偏移184k附近有输出,通过减小环路带宽,减小充电电流等,一定的降低, 此时带来靠近中心频率
    发表于 10-12 09:24

    请问AD9910哪里产生的?

    80dB以上。290MHz和302MHz就很差,100MHz频宽内,出现了若干。其中290MHz输出时,出现了310MHz的最高约60dBc,但是该
    发表于 11-29 09:49

    请问开关,边带的含义是什么?

    各位好我在看模拟对话的时候,看到边带和开关不太明白,请问大家这其中的含义以及它将导致什么后果?谢谢大家了!!!
    发表于 01-09 09:29

    相关问题解答

    达到高鉴相频率,低相噪的目的,甚至会超过小数分频的锁相环。另外也需要考虑由于采用了补偿电路,所以该电路会增加环内的相位噪声。 性能
    发表于 01-16 12:27

    AD9164问题如何解决?

    出现一个与基带信号相关的点幅度-50dBm左右,影响了射频输出的Sfdr。具体现象: 输出2.2ghz点频时,点在2.6GHz 输出2.3ghz点频时,
    发表于 12-04 07:39

    基于DDS技术的分析及抑制方法

    直接数字频率合成(DDS)技术推动了频率合成领域的高速发展,但固有的特性极大的限制了其应用发展。在分析DDS工作原理及噪声来源的基础上,介绍了几种
    发表于 07-31 10:36 32次下载

    动态范围(SFDR)

    动态范围(SFDR) SFDR(无动态范围)衡量的只是相对于转换器满量程范围(dBFS)或输入信号电平(dBc)的最差频谱伪像。比较ADC时
    发表于 01-01 12:14 1.3w次阅读

    新大管道电流干扰影响研究

    新大管道电流干扰影响研究新大管道电流干扰影响研究
    发表于 11-16 14:43 0次下载

    为什么要做测试?

    对无线电管理工作来说,散发射是产生干扰的重要原因 . 在无线电发射设备检测过程中,测试是一个重要的必测项目。是指在工作带宽外某个频
    的头像 发表于 09-16 15:49 4027次阅读

    技术资讯 | 如何减少电子电路中的电容

    -本文要点理解电路中的电容。了解电容如何影响电子电路。探索减少电路中电容的策略。
    的头像 发表于 01-05 15:45 3050次阅读
    技术资讯 | 如何减少电子电路中的<b class='flag-5'>杂</b><b class='flag-5'>散</b>电容

    如何减少PCB电容的影响

    、PCBA、安装元器件的板之间以及元器件封装(尤其是IC)中的SMD组件套件之间可能存在电容。电容是电子电路和电路板固有的物理属性
    的头像 发表于 08-24 08:56 659次阅读