0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

最新Chiplet互联案例解析 UCIe 2.0最新标准解读

奇异摩尔 来源:奇异摩尔 2024-11-05 11:39 次阅读

单个芯片性能提升的有效途径

随着半导体制程不断逼近物理极限,越来越多的芯片厂商为了提升芯片性能和效率开始使用Chiplet技术,将多个满足特定功能的芯粒单元通过Die-to-Die互联技术与底层基础芯片封装在一起,形成一个系统级芯片。

9cfca2a0-9803-11ef-a511-92fbcf53809c.png

在单个芯片内部,基于Chiplet架构的IO Die、Die-to-Die互联技术是增强单个芯片性能和性价比的关键途径。片内的高速互联可以大大降低数据传输的延迟和功耗。通过高速的内部互联,不同的功能模块可以快速共享数据,优化内存访问和计算资源的分配,提高整体能效比。简而言之,Chiplet架构下的内部高速互联,为芯片算力的提升开辟了新的可能。

AMD EPYC Zen 5系列Chiplet案例

9d12eaec-9803-11ef-a511-92fbcf53809c.png

(Source:AMD 5th Gen EPYC 处理器白皮书) 近期才发布的AMD 代号为“Turin” Zen 5 架构的 EPYC 服务器处理器,使用台积电3nm/4nm工艺制造,主频高达5Ghz。Turin 有两种版本:一种配备Zen 5 内核(支持多达128内核、256线程),另一种配备 Zen 5c内核(支持多达192内核,384线程)。AMD继续沿用了Central IOD(IO Die)的设计架构,保持了上一代6nm的工艺。

9d3729ac-9803-11ef-a511-92fbcf53809c.png

(Source:AMD 5th Gen EPYC 处理器白皮书) 上图所示,AMD运用Chiplet技术将CPU与IO Die创新路径解耦,这些芯片可以按照自己的制程进行开发及演进。通过模块化方法,可以灵活扩充/搭配CCD (CPU Die) 和IO Die,以创建满足工作负载需求的专业处理器。(按需配置低配版8内核到高配版192内核的处理器)。 随着CPU性能的提升,IO Die 也在不断发展以适应需求,更多的内核需要更多的I/O带宽从而支持12个DDR5-6000内存控制器、PCIe Gen 5 I/O以及AMD Infinity Fabric互连。

9d4ad7a4-9803-11ef-a511-92fbcf53809c.png

上图表述了通过Central IO Die 可以灵活扩充CPU内核的数量,从而集成从低性能到高性能服务器的芯片(以AMD Zen 5系列架构产品系列为例)

随着系统规模的不断扩大,我们需要将众多不同的小单元(如计算单元、存储单元、功能单元等)整合成更大规模的系统。为此,迫切需要一种从芯片内部到整个系统层面的统一互联架构。虽然国际顶尖厂商已经推出了各自的解决方案,但行业的发展趋势表明,厂商之间的合作已成为主流。因此,实现不同厂商间的互操作性变得至关重要。这就要求我们构建一个基于第三方产品的统一互联架构,以及开放的标准和生态系统。通过这种分工协作的模式,我们可以打造一个开放且繁荣的生态系统,使得各厂商能够根据自己的专长(如计算、软件开发、接口技术等)进行有效合作,共同推动行业的进步。(推荐阅读:万卡集群时代,互联成为核心)

Die-to-Die片内互联:UCIe互联标准

Die-to-Die 互联是Chiplet架构的核心基础,它为芯片内部不同Die之间的紧密协作提供了传输的接口。Universal Chiplet Interconnect Express (UCIe) 是一种开放的行业互联标准,可在 Chiplet 之间提供高带宽、低延迟、节能且经济高效的封装内连接。

9d4f1efe-9803-11ef-a511-92fbcf53809c.png

自2012年成立以来,UCIe 的既定目标是为Chiplet建立一个开放且无处不在的生态系统。无论这意味着简单地将某些物理方面标准化以简化制造,还是实现真正的混合匹配设置。在这样的生态系统中,客户可以自由地从多家芯片制造商那里挑选使用Chiplet构建的芯片模块,而这些都需要一个强大的基础标准来支撑。 UCIe技术被用于连接多个芯片Die、内存控制器和其他计算资源,形成一个高度集成的系统。这种集成方式允许不同的计算单元之间通过高速的数据通道进行通信,从而提高整体系统的处理能力和效率。此外,使用UCIe技术还可以实现动态功耗管理,通过在不同计算单元之间动态调整功率分配,以优化系统的能效比。 UCIe 1.1 于2023年8月发布覆盖涵盖了芯片到芯片之间的I/O 物理层、协议和软件堆栈等规范。之后时隔1年,UCIe 2.0规范正式发布。UCIe 2.0规范引入了对可管理性标准化系统架构的支持,并全面解决了系统级封装(SiP)生命周期中跨多个芯粒的可测试性、可管理性和调试(DFx)的设计难题。

9d6e0eea-9803-11ef-a511-92fbcf53809c.png

(上图为直播内容预告)

想了解更多关于Chiplet&互联技术趋势以及UCIe 最新标准解析? 资深电子媒体人张国斌与奇异摩尔彧博邀您于11月5日晚19点-20点30分共探Chiplet&互联趋势~

演讲主题

AIGC时代:探索Chiplet互联趋势与Die-to-Die接口技术

演讲嘉宾

9db823d6-9803-11ef-a511-92fbcf53809c.png

王彧博士:奇异摩尔高级设计经理

奇异摩尔集成电路设计有限公司高级设计经理,近十年半导体产业经验,主要研究领域为高速互联接口集成电路设计,设计并量产PCIe、DDR、MIPI等多种高速接口,在ISSCC、JSSC、TCAS等集成电路设计顶级会议和期刊上发表论文十余篇,申请和授权国内外专利6项。

关于我们

AI网络全栈式互联架构产品及解决方案提供商

奇异摩尔,成立于2021年初,是一家行业领先的AI网络全栈式互联产品及解决方案提供商。公司依托于先进的高性能RDMA 和Chiplet技术,创新性地构建了统一互联架构——Kiwi Fabric,专为超大规模AI计算平台量身打造,以满足其对高性能互联的严苛需求。

我们的产品线丰富而全面,涵盖了面向不同层次互联需求的关键产品,如面向北向Scale out网络的AI原生智能网卡、面向南向Scale up网络的GPU片间互联芯粒、以及面向芯片内算力扩展的2.5D/3D IO Die和UCIe Die2Die IP等。这些产品共同构成了全链路互联解决方案,为AI计算提供了坚实的支撑。

奇异摩尔的核心团队汇聚了来自全球半导体行业巨头如NXPIntel、Broadcom等公司的精英,他们凭借丰富的AI互联产品研发和管理经验,致力于推动技术创新和业务发展。团队拥有超过50个高性能网络及Chiplet量产项目的经验,为公司的产品和服务提供了强有力的技术保障。我们的使命是支持一个更具创造力的芯世界,愿景是让计算变得简单。奇异摩尔以创新为驱动力,技术探索新场景,生态构建新的半导体格局,为高性能AI计算奠定稳固的基石。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • chiplet
    +关注

    关注

    6

    文章

    431

    浏览量

    12584
  • UCIe
    +关注

    关注

    0

    文章

    45

    浏览量

    1630
  • 奇异摩尔
    +关注

    关注

    0

    文章

    49

    浏览量

    3399
  • 芯粒
    +关注

    关注

    0

    文章

    59

    浏览量

    128

原文标题:直播倒计时 | 最新Chiplet互联案例解析?UCIe 2.0最新标准解读? 答案尽在11月5日线上直播

文章出处:【微信号:奇异摩尔,微信公众号:奇异摩尔】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    DEKRA德凯举办照明产品新标准解析研讨会

    近日,DEKRA德凯在宁波举办了照明产品标准解析研讨会,该活动旨在解读前沿标准,助力企业加强对照明产品标准的理解和应用,推动行业质量提升和技
    的头像 发表于 12-12 15:11 217次阅读

    奇异摩尔32GT/s Kiwi Link Die-to-Die IP全面上市

    技术创新为多芯粒系统的出现铺平了道路,其中关键的一项创新是UCIe标准UCIe标准于2022年3月推出,是芯粒互联国际
    的头像 发表于 12-10 11:33 388次阅读
    奇异摩尔32GT/s Kiwi Link Die-to-Die IP全面上市

    高清视频和音频线接口的最新标准

    ) HDMI是目前最广泛使用的高清视频和音频接口之一,它能够传输未压缩的音频和视频信号。HDMI的最新标准是HDMI 2.1,它带来了以下改进: 更高的带宽: HDMI 2.1支持高达48Gbps的带宽,是HDMI 2.0的两倍多,这使得它能够支持更高的分辨率和刷新率
    的头像 发表于 10-30 15:28 380次阅读

    UCIe规范引领Chiplet技术革新,新思科技发布40G UCIe IP解决方案

    了近3倍,算力提升了6倍,这背后离不开Chiplet(小芯片)设计方案的引入。Chiplet技术,作为“后摩尔定律时代”提升芯片性能的关键解决方案之一,正逐渐受到业界的广泛关注。
    的头像 发表于 10-16 14:08 365次阅读

    新思科技发布40G UCIe IP,加速多芯片系统设计

    新思科技近日宣布了一项重大技术突破,正式推出全球领先的40G UCIe(Universal Chiplet Interconnect Express)IP全面解决方案。这一创新成果以每引脚高达40 Gbps的惊人速度,重新定义了行业标准
    的头像 发表于 09-11 17:18 602次阅读

    年底实施!解读磁性材料行业新标准

    近日,两项磁性材料行业国家新标准发布,并将于年底实施!这两项新标准规定了什么?又将给行业带来怎样的影响? 近日,国家市场监督管理总局(国家标准化管理委员会)正式批准和发布了两项关乎磁性材料行业的重磅
    的头像 发表于 08-16 10:49 391次阅读

    是德科技推出PCIe和UCIe仿真解决方案

    电子设计自动化平台,通过为现有的 Chiplet PHY Designer 工具增加新功能,评估Chiplet中芯片到芯片的链路裕度性能,并对电压传递函数 (VTF) 是否符合相关参数标准进行测量。
    的头像 发表于 07-30 16:06 867次阅读
    是德科技推出PCIe和<b class='flag-5'>UCIe</b>仿真解决方案

    满足IEC62368.1最新标准的电气安规测试解决方案

    IEC62368最新标准解读:基于IEC 62368-1 测试电气设备
    的头像 发表于 07-23 16:51 691次阅读
    满足IEC62368.1最<b class='flag-5'>新标准</b>的电气安规测试解决方案

    如何通过Matter 1.3新标准塑造物联网的未来

    SiliconLabs(亦称“芯科科技”)高级产品营销经理SamiKaislasuo近期转写一篇趋势应用文章来探讨如何通过Matter 1.3新标准塑造物联网的未来。随着物联网的整合,从智能建筑到
    的头像 发表于 07-09 14:25 703次阅读

    英特尔OPS 2.0定义智慧教育新标准,助力行业创新升级

    2024年4月18日,重庆——今日,英特尔AI教育峰会暨OPS2.0全球发布活动在第83届中国教育装备展示会期间顺利举行。峰会现场,英特尔携手视源股份、德晟达等合作伙伴正式发布新一代开放式可插拔标准
    的头像 发表于 04-19 09:24 409次阅读
    英特尔OPS <b class='flag-5'>2.0</b>定义智慧教育<b class='flag-5'>新标准</b>,助力行业创新升级

    新思科技与英特尔在UCIe互操作性测试进展

    英特尔的测试芯片Pike Creek由基于Intel 3技术制造的英特尔UCIe IP小芯片组成。它与采用台积电公司N3工艺制造的新思科技UCIe IP测试芯片形成组合。
    的头像 发表于 04-18 14:22 734次阅读

    “星闪2.0标准”发布!卡位汽车和IoT终端,哪些亮点产品不容错过

    近日,在2024年国际星闪联盟产业峰会上,国际星闪联盟专家委副主任、中国信息通信院总工程师魏然带领联盟需求与标准工作组组长和副组长共同发布了21项星闪2.0标准新标准支持星闪原生音视
    的头像 发表于 04-15 18:15 6249次阅读
    “星闪<b class='flag-5'>2.0</b><b class='flag-5'>标准</b>”发布!卡位汽车和IoT终端,哪些亮点产品不容错过

    台积电、英特尔引领半导体行业先进封装技术创新

    这一联盟目前有超过120家企业加盟,包括台积电、三星、ASE、AMD、ARM、高通、谷歌、Meta(Facebook)、微软等业界翘楚,由英特尔担当主导力量。该联盟旨在创建全新Chiplet互联以及开放标准
    的头像 发表于 03-20 09:55 584次阅读

    什么是Chiplet技术?

    什么是Chiplet技术?Chiplet技术是一种在半导体设计和制造中将大型芯片的不同功能分解并分散实现在多个较小和专用的芯片(Chiplets)上的方法。这些较小的芯片随后通过高速互连方式集成到一个封装中,共同实现全功能的芯片系统。
    的头像 发表于 01-25 10:43 2142次阅读
    什么是<b class='flag-5'>Chiplet</b>技术?

    Chiplet成大芯片设计主流方式,开启IP复用新模式

    照不同的计算单元或功能单元对其进行分解,然后每个单元选择最适合的工艺制程进行制造,再将这些模块化的裸片互联起来,降低芯片设计的成本和难度。   Chiplet模型已经被证明是可行的,目前AMD、英特尔、博通和Marvell等公司都已经推出自己的
    的头像 发表于 01-12 00:55 2092次阅读