0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

思尔芯亮相IIC Shenzhen,创新解决方案赋能RISC-V芯片设计

思尔芯S2C 2024-11-08 01:05 次阅读

11月6日,为期两天的2024 国际集成电路展览会暨研讨会(IIC Shenzhen 2024)在深圳圆满落幕。此次盛会汇聚了众多企业领袖与行业专家,他们就IC设计行业所面临的机遇与挑战进行了深入的探讨,并分享了关于技术创新、人才培养及投资动向的最新见解。作为国内首家数字EDA供应商,思尔芯受邀参加此次会议,不仅将携其创新成果进行精彩的演讲,还将在展台上呈现多维的Demo体验,为与会者带来一场视觉与智慧的双重盛宴。

7ccc86ae-9d2a-11ef-8084-92fbcf53809c.jpg


在“EDA/IP与IC设计论坛”上,思尔芯副总裁陈英仁先生发表了题为《赋能RISC-V:思尔芯数字EDA加速芯片开发》的重要演讲。他详细阐述了当前数字芯片设计所面临的挑战,特别是RISC-V架构的碎片化特征所带来的设计复杂性和验证难度增加的问题。陈先生指出,如何在确保RISC-V核心定制化满足设计规范、性能要求以及处理器性能、功耗和安全性方面的严格验证的同时,又帮助芯片厂商快速响应市场变化、缩短产品开发周期,并及时推出新一代产品,是业界当前亟待解决的主要挑战。

7cd0d880-9d2a-11ef-8084-92fbcf53809c.jpg


为应对这些挑战,思尔芯提出了围绕“精准芯策略”(Precision Chip Strategy, PCS),采用异构验证方法,以及并行驱动和左移周期方法,旨在确保芯片设计正确(Design the Chip Right),也确保设计正确芯片(Design the Right Chip)。尤为值得一提的是,陈英仁先生特别强调了外设子卡方案的重要性。他介绍,为了促进软硬件协同开发的顺畅进行,思尔芯的验证平台配备了丰富多样的外设子卡方案,这些方案不仅支持多种高速接口,还保证了性能的稳定性,从而大幅减轻了开发团队的工作负担,提升了调试效率,为SoC设计的精确性和可靠性奠定了坚实基础。目前,思尔芯已提供超过90种子卡和配件,覆盖主流应用领域,且经过市场的广泛验证,展现出极高的实用性。
此外,思尔芯还与包括Arm、RISC-V在内的众多架构生态伙伴建立了紧密的合作关系,通过深入洞察各类应用的实际需求,推动了IP的平台化进程,并成功实现了预集成(pre-integrated)和验证就绪(verification ready)的标准化子系统,这一举措极大地简化了设计流程,使得软件工程师、系统制造商和软件供应商能够更加高效地参与到芯片的开发中来。通过与这些合作伙伴的共同努力,思尔芯打造了一系列符合市场需求的高质量参考设计。
此次IIC Shenzhen 2024的成功举办,不仅为思尔芯提供了一个展示创新成果、交流行业经验的宝贵平台,更为整个IC设计行业搭建了一个共谋发展、共创未来的合作桥梁。思尔芯将以此次盛会为契机,继续深耕数字EDA领域,为推动中国乃至全球半导体产业的繁荣发展贡献智慧和力量。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片设计
    +关注

    关注

    15

    文章

    990

    浏览量

    54765
  • RISC-V
    +关注

    关注

    44

    文章

    2203

    浏览量

    45947
  • 思尔芯
    +关注

    关注

    0

    文章

    112

    浏览量

    1274
收藏 人收藏

    评论

    相关推荐

    和半导体邀您相约IIC Shenzhen 2024峰会

    和半导体将于11月5-6日参加在深圳福田会展中心7号馆举办的国际集成电路展览会暨研讨会(IIC Shenzhen 2024),并在DesignCon专区中展示其3DIC Chiplet先进封装一体化EDA设计平台的最
    的头像 发表于 11-01 14:12 167次阅读

    加入甲辰计划,共推RISC-V生态

    近日,国内领先的数字EDA解决方案提供商(S2C)宣布了一项重要战略举措——正式加入甲辰计划(RISC-V Prosperity 20
    的头像 发表于 09-10 16:38 369次阅读

    加入甲辰计划,持续助力共推 RISC-V 生态

    的高性能RISC-V处理器及IP提供演示平台,助力业界开发符合各类商业应用的解决方案。“甲辰计划”由ASE实验室、PLCT实验室和算(Sophgo)联合发起,旨
    的头像 发表于 09-05 08:05 410次阅读
    <b class='flag-5'>思</b><b class='flag-5'>尔</b><b class='flag-5'>芯</b>加入甲辰计划,持续助力共推 <b class='flag-5'>RISC-V</b> 生态

    RISC-V Summit China 2024 青稞RISC-V+接口PHY,RISC-V高效落地

    沁恒在历届峰会上分享RISC-V在MCU领域的创新成果,和大家共同见证了本土RISC-V产业的成长。早在第一届RISC-V中国峰会上,沁恒就公开了青稞
    的头像 发表于 08-30 18:18 1322次阅读
    <b class='flag-5'>RISC-V</b> Summit China 2024  青稞<b class='flag-5'>RISC-V</b>+接口PHY,<b class='flag-5'>赋</b><b class='flag-5'>能</b><b class='flag-5'>RISC-V</b>高效落地

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,RISC-V高效落地

    RISC-V中国峰会在杭州圆满落幕。峰会现场,沁恒围绕“青稞RISC-V全栈MCU+USB/蓝牙/以太网芯片
    发表于 08-30 17:37

    亮相RISC-V中国峰会,展示架构建模与混合仿真验证方法

    NEWS2024RISC-V中国峰会2024年8月21-23日,亮相第四届RISC-V中国
    的头像 发表于 08-30 12:44 184次阅读
    <b class='flag-5'>思</b><b class='flag-5'>尔</b><b class='flag-5'>芯</b><b class='flag-5'>亮相</b><b class='flag-5'>RISC-V</b>中国峰会,展示架构建模与混合仿真验证方法

    2024 RISC-V 中国峰会:华秋电子助力RISC-V生态!

    RISC-V开发者社区、构建RISC-V技术商业生态圈及RISC-V创新加速器,
    发表于 08-26 16:46

    数字EDARISC-V落地演进技术研讨会成功举办

    为了推动RISC-V技术的落地与演进,国家集成电路设计深圳产业化基地携手,于2024年6月18日下午成功举办了“数字EDA
    的头像 发表于 06-21 08:24 353次阅读
    数字EDA<b class='flag-5'>赋</b><b class='flag-5'>能</b><b class='flag-5'>RISC-V</b>落地演进技术研讨会成功举办

    数字EDARISC-V落地演进技术研讨会成功举办

    为了推动RISC-V技术的落地与演进, 国家集成电路设计深圳产业化基地携手 ,于2024年6月18日下午成功举办了“数字EDA
    的头像 发表于 06-20 11:15 654次阅读

    亮相第二届玄铁RISC-V生态大会

    领先的数字EDA供应商应邀参与此次盛会,并在会场设立展台,向参会者展示了其针对RISC-V开发的全面数字前端解决方案,为
    的头像 发表于 03-16 10:11 1485次阅读

    助力RISC-V高效开发!亮相玄铁RISC-V生态大会

    数字EDA供应商,不仅应邀参与此次盛会,还在会场设立了展台,向参会者展示了针对RISC-V开发的全面的数字前端解决方案芯片设计。面对
    的头像 发表于 03-15 08:22 329次阅读
    助力<b class='flag-5'>RISC-V</b>高效开发!<b class='flag-5'>思</b><b class='flag-5'>尔</b><b class='flag-5'>芯</b><b class='flag-5'>亮相</b>玄铁<b class='flag-5'>RISC-V</b>生态大会

    亮相玄铁RISC-V生态大会 EDA助力RISC-V高效开发

    数字EDA供应商,不仅应邀参与此次盛会,还在会场设立了展台,向参会者展示了针对RISC-V开发的全面的数字前端解决方案芯片设计。 面对
    的头像 发表于 03-14 19:02 2295次阅读
    <b class='flag-5'>思</b><b class='flag-5'>尔</b><b class='flag-5'>芯</b><b class='flag-5'>亮相</b>玄铁<b class='flag-5'>RISC-V</b>生态大会 <b class='flag-5'>思</b><b class='flag-5'>尔</b><b class='flag-5'>芯</b>EDA助力<b class='flag-5'>RISC-V</b>高效开发

    来科技正式发布基于RISC-V处理器的HSM子系统解决方案

    本土RISC-V CPU IP领军企业——来科技正式发布基于RISC-V处理器的HSM子系统解决方案,提供专业有效的信息安全保护以及加解密功能。
    的头像 发表于 03-11 11:01 1243次阅读
    <b class='flag-5'>芯</b>来科技正式发布基于<b class='flag-5'>RISC-V</b>处理器的HSM子系统<b class='flag-5'>解决方案</b>

    林俊雄:需求驱动产品创新,提升芯片设计竞争力

    以备受关注的RISC-V为例,与北京开源芯片研究院联手,为其开发的“香山”高性能RISC-V
    的头像 发表于 12-27 10:19 568次阅读

    赛昉科技重磅亮相RISC-V Summit 2023

    近日,赛昉科技重磅亮相RISC-VSummit2023(2023年RISC-V北美峰会),并连续三年发表主题演讲,展现赛昉科技推动RISC-V软件生态的最新成果。
    的头像 发表于 11-22 08:19 543次阅读
    赛昉科技重磅<b class='flag-5'>亮相</b><b class='flag-5'>RISC-V</b> Summit 2023