0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Achronix Speedcore eFPGA的特性和功能

Achronix 来源:Achronix 2024-11-15 14:28 次阅读

Speedcore嵌入式FPGA(embedded FPGA,eFPGA)知识产权(IP)产品Achronix公司于2016年推出的颠覆性技术,并于当年开始向最终客户交付,目前出货量已经超过2500万。

Achronix的第四代Speedcore eFPGA IP(Speedcore Gen4),该产品添加了机器学习处理器(MLP)模块,在保留原有功能的基础上,将性能提高了60%、功耗降低了50%、芯片面积减少65%,可为需要大量计算和I/O带宽的全新人工智能/机器学习及高性能应用提供强有力的支持。Speedcore Gen4在多个工艺节点上可用,包括台积电(TSMC)的7纳米工艺技术等。

利用Speedcore eFPGA IP,客户可以将FPGA功能集成到他们的SoC中,使他们既可以拥有在ASIC中才能实现的最佳硬件加速平衡,又可以拥有FPGA技术的灵活性和可编程性。

本文详细介绍了Speedcore eFPGA的特性和功能,欢迎您阅读,以进一步了解该产品。您也可以在Achronix微信公众号的“产品介绍”栏目中随时阅读本文。

产品亮点

Speedcore嵌入式FPGA(eFPGA)知识产权(IP)——唯一一款已在各种大规模量产应用中采用的eFPGA技术。

客户可自定义eFPGA的资源,包括逻辑资源、RAM资源、机器学习处理器(MLP)/DSP模块、二维片上网络(2D NoC):

逻辑单元——6输入查找表(LUT),并且集成了广泛的MUX函数和快速加法器

逻辑RAM —— LRAM2k每个存储模块的容量为2kb;LRAM4k每个存储模块的容量为4kb

块RAM —— BRAM72k每个存储模块的容量为72kb;BRAM20k每个存储模块的容量为20kb

DSP64模块——每个模块都带有18×27乘法器、64位累加器和27位预加器

机器学习处理器(MLP)——在DSP64基础上做了升级。支持整数(int4/int8/in16/int32)和浮点格式(FP24,FP16,bfloat16)。对不同的乘法器精度,每个MLP可支持的乘法器数量会不同,最多支持32个乘法器/累加器(MAC)

2D NoC——用户还可以在定制二维片上网络2D NoC,以实现大带宽的高效数据交互。

客户自定义的模块

Achronix以一个GDSII的形式提供eFPGA IP。

SpeedcoreIP在以下工艺技术节点上可用:

TSMC 16FFC

TSMC 12FFC

TSMC N7/N6

TSMC N3A

SpeedcoreIP也可以移植到其他工艺节点上

Speedcore的性能:

最高运行频率:750MHz

典型运行频率:300MHz-500MHz

延迟最低的接口

在Speedcore实例与宿主SoC之间仅有一步延迟

支持零延迟接口

Achronix的ACE设计工具可为Speedcore IP提供支持:

功能齐全的工具可为以Speedcore eFPGA为目标的RTL进行综合、布局、布线和优化性能等操作

包括用于综合的Synplify Pro工具

易于评估:

使用Achronix的ACE设计工具进行基准测试的设计

使用VectorPath加速卡验证功能

Speedcore eFPGA IP为ASIC和SoC带来了可编程逻辑的强大功能和灵活性。客户明确其逻辑LUT、RAM、MLP/DSP资源、NoC等需求,然后Achronix就会配置满足其个性化需求的Speedcore IP。Speedcore查找表(LUT)、RAM、MLP和DSP64模块等可以像积木一样进行组装,从而为任何给定的应用创建优化的可编程结构。在Speedcore IP的交付包中,还包括一个ACE设计工具的个性化版本,用于对Speedcore IP进行编程。

wKgaoWc26mKACBfjAAKXMk9BiR4075.png

Speedcore集成框图

Speedcore eFPGA技术已实现量产,并且自2016年起开始交付给最终客户,目前出货量已经超过2500万。Achronix的客户包括一些全球最大的科技公司。这些公司已经认识到Speedcore IP是一种颠覆性技术,可以使他们显著提高其系统的整体性能。

在SoC中嵌入Speedcore技术将带来诸多好处,与一款独立的FPGA芯片相比,Speedcore eFPGA IP提供了以下优点:

降低75%的功耗

节省90%的成本

1/100的延迟

高10倍的带宽

wKgZoWc26mKAR2deAAKZx1rvDDE235.png

Speedcore eFPGA可以最小化芯片面积,提高性能,降低功耗,减少成本并且令SoC设计历久弥新

经过验证的技术

构建SoC的成本和风险非常高,不能冒险使用未经验证的嵌入式IP。Achronix是唯一一家可以同时大批量生产并交付eFPGA和独立FPGA的公司。设计人员可以100%确信SpeedcoreIP将会正常工作,因为它已得到全面的验证,并且经过了流片验证。

工艺技术

Speedcore IP在台积电的16FFC, 12FFC,N7/N6, N3A工艺节点上均可用。对于其他工艺技术,Achronix可以轻松移植SpeedcoreIP以支持其需求。请联系Achronix获取更多关于移植Speedcore技术的详细信息

评估Speedcore eFPGA

在将Speedcore技术部署于SoC中之前,Achronix可以轻松地对其进行评估:

通过使用一个Speedcore eFPGA的示例实例,Achronix的ACE设计工具可被用来编译设计,以对性能、资源使用率和编译时间等进行评估。

Achronix使用其Speedcore芯片尺寸生成器(Speedcore Die Size Builder)工具来估算eFPGA实例的大小。

评估设计可以被加载到Achronix的VectorPath加速卡中,以验证功能和性能。

此外,SpeedcoreIP附带超过一千页的详细文档,以帮助您将该技术集成到您的SoC中。Achronix还提供了如下一些现场教程

基准测试和评估

物理设计实现

时钟和复位网络设计

时序收敛

配置

验证

Speedcore支持广泛的应用

将Speedcore技术嵌入复杂的器件中,除了这些直接客观上的各项优势,设计人员还可以为其SoC设计增加独有的、长期的价值。Speedcore IP内核作为可重新配置的协处理器和硬件加速器来支持各种各样的任务,相比面向字的(word-oriented)CPU架构,这些任务在面向位的(bit-oriented)FPGA架构上执行时显然更加高效——诸如SQL卸载引擎、inline I/O处理、加密、搜索引算法加速、压缩和增强多媒体处理等功能。无论是使用Speedcore技术已实现量产的应用,还是目前正在由SoC设计人员使用Speedcore IP实现的应用,其范围都在不断扩大。

关于Achronix半导体公司

Achronix半导体公司是一家私有的、采用无晶圆厂模式的半导体公司,总部位于美国加利福尼亚州圣克拉拉市,同时提供高性能FPGA和嵌入式FPGA(eFPGA)解决方案。Achronix历来都是高性能FPGA市场向前发展的推动者之一。Achronix提供的产品包括可编程的FPGA结构,具有硬连线系统级模块的高性能、高密度独立FPGA,数据中心和高性能计算(HPC)硬件加速器板,以及支持所有Achronix产品的一流EDA软件。公司在美国、欧洲和中国都设有销售办公室和代表处,在印度班加罗尔设有一间研发和设计办公室。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    19134

    浏览量

    228910
  • 嵌入式
    +关注

    关注

    5062

    文章

    18990

    浏览量

    302433
  • Achronix
    +关注

    关注

    1

    文章

    75

    浏览量

    22512
  • efpga
    +关注

    关注

    1

    文章

    33

    浏览量

    15668

原文标题:Speedcore eFPGA产品介绍

文章出处:【微信号:Achronix,微信公众号:Achronix】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    AchronixSpeedcore™ Custom Blocks定制单元块为数据加速系统再添动力

    Achronix今日宣布为其eFPGA IP解决方案推出Speedcore custom blocks定制单元块。Achronix Speedco
    的头像 发表于 10-19 11:47 5362次阅读

    Achronix定制单元块大幅提升Speedcore eFPGA性能

    【导读】为了满足人工智能、机器学习、无人驾驶、ADAS等应用提出的越来越高的特殊计算需求,Achronix宣布为其eFPGA IP解决方案推出Speedcore定制单元块,这是一种可以将功耗和面积降至最低、同时将数据流通量最大化
    发表于 10-19 11:28 1077次阅读

    Achronix宣布用于SoC加速的Speedcore嵌入式FPGA IP产品开始供货

    Achronix Semiconductor公司今日宣布:推出可集成至客户系统级芯片(SoC)中的Speedcore™ 嵌入式FPGA(embedded FPGA
    发表于 10-11 18:12 1121次阅读

    全新Speedcore标准比FPGA更高效,大幅缩减芯片面积及功耗

    Speedcore嵌入式FPGAeFPGA)IP产品可以被嵌入到一款ASIC或者SoC之中,客户通过细化其所需的逻辑功能、RAM存储器和DSP资源,然后
    发表于 10-18 15:26 1744次阅读
    全新<b class='flag-5'>Speedcore</b>标准比<b class='flag-5'>FPGA</b>更高效,大幅缩减芯片面积及功耗

    Achronix宣布为其eFPGA IP解决方案推出定制单元块

    Achronix 今日宣布为其eFPGA IP解决方案推出Speedcore custom blocks定制单元块。Achronix Speedco
    发表于 01-22 16:42 943次阅读

    Achronix宣布:已完成SpeedcoreTM eFPGA量产验证芯片的全芯片验证

    美国加利福尼亚州圣克拉拉市--2018年1月19日—基于现场可编程门阵列(FPGA)的硬件加速器器件和嵌入式FPGAeFPGA)硅知识产权领域领导性企业Achronix半导体公司
    发表于 01-22 16:46 1927次阅读

    Achronix与Mentor携手带来高等级逻辑综合(HLS)与FPGA技术之间的连接

    AchronixSpeedcore系列eFPGA可得到Catapult HLS的全面支持。 Catapult HLS为FPGA流程提供集成化设计与开发环境,率先支持5G无线应用。
    的头像 发表于 08-30 10:09 7685次阅读

    解密:Achronix 7nm eFPGA的设计方法

    Achronix在他们最新推出的第四代eFPGA产品Speedcore Gen4 eFPGA IP时,除了TSMC 7nm工艺所产生的对标联想外,其在设计方法上也走了更多。
    发表于 11-30 14:37 3041次阅读

    Achronix半导体全面对接Speedcore eFPGA技术

    该组项目将使研究机构和公司能够使用Achronix高性能Speedcore eFPGA技术快速构建低成本测试芯片
    的头像 发表于 12-01 08:25 3117次阅读

    Achronix推出其第四代嵌入式FPGA产品

    Achronix半导体公司推出其第四代嵌入式FPGA产品Speedcore Gen4 eFPGA IP,以支持客户将FPGA
    发表于 12-10 17:28 757次阅读

    Achronix推出全新EFPGA项目,帮工程师快速构建低成本测试芯片!

    和公司能够全面对接Achronix领先Speedcore eFPGA技术。 eFPGA技术正在迅速地成为基于系统级芯片(SoC)的CPU卸载功能
    发表于 12-24 14:47 1252次阅读

    Achronix宣布其Speedcore eFPGA IP核出货量超千万个

     Achronix Speedcore eFPGA IP使客户公司能够将FPGA功能集成到其ASIC或SoC器件中。
    发表于 03-26 10:18 2048次阅读

    Achronix Speedcore eFPGA IP性能介绍

    相对于FPGA+SoC的方案,集成了eFPGA的SoC或者ASIC将在功耗、单位成本、延迟和连接带宽方面获得巨大收益,其价值已经得到全球数十家顶级创新公司验证。
    发表于 12-23 10:21 412次阅读
    <b class='flag-5'>Achronix</b> <b class='flag-5'>Speedcore</b> <b class='flag-5'>eFPGA</b> IP性能介绍

    基于Speedcore eFPGA IP构建Chiplet

    寻求最高集成度的设计人员可以选择去开发一款包含Speedcore eFPGA IP的单芯片ASIC。然而,在某些应用中,单芯片集成无法实现某些产品灵活性,而这在使用基于chiplet的方案中就有更多灵活性。
    发表于 09-06 15:12 432次阅读

    Primemas选择Achronix eFPGA技术用于Chiplet平台

    Chiplet (Hublet) 平台的无晶圆厂半导体公司 Primemas 宣布合作,将 FPGA可编程性引入 Primemas 产品套件。Primemas为Primemas Hublet选择了AchronixSpeedcore
    的头像 发表于 09-18 16:16 457次阅读