0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

首款3nm测试芯片成功流片 采用极紫外光刻(EUV)技术

cMdW_icsmart 来源:未知 作者:邓佳佳 2018-03-19 15:08 次阅读

日前,纳米电子与数字技术研发创新中心 IMEC 与美国楷登电子( Cadence) 公司联合宣布,得益于双方的长期深入合作,业界首款 3nm 测试芯片成功流片。该项目采用极紫外光刻(EUV)技术,193 浸没式(193i)光刻技术设计规则,以及 Cadence® Innovus™ 设计实现系统和 Genus™ 综合解决方案,旨在实现更为先进的 3nm 芯片设计。IMEC 为测试芯片选择了业界通用的 64-bit CPU,并采用定制 3nm 标准单元库及 TRIM 金属的流程,将绕线的中心间距缩短至 21nm。Cadence 与 IMEC 携手助力 3nm 制程工艺流程的完整验证,为新一代设计创新保驾护航。

Cadence Innovus 设计实现系统是大规模的并行物理实现系统,帮助工程师交付高质量设计,在满足功耗、性能和面积(PPA)目标的同时缩短产品上市时间。Cadence Genus 综合解决方案是新一代高容量 RTL 综合及物理综合引擎,满足最新 FinFET 工艺的节点需求,并将 RTL 设计效率提高达 10 倍。项目期间,EUV 技术及 193i 光刻规则皆经过测试,以满足所需分辨率;并在两种不同的图案化假设下比较了 PPA 目标。

“随着芯片制程工艺深入到 3nm 节点,互连参数显得愈加关键,“IMEC 半导体技术与系统事业部执行副总裁 An Steegan 表示。”我们在测试芯片上投入了大量精力,助力互连参数的可测量和优化,以及 3nm 制程工艺的验证。同时,Cadence 数字解决方案也让 3nm工艺的实现万事俱备。Cadence 完美集成的工作流让该解决方案的采纳更加简单,帮助我们的工程设计团队在开发 3nm 规则集的时候保持高效。”

“IMEC 领先的基础设施让生产前创新领先于业界需求成为可能,是 EDA 行业的关键合作伙伴,“ Cadence 公司全球副总裁兼数字与签核事业部总经理Chin-chi Teng博士表示。“我们与 IMEC 的合作在 2015 年成功流片业界首款 5nm 芯片的基础上继续深化,此次3nm 测试芯片的成功流片标志着全新的里程碑,继续引领未来先进节点移动设计领域的变革。”


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • Cadence
    +关注

    关注

    65

    文章

    921

    浏览量

    142099
  • 3nm
    3nm
    +关注

    关注

    3

    文章

    231

    浏览量

    13982

原文标题:业界首款3nm测试芯片成功流片

文章出处:【微信号:icsmart,微信公众号:芯智讯】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    性能杀手锏!台积电3nm工艺迭代,新一代手机芯片交战

    面向性能应当会再提升,成为联发科抢占市场的利器。高通虽尚未公布新一代旗舰芯片骁龙8 Gen 4亮相时间与细节。外界认为,该款芯片也是以台积电3nm制程生产,并于第四季推出。   台积电3nm
    的头像 发表于 07-09 00:19 5176次阅读

    日本首台EUV光刻机就位

    据日经亚洲 12 月 19 日报道,Rapidus 成为日本首家获得紫外 (EUV) 光刻设备的半导体公司,已经开始在北海道芯片制造厂内安
    的头像 发表于 12-20 13:48 106次阅读
    日本首台<b class='flag-5'>EUV</b><b class='flag-5'>光刻</b>机就位

    最新CMOS技术发展趋势

    技术EUV) 随着制程技术的发展,传统的光刻技术已经接近物理极限。
    的头像 发表于 11-14 10:01 443次阅读

    世芯电子成功2nm测试芯片

    近日,高性能ASIC设计服务领域的领先企业世芯电子(Alchip)宣布了一项重大技术突破——成功了一2
    的头像 发表于 11-01 17:21 858次阅读

    今日看点丨 2011亿元!比亚迪单季营收首次超过特斯拉;三星将于2025年初引进High NA EUV光刻

    1. 三星将于2025 年初引进High NA EUV 光刻机,加快开发1nm 芯片   据报道,三星电子正准备在2025年初引入其
    发表于 10-31 10:56 811次阅读

    最新!小米3nm制程芯片成功

    行业芯事行业资讯
    电子发烧友网官方
    发布于 :2024年10月21日 11:32:25

    小米公司成功国内3nm手机系统级芯片

    行业资讯
    北京中科同志科技股份有限公司
    发布于 :2024年10月21日 08:56:34

    联发科将发布安卓阵营3nm芯片

    联发科正式宣告,将于10月9日盛大揭幕其新一代MediaTek天玑旗舰芯片发布会,届时将震撼推出天玑9400移动平台。这款芯片不仅是联发科迄今为止最为强大的手机处理器,更标志着安卓阵营正式迈入3nm工艺时代,成为业界首颗
    的头像 发表于 09-24 15:15 602次阅读

    日本大学研发出新紫外(EUV)光刻技术

    近日,日本冲绳科学技术大学院大学(OIST)发布了一项重大研究报告,宣布该校成功研发出一种突破性的紫外EUV
    的头像 发表于 08-03 12:45 1010次阅读

    蔚来神玑5nm智驾芯片成功

    在日前举办的2024蔚来创新科技日上,蔚来汽车董事长李斌宣布,全球颗车规级5纳米高性能智驾芯片蔚来神玑 NX9031成功
    的头像 发表于 07-31 11:10 581次阅读

    三星3nm可穿戴设备芯片Exynos W1000发布

    在科技日新月异的今天,三星再次以其卓越的创新能力震撼业界,于7月3日正式揭晓了其采用顶尖3nm GAA(Gate-All-Around)
    的头像 发表于 07-05 15:22 1648次阅读

    三星电子开始量产其3nm Gate All Around工艺的上系统

    据外媒报道,三星电子已开始量产其3nm Gate All Around(GAA)工艺的上系统(SoC),预计该芯片预计将用于Galax
    的头像 发表于 05-08 15:24 604次阅读

    光刻机的基本原理和核心技术

    虽然DUVL机器可以通过多重曝光技术将线宽缩小到7-5纳米,但如果要获得更小的线宽,DUVL已经达到了极限。采用EUV作为光源的紫外光刻
    发表于 04-25 10:06 3426次阅读
    <b class='flag-5'>光刻</b>机的基本原理和核心<b class='flag-5'>技术</b>

    紫外发光二管的发光原理 紫外发光二管的结构

    紫外发光二管是指可发出波长约400nm的近紫外光的发光二管(led)。
    的头像 发表于 02-26 16:03 2664次阅读
    <b class='flag-5'>紫外</b>发光二<b class='flag-5'>极</b>管的发光原理 <b class='flag-5'>紫外</b>发光二<b class='flag-5'>极</b>管的结构

    Dolphin Design发布12纳米FinFET音频测试芯片

    且值此具有历史意义的时刻,位于法国格勒诺布尔的行业领军企业Dolphin Design,已于近期成功内置先进音频IP的12
    的头像 发表于 02-22 15:53 747次阅读