0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

那些专业人士避而不谈的DE0-Nano-SoC开发板电源电路方案设计

NJ90_gh_bee81f8 来源:未知 作者:steve 2018-05-09 15:07 次阅读

这些日子一直在设计自己的Cyclone V SoC开发板,由于我们这种散兵游勇,是断然没有厂家和代理技术支持的,因此只能找各种现成方案参考。

其实Cyclone V SoC芯片的外围电路设计不难,无非就是DDR3、千兆以太网PHY、USB PHY、USB转串口。但是除了这些功能电路外,更重要的应该是电源电路了。

以DE0-Nano-SoC为参考,一个板子上,总共涉及到了5V、9V、3.3V、1.1V、1.2V、1.5V、1.8V、2.5V、以及DDR的VTT和VREF这10种电压。吓死个人哦。

一直都听说电源设计很重要,一看到这么多电源,瞬间有种怂了的感觉。不过,再怎么麻烦,该解决的问题还是要解决的。

由于市面上Cyclone V SoC的板子真心不多,而DE0-Nano-SoC作为一个功能最简单的板子,就以他的电源方案作为参考了。

5V:这个好说,作为整板的供电输入,使用一个10W电源供电

9V/1A:这个9V在这个板子上貌似是给LTC的DAC外接板用的,使用了一个Boost升压电路,与核心系统无关,暂时不考虑

那些专业人士避而不谈的DE0-Nano-SoC开发板电源电路方案设计

3.3V/3A:几乎板子上每个芯片都需要3.3V供电,而且有些排针接口还要对外供电,因此设计一个3A的输出没什么疑问。

那些专业人士避而不谈的DE0-Nano-SoC开发板电源电路方案设计

1.1V/3A:这个电源可以看到,在输出时分成了两个名字,一个叫VCCINT_FPGA,一个叫VCC1P1_HPS,既然是要给FPGA内核和HPS同时供电,设计3A的电流也无可厚非了。只是事实上应该还有压缩的空间,但是没必要了。

那些专业人士避而不谈的DE0-Nano-SoC开发板电源电路方案设计

1.2V/1.1A:这个在原理图里面搜索了下,仅仅是给以太网PHY芯片做内核供电用的,而根据以太网芯片手册里面的描述,以太网的内核供电工作电流典型值如下表所示,可以看到,千兆全双工100%使用率下也才221mA,所以个人认为这个地方的1.2V/1.1A的电源设计太浪费了,而且一般的以太网PHY芯片都自带LDO控制脚,使用一个AO3415的MOS管就能自给自足了。因此这个1.2V/1.1A设计性价比不高。

那些专业人士避而不谈的DE0-Nano-SoC开发板电源电路方案设计

那些专业人士避而不谈的DE0-Nano-SoC开发板电源电路方案设计

1.5V/2.2A:真有钱,用了2个1.1A的LDO并联得到2.2A输出。这个电源是给DDR3芯片供电用的,既然都达到2.2A的电流输出了,为啥不用DCDC,而要用两个LDO并联呢?难道DDR3不能用DCDC供电?还是这里只是单纯为了刷刷存在感?另外也想知道,2颗DDR3的功耗大概在多少,有必要用到2.2A的电流吗?

那些专业人士避而不谈的DE0-Nano-SoC开发板电源电路方案设计

1.8V/1.1A:在原理图上查找了下,这个供电主要作用有两个,一个是给PLL芯片供电,输出多路时钟,供FPGA和HPS时钟,另一个是给板载的USB Blaster II下载器的核心芯片EPM570型CPLD做内核供电。因此实际也与Cyclone V SOC芯片无关。

那些专业人士避而不谈的DE0-Nano-SoC开发板电源电路方案设计

2.5V/3A:最后,就是把我深深迷惑到的2.5V/3A这个电源了。最开始一直在找这个2.5V究竟给哪个地方供电了,查了一圈,发现只是基本全部连接到SoC FPGA的管脚上了。心想,不至于吧。

一个FPGA芯片,要一个2.5V/3A的电源干什么,内核也才3A啊。很早之前设计原理图时候就卡在这里了,一直想不通,甚至由此对Cyclone V SOC芯片的电源电路设计产生了畏惧,一直不敢去面对,直到今天再次翻出来看,才一拍大腿,恍然大悟。

原来板子上的其他的1.2V/1.1A、1.8V/1.1A、1.5V/2.2A电源全是用的这个2.5V作为输入的。感情是为了降低电源耗散。所以这个2.5V/3A的电源设计出来主要不是给芯片用的,是给其他的LDO电源做输入的。初步计算了下:

其他所有使用2.5V作为输入的电源电路的设计功率为1.2*1.1+1.8*1.1+1.5*2.2=1.32+1.98+3.3=6.6W,而2.5V/3A的设计功率为7.5W,意思是只有0.9W留给了SOC芯片,换算下来电流就是360mA,这,这,这用一个常用的LDO就解决了嘛。至此,总算是想通了。

那些专业人士避而不谈的DE0-Nano-SoC开发板电源电路方案设计

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电源电路
    +关注

    关注

    48

    文章

    989

    浏览量

    65127
  • 开发板
    +关注

    关注

    25

    文章

    4942

    浏览量

    97175

原文标题:DE0-Nano-SoC开发板诡异的电源电路方案设计分析

文章出处:【微信号:gh_bee81f890fc1,微信公众号:面包板社区】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    Altera DE0 Nano FPGA 开发板 二手 转让 出售

    Altera DE0 Nano FPGA 开发板,买了半年了,想把它卖了换钱,原价600元,打算卖400元,全套,淘宝方式付款,顺丰包邮。有意者电话联系吧,我只是在这儿发布一下消息,不会跟踪这个帖子。131 8850 7113
    发表于 11-11 13:32

    专业人士做个单片机语音放大电路,加我QQ***

    专业人士做个单片机语音放大电路,加我QQ***
    发表于 12-06 13:55

    BearPi-HM_Nano 开发板介绍

    开发板简介BearPi-HM_Nano开发板是一块专门为鸿蒙OS设计的鸿蒙OS开发板,板载高度集成的2.4GHz WLAN SoC芯片Hi
    发表于 04-08 17:17

    为什么专业人士对Mac情有独钟呢?

    为什么专业人士对Mac情有独钟呢?有哪些原因呢?
    发表于 07-26 07:49

    请问NANO100系列那些外设支持PDMA功能?

    NANO100系列那些外设支持PDMA功能?有专业人士或者大神帮忙解答一下吗?规格书上没有写,例程里面也没有!提问那么多次,没有一次是能解决的,加代理商好友也全是拉着你买IC,还不帮你解决问题。感觉
    发表于 06-16 08:05

    Altera DE2 开发板测试说明

    1 安装 Quartus II 5.1 Web Edition Full;2 将 DE2 System 光盘中的全部内容复制到PC 机上,其中DE2_control_panel文件夹内容最为重要;3 将开发板
    发表于 07-21 16:35 0次下载

    Mouser供货Terasic开发套件 专为Altera SoC FPGA而设

    即日起开始分销Terasic Technologies的Atlas-SoCDE0-Nano-SoC开发套件。Terasic Technologies是Altera的重要设计服务网络合作伙伴。
    发表于 01-25 16:36 959次阅读

    如何在DE1-SOC开发板上搭建NIOS II处理器运行UCOS

    介绍了如何在DE1-SOC开发板上搭建NIOS II处理器运行UCOS II,一步一步指导的,特此上传,希望能帮点忙。
    发表于 06-14 15:29 12次下载

    ADI开发板扩展DE10-Nano 套件功能

    Terasic DE10-Nano 是一款基于 Intel SoC开发套件,它把一个 Cyclone FPGA 和一个双核 ARM Cortex-A9 处理器的能力集于一身。
    的头像 发表于 10-23 15:45 1.2w次阅读

    Mouser供货Terasic开发套件,专为Altera SoC FPGA而设

    贸泽电子(Mouser Electronics) 即日起开始分销Terasic Technologies的Atlas-SoCDE0-Nano-SoC开发套件。Terasic
    发表于 08-09 08:42 1201次阅读

    ALTERA公司的DE1 SoC FPGA开发板的培训教程免费下载

    本文档的主要内容详细介绍的是ALTERA公司的DE1 SoC FPGA开发板的培训教程免费下载包括了:第1章 DE1-SOC 快速入门,第2章 DE
    发表于 07-08 08:00 28次下载
    ALTERA公司的<b class='flag-5'>DE</b>1 <b class='flag-5'>SoC</b> FPGA<b class='flag-5'>开发板</b>的培训教程免费下载

    DE1O Nano SoC开发板的用户手册免费下载

    现在可以利用与高性能、低功耗处理器系统搭配的巨大的可重新配置能力。Intel的SoC集成了一个基于ARM的硬件处理器系统(HPS),该系统由处理器、外围设备和内存接口组成,使用高带宽互连主干与FPGA结构无缝连接。DE10 Nano
    发表于 08-19 08:00 31次下载
    <b class='flag-5'>DE</b>1O <b class='flag-5'>Nano</b> <b class='flag-5'>SoC</b><b class='flag-5'>开发板</b>的用户手册免费下载

    Arduino Nano V3.0开发板电路原理图和PCB工程文件免费下载

    本文档的主要内容详细介绍的是Arduino Nano V3.0开发板电路原理图和PCB工程文件免费下载。
    发表于 11-11 08:00 0次下载

    Tang Nano FPGA(35元开发板).初探

    ​Lichee Tang Nano基于高云小蜜蜂系列GW1N-1 FPGA的简约型开发板。该芯片搭载了1K LUT4的逻辑资源,1 PLL和4 Block RAM,开发板引出了所有I/O接口,适用于
    发表于 12-31 19:20 10次下载
    Tang <b class='flag-5'>Nano</b> FPGA(35元<b class='flag-5'>开发板</b>).初探

    涂鸦三明治开发板简介、应用场景与原理图

    涂鸦三明治 Wi-Fi&BLE SoC NANO 主控(WBRU)是方便开发者快速实现各种智能硬件产品原型的一款开发板。您可通过涂鸦三明治
    的头像 发表于 03-26 09:19 3329次阅读