0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高性能计算、金融领域应用和低延时交易的FPGA解决方案

YCqV_FPGA_EETre 来源:未知 作者:李倩 2018-05-16 16:08 次阅读

面向高性能计算、金融领域应用和低延时交易的FPGA解决方案

作为大规模FPGA开发平台行业的领导者Dini Group在近日推出了一款面向定制网络应用,例如TOE(TCP/IP Offload)和线速算法交易应用的解决方案——DNPCIE_400G_VU_LL,该平台基于强大的Xilinx UltraScale+架构FPGA,容量高达2000万ASIC门。

DNPCIE_400G_VU_LL系统框图

高速、低延时的存储器是算法加速应用的关键资源

DNPCIE_400G_VU_LL平台是全高半长的PCIe板,搭载一颗Xilinx UltraScale+系列FPGA,同时具有5个bank的DDR4内存和1个bank的QDRII+存储。

高速、低延时的存储器是算法加速应用的关键资源,Xilinx UltraScale+系列FPGA通过增加UltraRAM blocks资源来拓展内部存储容量。

DNPCIE_400G_VU_LL采用B2104封装,16-lane Gen4 PCIe接口使用了16个高速收发器,4个可拆分成4路的QSFP28,每个连接有4个高速速收发器,用于实现四个独立的40GbE/100GbE以太网接口,或者最多16个10GbE通道。

DNPCIE_400G_VU_LL实物照片

DNPCIE_400G_VU_LL平台支持用户自选Xilinx UltraScale+,Virtex UltraScale和Kintex UltraScale三种系列器件12款芯片

DNPCIE_400G_VU_LL可选择5种Xilinx UltraScale+ FPGAs,其中VU13P拥有2000万ASIC门和超过12000的27x18乘法器。此外还5款Virtex UltraScale和2款Kintex UltraScale器件可供选项。

DNPCIE_400G_VU_LL支持5个独立的PC2400 DDR4 banks,4个bank被配置为1G x 16(2GB),一个Bank被配置为1G x 64(8GB),总计16GB存储资源。对于数据查找最小延时的需求,DNPCIE_400G_VU_LL提供1Mx18的QDRII+存储器(可升级4Mx18)。

非常适合进行集群部署到Co-location的空间或交换

“我们制作的Xilinx最新UltraScale+平台尽可能的实现性能极限(高速)和多功能化”总裁Mike Dini说到“它非常适合进行集群部署到co-location的空间或交换。网络应用与高频/低延时算法交易可以享受线速通信和包处理。”

Dini Group是大规模FPGA板、系统、关键IP供应商的行业领导者。Dini Group FPGA板卡被广泛用于大规模ASIC和SOC原型、低延时交易和高性能计算等应用领域。

Dini Group的主营业务

无论您的设计在硬件上遇到什么工程问题,我们的FPGA平台都可以比市场上其他任何FPGA平台提供更快的速度,更好地解决工程问题。 无论是高性能计算,低延迟交易,多核大规模FPGA原型,SoC原型,电信分析,ASIC原型开发,代码验证,云计算视频音频压缩和滤波,算法加速-我们的平台都可以胜任所有这些问题。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1625

    文章

    21664

    浏览量

    601676
  • 存储器
    +关注

    关注

    38

    文章

    7447

    浏览量

    163585
  • Xilinx
    +关注

    关注

    71

    文章

    2163

    浏览量

    120975

原文标题:基于Xilinx最新 UltraScale+ 架构面向高速低延时网络应用、算法加速、数据中心应用的400G解决方案

文章出处:【微信号:FPGA-EETrend,微信公众号:FPGA开发圈】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    FPGA构建高性能DSP

      FPGA方案选择  幸运的是,需要高性能DSP功能的便携式设备设计者还有其它选择。最近FPGA开始达到了应用所要求的成本竞争力。优选的FPGA
    发表于 02-17 11:21

    Altera率先交付高性能28nm FPGA量产芯片

    Altera公司近期宣布,开始交付业界第一款高性能28-nm FPGA量产芯片。Stratix V FPGA是唯一使用TSMC 28HP工艺制造的FPGA,比竞争
    发表于 05-14 12:38

    FPGA应用领域解决方案

    FPGA应用领域解决方案
    发表于 08-20 11:23

    FPGA典型应用领域以及解决方案

    FPGA典型应用领域以及解决方案
    发表于 08-20 13:36

    基于Virtex7XC7VX690T的高性能计算板卡解决方案

    北京太速科技,V7双雄-基于Virtex7XC7VX690T的高性能计算板卡 解决方案
    发表于 11-26 17:53

    Altera低压FPGA高性能开关模式电源解决方案

    设计解决方案43-Altera低压FPGA高性能开关模式电源解决方案
    发表于 08-09 07:04

    如何实现高性能的射频测试解决方案

    如何实现高性能的射频测试解决方案NI软硬件的关键作用是什么
    发表于 05-06 07:24

    通过高性能FPGA搭建的客制硬体,更大幅缩短往返交易延迟

    在演算法交易领域的最新进展是导入一些更低延迟的解决方案,其中最佳的方式是使用FPGA搭建的客制硬体。这些FPGA硬体可说是硬编码ASIC的极
    发表于 08-03 15:09 2139次阅读

    FPGA如何解决金融科技遇上的延时问题

    相继推出基于 FPGA 的产品,在模型计算、高频交易领域大放异彩。 FPGA 是如何为金融行业
    的头像 发表于 11-13 15:23 1401次阅读

    设计解决方案43-Altera低压FPGA高性能开关模式电源解决方案

    设计解决方案43-Altera低压FPGA高性能开关模式电源解决方案
    发表于 04-30 11:55 7次下载
    设计<b class='flag-5'>解决方案</b>43-Altera低压<b class='flag-5'>FPGA</b>的<b class='flag-5'>高性能</b>开关模式电源<b class='flag-5'>解决方案</b>

    中科亿海微推出高性能FPGA加速卡系列产品

    产品概述中科亿海微面向延时高带宽的数据加速应用推出高性能FPGA加速卡系列产品。产品采用高性能混合并行
    的头像 发表于 07-20 18:04 939次阅读
    中科亿海微推出<b class='flag-5'>高性能</b><b class='flag-5'>FPGA</b>加速卡系列产品

    中科亿海微推出面向金融高频交易的超低延时交换机产品

    环境已发展成为各大券商、期货等公司“军备竞赛”主要战场,超低延时交换机产品的应用需求日益强烈。面向金融高频交易高性能网络等应用场景,中科亿海微电子科技(苏州)有限
    的头像 发表于 09-06 09:39 814次阅读
    中科亿海微推出面向<b class='flag-5'>金融</b>高频<b class='flag-5'>交易</b>的超低<b class='flag-5'>延时</b>交换机产品

    金融领域,将率先用上量子计算

    随着手机银行等支付平台出现理财、信贷等数字化金融服务的逐渐普及想要更安全可靠的差异化金融服务就需要超高效的计算处理......量子计算,凭借其高性能
    的头像 发表于 11-09 16:51 551次阅读
    <b class='flag-5'>金融</b><b class='flag-5'>领域</b>,将率先用上量子<b class='flag-5'>计算</b>

    Confinity延时消息传递(CLLM)解决方案

    电子发烧友网站提供《Confinity延时消息传递(CLLM)解决方案.pdf》资料免费下载
    发表于 09-13 11:26 2次下载
    Confinity<b class='flag-5'>低</b><b class='flag-5'>延时</b>消息传递(CLLM)<b class='flag-5'>解决方案</b>

    如何通过DLP FPGA实现延时高性能的深度学习处理器设计呢?

    图像识别和分析对于产品创新至关重要,但需要高工作负载,对服务质量要求严格。解决方案如GPU无法满足延迟和高性能要求。DLP FPGA是一种可行的选择,本文将探讨如何实现这种技术。
    的头像 发表于 12-27 09:13 1273次阅读
    如何通过DLP <b class='flag-5'>FPGA</b>实现<b class='flag-5'>低</b><b class='flag-5'>延时</b><b class='flag-5'>高性能</b>的深度学习处理器设计呢?