0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

全球最小的SRAM芯片,未来将可适用于先进的5纳米制程技术上

ICExpo 来源:未知 作者:李倩 2018-06-01 14:10 次阅读

在目前全球的芯片制造产业中,除了台积电、格罗方德、三星英特尔拥有先进的生产技术,以其强大的生产能力可以生产先进逻辑运算芯片之外,爱美科(IMEC)则是在晶圆制造领域中技术研发领先的单位。

因此,继日前台积电与南韩三星陆续透露其在 5 纳米先进制程的布局情况外,爱美科也在上周宣布了一项新的技术,制造了全球最小的 SRAM 芯片,其芯片面积比之前的产品缩小了 24%,未来将可适用于先进的 5 纳米制程技术上。

事实上,由于结构简单等因素,使得每一代新制程中的研发人员往往都会使用 SRAM 芯片进行测试。结果就是谁造出的 SRAM 芯片核心面积更小,就意味着制程技术越先进。

此前的纪录,是三星在 2018 年 2 月份的国际会议上宣布,期刊发出的 6T 256Mb SRAM 芯片,面积只有 0.026mm²。不过,爱美科上周联合 Unisantis 公司开发的新一代 6T 256Mb SRAM 芯片打破了这个纪录,核心面积只有 0.0184 mm² 到 0.0205mm² ,相比三星的 SRAM 微缩了 24%。

爱美科表示,面积能大幅缩小的原因,就在于使用了新的晶体管结构。Unisantis 与爱美科使用的是 Unisantis 所开发的垂直型环绕栅极(Surrounding Gate Transistor,SGT)结构,最小栅极距只有 50nm。

这样的水平,与标准型 GAA 晶体管相比,垂直型 SGT 单元 GAA 晶体管面积能够缩小 20% 到 30%,同时在工作电压、漏电流及稳定性上表现更佳。

目前爱美科正与 Unisantis 公司一起定制新制程的关键制程流程及步骤,预计透过一种新的制程协同优化 DTCO 技术,研发人员就能使用 50nm 间距制造出 0.0205 mm² 的 SRAM 单元,而未来该制程也能够适用 5 纳米制程的节点。此外,该制程技术还能使用 EUV 极紫外光刻技术,减少制程步骤,这使得设计成本与传统 FinFET 制程相当。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    456

    文章

    50892

    浏览量

    424316
  • 晶体管
    +关注

    关注

    77

    文章

    9701

    浏览量

    138369
  • 纳米
    +关注

    关注

    2

    文章

    697

    浏览量

    37025

原文标题:新一代5纳米制程芯片亮相,相较之前产品面积微缩24%

文章出处:【微信号:ic-china,微信公众号:ICExpo】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    台积电2纳米制程启动试产,预计2026年底月产能大增

    近日,据台湾媒体报道,全球领先的半导体制造公司台积电已经启动了其2纳米(N2)制程的试产工作。该制程的产能规划强劲,预计将在未来几年内大幅提
    的头像 发表于 01-02 14:34 127次阅读

    台积电2纳米制程技术细节公布:性能功耗双提升

    在近日于旧金山举行的IEEE国际电子器件会议(IEDM)全球领先的晶圆代工企业台积电揭晓了其备受期待的2纳米(N2)制程技术的详细规格。
    的头像 发表于 12-19 10:28 186次阅读

    台积电2纳米制程技术细节公布

    近日,在旧金山举办的IEEE国际电子器件会议(IEDM)全球领先的晶圆代工企业台积电揭示了其备受期待的2纳米(N2)制程技术的详尽信息。
    的头像 发表于 12-18 10:35 292次阅读

    苹果预订M5芯片,预计2025年底投产

    据最新媒体报道,苹果公司已经向台积电预订了下一代M5芯片,为未来的设备生产开发铺平道路。这款M5系列芯片预计将采用增强型ARM架构,并借助台
    的头像 发表于 12-03 10:44 267次阅读

    SOC芯片未来发展方向

    。 1. 技术进步 1.1 制程技术的提升 随着半导体制程技术的不断进步,SOC芯片的集成度和性
    的头像 发表于 10-31 15:52 604次阅读

    适用于AR眼镜的TI DLP® Pico™技术

    电子发烧友网站提供《适用于AR眼镜的TI DLP® Pico™技术.pdf》资料免费下载
    发表于 08-23 09:21 0次下载
    <b class='flag-5'>适用于</b>AR眼镜的TI DLP® Pico™<b class='flag-5'>技术</b>

    台积电2025年继续涨价,5/3纳米制程产品预计涨幅3~8%

    据业内资深人士透露,全球芯片制造巨头台积电已不仅限于2024年的价格调整策略,而是将涨价趋势延续至2025年。近期,台积电已向多家重要客户传达了关于2025年5纳米及3
    的头像 发表于 08-08 09:57 1204次阅读

    台积电3/5纳米制程技术涨价计划:引领半导体行业新趋势

    近日,全球半导体制造业的领头羊——台积电宣布了一项重要决定,计划自2025年1月1日起对旗下3/5纳米制程技术进行价格调整。这一举措无疑将在全球
    的头像 发表于 07-02 15:55 567次阅读

    台积电回应先进制程涨价传闻:定价以策略为导向

    近日,市场上传出台积电将针对先进制程技术进行价格调整的传闻,涉及5纳米、3纳米以及未来2
    的头像 发表于 06-19 11:37 641次阅读

    M31携手台积电5奈米先进制程 成功发表MIPI C/D PHY Combo IP

    模式,以及极低功耗操作,使其适用于高分辨率成像、显示SoC,先进驾驶辅助系统(ADAS)和车用信息娱乐系统等多种应用场景。
    的头像 发表于 04-26 18:33 584次阅读
    M31携手台积电<b class='flag-5'>5</b>奈米<b class='flag-5'>先进制程</b>  成功发表MIPI C/D PHY Combo IP

    威盛传闻将增加5纳米投片量能,后续业绩正逐步攀升

    近年来,威盛积极推进运营模式转型,不仅深入人工智能领域,还逐渐转向特殊应用芯片和知识产权产品服务,获得了一些先进制程的客户委托设计订单。如今,又有消息称公司顺利完成了为客户开发的5纳米
    的头像 发表于 04-19 09:58 375次阅读

    释放前所未有的能效:瑞萨先进的110纳米制程技术

    在当今不断发展的技术环境下,实现最佳功效是半导体制造商的重要目标。认识到这一需求,瑞萨开发了其先进的110纳米制程技术,彻底改变了低功耗设计的世界。
    的头像 发表于 03-18 15:23 699次阅读

    英特尔宣布推进1.4纳米制程

    ,台积电和三星已经推出3纳米制程芯片,而英特尔则刚刚实现了5纳米制程。然而,这一决定表明英特尔有意在制程
    的头像 发表于 02-23 11:23 493次阅读

    台积电领跑半导体市场:2纳米制程领先行业,3纳米产能飙升

    台积电预期,目前营收总额约 70% 是来自 16 纳米以下先进制程技术,随着 3 纳米和 2 纳米制程
    的头像 发表于 02-21 16:33 815次阅读

    台积电2023年Q4营收稳健,先进制程营收占比高达67%

    按工艺来看,3 纳米制程产品占当期销售额的 15%,5 纳米产品占比达到了 35%,而 7 纳米产品则占据了 17%;整体看,
    的头像 发表于 01-18 14:51 1049次阅读
    台积电2023年Q4营收稳健,<b class='flag-5'>先进制程</b>营收占比高达67%