0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

20、14、10pin JTAG的引脚名称与序号对应关系

Q4MP_gh_c472c21 来源:未知 作者:李倩 2018-08-14 14:53 次阅读

JTAG有10pin的、14pin的和20pin的,尽管引脚数和引脚的排列顺序不同,但是其中有一些引脚是一样的,各个引脚的定义如下。

一、引脚定义

Test Clock Input (TCK) -----强制要求1

TCK在IEEE1149.1标准里是强制要求的。TCK为TAP的操作提供了一个独立的、基本的时钟信号,TAP的所有操作都是通过这个时钟信号来驱动的。

Test Mode Selection Input (TMS) -----强制要求2

TMS信号在TCK的上升沿有效。TMS在IEEE1149.1标准里是强制要求的。TMS信号用来控制TAP状态机的转换。通过TMS信号,可以控制TAP在不同的状态间相互转换。

Test Data Input (TDI) -----强制要求3

TDI在IEEE1149.1标准里是强制要求的。TDI是数据输入的接口。所有要输入到特定寄存器的数据都是通过TDI接口一位一位串行输入的(由TCK驱动)。

Test Data Output (TDO) -----强制要求4

TDO在IEEE1149.1标准里是强制要求的。TDO是数据输出的接口。所有要从特定的寄存器中输出的数据都是通过TDO接口一位一位串行输出的(由TCK驱动)。

Test Reset Input (TRST) ----可选项1

这个信号接口在IEEE 1149.1标准里是可选的,并不是强制要求的。TRST可以用来对TAPController进行复位(初始化)。因为通过TMS也可以对TAP Controll进行复位(初始化)。所以有四线JTAG与五线JTAG之分。

(VTREF) -----强制要求5

接口信号电平参考电压一般直接连接Vsupply。这个可以用来确定ARM的JTAG接口使用的逻辑电平(比如3.3V还是5.0V?)

Return Test Clock ( RTCK) ----可选项2

可选项,由目标端反馈给仿真器的时钟信号,用来同步TCK信号的产生,不使用时直接接地。

System Reset ( nSRST)----可选项3

可选项,与目标板上的系统复位信号相连,可以直接对目标系统复位。同时可以检测目标系统的复位情况,为了防止误触发应在目标端加上适当的上拉电阻

USER IN

用户自定义输入。可以接到一个IO上,用来接受上位机的控制。

USER OUT

用户自定义输出。可以接到一个IO上,用来向上位机的反馈一个状态

由于JTAG经常使用排线连接,为了增强抗干扰能力,在每条信号线间加上地线就出现了这种20针的接口。但事实上,RTCK、USER IN、USER OUT一般都不使用,于是还有一种14针的接口。对于实际开发应用来说,由于实验室电源稳定,电磁环境较好,干扰不大。

二、20、14、10pin JTAG的引脚名称与序号对应关系

值得注意的是,不同的IC公司会自己定义自家产品专属的Jtag头,来下载或调试程序。嵌入式系统中常用的20、14、10pin JTAG的信号排列如下:

需要说明的是,上述Jtag头的管脚名称是对IC而言的。例如TDI脚,表示该脚应该与IC上的TDI脚相连,而不是表示数据从该脚进入download cable。

实际上10针的只需要接4根线,4号是自连回路,不需要接,1,2接的都是1管脚,而8,10接的是GND,也可以不接。

附转接板电路:

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 寄存器
    +关注

    关注

    31

    文章

    5311

    浏览量

    119995
  • JTAG
    +关注

    关注

    6

    文章

    398

    浏览量

    71594
  • 引脚
    +关注

    关注

    16

    文章

    1181

    浏览量

    50269

原文标题:干货!JTAG各类接口针脚定义及含义

文章出处:【微信号:gh_c472c2199c88,微信公众号:嵌入式微处理器】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    如何只显示运放的引脚序号,不显示运放引脚名称

    本帖最后由 gk320830 于 2015-3-5 17:19 编辑 如何只显示运放的引脚序号,不显示运放引脚名称,我是新手,如何分析那运放,见图片
    发表于 04-17 21:47

    转:TI公司14-Pin JTAG规范以及参考原理图

    ;TMS为测试模式选择,TMS用来设置JTAG接口处于某种特定的测试模式;TRST为测试复位,输入引脚,低电平有效。TI公司的14-Pin JTAG接口在标准的
    发表于 07-17 13:10

    ADI-ADSP的JTAG菊花链,找仿真定义的时候学习了一下。

    手里有ADI和TI的两款DSP板子,加上STM32之类的JTAG调试器,发现有很多种引脚的定义,每个厂商都有自己的一套,20PIN14PIN1
    发表于 12-01 21:23

    JTAG/ICSP是否有一个标准的或通用的引脚连接器

    ,我还可以用JTAG编程芯片,或者参考手册说:“无论如何,我的问题是:你知道JTAG/ICSP是否有一个标准的或通用的引脚/连接器?我知道20PIN /
    发表于 01-08 14:18

    AD630仿真模型只有16pin与实物的20pin对应关系是什么?

    AD630的Pspice仿真模型只有16pin,与实物的20pin对应关系是什么?
    发表于 02-18 09:22

    ESP32-CAM PIN与GPIO引脚对应关系

    0.前言基本上ESP32-CAM的测试也差不多了,下面放个合集,方便查找:1.【好奇心驱动力】ESP32-CAM定时拍照存储到SD卡2.【好奇心驱动力】ESP32-CAM PIN与GPIO引脚对应
    发表于 01-11 06:03

    请问ESP32-CAM PIN与GPIO引脚对应关系是什么?

    ESP32-CAM PIN与GPIO引脚对应关系是什么?
    发表于 01-17 08:39

    AD630的Pspice仿真模型只有16pin,与实物的20pin对应关系是什么?

    AD630的Pspice仿真模型只有16pin,与实物的20pin对应关系是什么?
    发表于 12-14 06:22

    10pin jtag接口定义

    10pin jtag接口定义 表1 Rainbow Blaster 的10PIN 母头接口定义
    发表于 06-05 12:17 537次下载

    JTAG各类接口针脚定义和含义是怎么样的

    本文档的主要内容详细介绍的是JTAG各类接口针脚定义和含义是怎么样的。JTAG10pin的、14pin的和20pin的,尽管
    发表于 08-02 17:34 7次下载
    <b class='flag-5'>JTAG</b>各类接口针脚定义和含义是怎么样的

    SD短体简易10PIN全塑SD-116原理图

    SD短体简易10PIN全塑SD-116原理图
    发表于 01-05 16:18 8次下载

    SIM卡座8+2 10PIN外焊自弹式

    SIM-206 产品名称:8+2 10PIN外焊自弹式 操作方式:自弹式 温度范围:-40°C TO +80°C 操作寿命:5000Cycles 包装方式:卷带 最小包装:700/PCS
    发表于 09-26 11:55 0次下载

    SIM-206 8+2 10PIN带检测脚复位式SIM卡座

    SIM-206产品名称:8+2 10PIN外焊自弹式操作方式:自弹式温度范围:-40°C TO +80°C操作寿命:5000Cycles包装方式:卷带最小包装:700/PCS  
    发表于 04-04 09:32 0次下载

    SD-116 SD卡座短体简易10PIN全塑读卡器卡槽

    SD-116产品名称:SD短体简易10PIN 全塑操作方式:简易式温度范围:-40°C TO +80°C操作寿命:5000Cycles包装方式:卷盘最小包装:100/PCS  
    发表于 04-06 10:29 2次下载

    原理图元件引脚名称要和pcb对应

    原理图元件引脚名称和PCB对应是非常重要的,因为它们直接关系到电路的正确连接和功能的实现。在进行电路设计和制造时,准确地对应元件
    的头像 发表于 12-29 10:37 1561次阅读